專利名稱:電壓調(diào)整裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種電壓調(diào)整裝置,且特別是有關(guān)于一種消除輸出電壓突波的電
壓調(diào)整裝置。
背景技術(shù):
—般而言,電子產(chǎn)品會由許多不同功能的芯片所組成,依電路設(shè)計而言,這些芯片 的操作電壓不一定會與電子產(chǎn)品的電源電壓相同,致使電子產(chǎn)品必須透過電壓調(diào)整裝置產(chǎn) 生不同于電源電壓的操作電壓,以提供操作電壓至這些芯片,才能讓電子產(chǎn)器能夠正常的 運作。 相同地,電壓調(diào)整裝置亦會經(jīng)由內(nèi)部芯片產(chǎn)生不同于電源電壓的操作電壓,此芯 片在接收使能信號后才會產(chǎn)生操作電壓。以電壓調(diào)整裝置而言,在接收到電源電壓時,會同 時提供電源電壓及使能電壓至其內(nèi)部芯片。但此時內(nèi)部芯片的電路狀態(tài)尚未穩(wěn)定,若同時 接收到使能信號時,則內(nèi)部芯片會產(chǎn)生不可預(yù)期的狀態(tài)。 一般而言,可讓內(nèi)部芯片并聯(lián)一電 容,讓使能信號較晚提升至其工作值,才正式使能內(nèi)部芯片。 然而,并聯(lián)電容雖然提升電壓調(diào)整裝置的穩(wěn)定性,但卻在電壓調(diào)整裝置接收至電 源電壓時,于輸出信號卻產(chǎn)生非預(yù)期的操作電壓,亦即產(chǎn)生突波。若此突波傳送到電子產(chǎn)器 內(nèi)的芯片時,則可能會成電子產(chǎn)品的操作不符合規(guī)范且產(chǎn)生不可預(yù)期的負面影響,這并非 電子產(chǎn)品在設(shè)計時所欲達到的功能。
發(fā)明內(nèi)容
本發(fā)明提供一種電壓調(diào)整裝置,可以消除因電壓調(diào)整裝置預(yù)先感應(yīng)使能信號而于 輸出端所產(chǎn)生的突波。 本發(fā)明提出一種電壓調(diào)整裝置,其包括電壓調(diào)整芯片、第一電容、第一電阻以及第 二電阻。電壓調(diào)整芯片具有使能端、輸入端及輸出端。輸入端用以接收輸入電壓。使能端 用以接收使能信號,以使能輸出端來輸出一輸出電壓。第一電容的第一端耦接至使能端,其 第二端耦接至接地端。第一電阻與第一電容并聯(lián)。第二電阻的第一端耦接至使能端,其第 二端接收輸入電壓。第二電容的第一端耦接至第二電阻的第二端,第二電容的第二端耦接 至接地端。 在本發(fā)明的一實施例中,其中使能信號提升至使能信號工作值的時間,大于輸入 信號提升至輸入信號工作值的時間。 在本發(fā)明的一實施例中,上述的第一電阻為2.2k歐姆、第一電容的電容值為47微 法拉、第二電容的電容值為IO微法拉以及第二電阻為lk歐姆,并且使能信號的工作值為 1.8伏特。 綜上所述,本發(fā)明的電壓調(diào)整裝置是通過將一 電阻與使能端的電容并聯(lián),以降低 電壓調(diào)整裝置所感應(yīng)到的電壓大小,以使電壓調(diào)整裝置無法使能而于輸出端而產(chǎn)生輸出電 壓。藉此,可以消除因電壓調(diào)整裝置預(yù)先感應(yīng)使能信號而于輸出端所產(chǎn)生的突波
為讓本發(fā)明的上述特征和優(yōu)點能更明顯易懂,下文特舉實施例,并配合附圖,作詳
細說明如下。
圖1是依照本發(fā)明一實施例所繪示的電壓調(diào)整裝置電路圖。 圖2A、圖2B是依照本發(fā)明一實施例所繪示的電壓調(diào)整裝置的電壓波形圖。
具體實施例方式
圖1是依照本發(fā)明一實施例所繪示的電壓調(diào)整裝置電路圖。請參照圖1,電壓調(diào) 整裝置100包括電壓調(diào)整芯片101、第一電阻Rl、第二電阻R2、第一電容Cl及第二電容C2。 電容C1的第一端耦接至使能端EN,其第二端耦接至接地端。電阻R1并聯(lián)電容C1。電阻R2 的第一端耦接至使能端EN。電容C2的第一端耦接至電阻R2的第二端并接收輸入電壓VDD, 其第二端耦接至接地端。 在本實施例中,電壓調(diào)整芯片101包括輸入端IN、輸出端OUT以及使能端EN。輸 入端IN用以接收輸入電壓V。D。使能端EN用以接收使能信號,當(dāng)使能信號的電壓電平到達 其工作值時,使能輸出端OUT來輸出一輸出電壓V。。 詳細地說,輸入電壓V。D會同時傳送至電壓調(diào)整芯片101的輸入端IN、電阻R2的 第二端以及電容C2的第一端。而電容C2會先過濾輸入電壓VDD中的噪聲電壓,以穩(wěn)定輸入 電壓V。。的電壓電平。而電壓調(diào)整芯片101的輸入端IN雖然接收到輸入電壓VDD,然而在使 能信號的電壓電平在到達其工作值之前,輸出端OUT并不會輸出所述輸出電壓V。。
另外,電阻R2其第二端接收到輸入電壓V。D,經(jīng)其轉(zhuǎn)換為使能信號,但由于電容C1 的充電效應(yīng),造成傳送至電壓調(diào)整芯片101的使能信號會延遲提升至其工作值的時間,使 得電壓調(diào)整裝置100在接收到輸入電壓時,使能信號提升至其工作值所需的時間,會大于 輸入電壓VDD提升至其工作值所需的時間。而并聯(lián)電容Cl所造成等效串聯(lián)電感的情況,也 因電容C1并聯(lián)電阻R1而消除。 也就是說,在電阻R2將輸入電壓VDD轉(zhuǎn)換為使能信號的一瞬間,會經(jīng)由電阻Rl進 行放電,而使電壓調(diào)整芯片101預(yù)先感應(yīng)到的使能信號的電壓電平約為零,接著使能信號 才會對電容C1進行充電。等到電容C1上的電壓可以使能電壓調(diào)整芯片101時(亦即達到 使能信號的工作值),電壓調(diào)整芯片101的輸出端OUT才會輸出所述輸出電壓V。。
以下即再舉一實施例來說明電壓調(diào)整裝置100的電容Cl有無并聯(lián)電阻Rl所造成 的影響。圖2A、圖2B是依照本發(fā)明一實施例所繪示的電壓調(diào)整裝置的電壓波形圖。
請同時參照圖1、圖2A與圖2B,圖2A所示為電壓調(diào)整裝置100的電容C1并未并 聯(lián)電阻R1的電壓波形圖,而圖2B所示為電壓調(diào)整裝置100的電容C1并聯(lián)電阻R1的電壓 波形圖。 在圖2A中,波形210為表示輸入電壓VDD的電壓電平,波形220為表示輸出電壓Vo 的電壓電平。在此可看到于電壓調(diào)整裝置100所接收到輸入電壓V。。在電壓上升之際,電壓 調(diào)整裝置100由于并聯(lián)電容C2所產(chǎn)生等效串聯(lián)電感的效應(yīng),使電壓調(diào)整裝置100預(yù)先感應(yīng) 至使能信號,而在輸出端OUT所輸出的輸出電壓V。即會產(chǎn)生突波。而此突波并非設(shè)計所預(yù) 期產(chǎn)生的電壓,并且該突波是可能因前次操作時,其使能信號于電容C1中所殘留的蓄電所引起。 在圖2B中,波形230為表示輸入電壓VDD的電壓電平,波形240為表示輸出電壓V。 的電壓電平。由于在電容C2并聯(lián)一顆電阻Rl,因而可減少并聯(lián)電容C2所產(chǎn)生的等效串聯(lián) 電感,據(jù)以降低電壓調(diào)整裝置100所感應(yīng)到的電壓。如圖2B所示,波形230的電壓上升之 時,其輸出的輸出電壓V。并未產(chǎn)生突波。 在實施例中,電阻R1可以為2. 2k歐姆,電容Cl的電容值可以為47微法拉(y F), 電容C2的電容值可以為10微法拉,以及電阻Rl可以為lk歐姆,并且使能信號的工作值例 如為1.8伏特。。 綜上所述,上述實施例中,通過將使能端的電容并聯(lián)電阻,就可精確調(diào)整電壓調(diào)整
裝置所感應(yīng)到的使能電壓,使得電壓調(diào)整裝置無法使能而于輸出端而產(chǎn)生突波狀的輸出電
壓。藉此,可以消除因電壓調(diào)整裝置預(yù)先感應(yīng)使能信號而于輸出端所產(chǎn)生的突波。 雖然本發(fā)明已以實施例揭露如上,然其并非用以限定本發(fā)明,任何所屬技術(shù)領(lǐng)域
中具有通常知識者,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作些許更動與潤飾,因此本發(fā)明
的保護范圍當(dāng)以權(quán)利要求所界定的為準。
權(quán)利要求
一種電壓調(diào)整裝置,包括一電壓調(diào)整芯片,具有一使能端、一輸入端以及一輸出端,其中,該輸入端用以接收一輸入電壓,該使能端用以接收一使能信號,以使能該輸出端而輸出一輸出電壓;一第一電容,該第一電容的第一端耦接至該使能端,該第一電容的第二端耦接至接地端;一第一電阻,與該第一電容并聯(lián);一第二電阻,該第二電阻的第一端耦接至該使能端,該第二電阻的第二端接收該輸入電壓;以及一第二電容,該第二電容的第一端耦接至該第二電阻的第二端,該第二電容的第二端耦接至接地端。
2. 如權(quán)利要求1所述的電壓調(diào)整裝置,其特征在于,該第一電阻為2. 2k歐姆、該第一電容的電容值為47微法拉、該第二電容的電容值為IO微法拉以及該第二電阻為lk歐姆。
3. 如權(quán)利要求1所述的電壓調(diào)整裝置,其特征在于,該使能信號提升至一使能信號工作值的時間,大于該輸入電壓提升至一輸入電壓工作值的時間。
4. 如權(quán)利要求1所述的電壓調(diào)整裝置,其特征在于,該使能信號的工作值是1. 8伏特。
全文摘要
本發(fā)明公開了一種電壓調(diào)整裝置,其包括電壓調(diào)整芯片、第一電容、第一電阻、第二電容及第二電阻。電壓調(diào)整芯片具有使能端、輸入端以及輸出端,其輸入端用以接收輸入電壓,使能端用以接收使能信號,以使能輸出端來輸出一輸出電壓。第一電容的第一端耦接至使能端,其第二端耦接至接地端。第一電阻并聯(lián)第一電容。第二電阻的第一端耦接至使能端,其第二端接收輸入電壓。第二電容的第一端耦接至第二電阻的第二端,其第二端耦接至接地端。
文檔編號H02M1/32GK101728823SQ200810169158
公開日2010年6月9日 申請日期2008年10月23日 優(yōu)先權(quán)日2008年10月23日
發(fā)明者李宗錫, 蔡弘仁 申請人:英業(yè)達股份有限公司