亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

集成電路結(jié)構(gòu)的形成方法

文檔序號:6954589閱讀:160來源:國知局
專利名稱:集成電路結(jié)構(gòu)的形成方法
技術(shù)領(lǐng)域
本發(fā)明涉及集成電路結(jié)構(gòu)的形成方法,尤其涉及形成凸塊的工藝。
背景技術(shù)
在形成半導(dǎo)體芯片時,首先會在芯片的半導(dǎo)體基底表面上形成集成電路元件,例 如晶體管,然后在集成電路元件之上形成內(nèi)連線結(jié)構(gòu)。接著,在芯片的表面上形成凸塊,以 便于使用集成電路元件。在典型的形成凸塊的工藝中,首先形成凸塊下金屬層(under-bumpmetalIurgy ; UBM),然后在凸塊下金屬層上形成凸塊。凸塊下金屬層的形成可包含形成銅晶種層,以及在 銅晶種層上形成掩模并將掩模圖案化,使得銅晶種層的一部份經(jīng)由掩模的開口暴露出來。 然后,進行電鍍步驟,在銅晶種層暴露出來的部分上電鍍一層厚的銅層。在掩模的形成與圖案化的過程中,會產(chǎn)生掩模的殘留物(如殘渣),成為圖案化 步驟的副產(chǎn)物。接著,必須進行表面殘留物去除步驟,在電鍍銅之前移除這些殘渣。在 表面殘留物去除步驟之后,需要限定芯片到下一工藝步驟的等候時間(queue time ;簡稱 Q-time),等候時間通常非常短,有時候短于12小時。芯片等候時間是為在進行銅電鍍之 前,避免晶片表面氧化或污染而導(dǎo)致后續(xù)嚴(yán)重的工藝問題。然而,在進行銅電鍍之前尚需要 許多工藝步驟,并且這些工藝步驟需要耗費一段長的時間,如果在進行銅電鍍之前等候時 間已到期,則個別的晶片必須再次進行表面殘留物的去除步驟,再次清潔晶片的表面。然 而,再次去除表面殘留物可能會改變掩模的尺寸與形狀,因而改變后續(xù)電鍍銅的尺寸與形 狀。在傳統(tǒng)的凸塊形成的工藝中還有另一問題為凸塊剝離問題。在后續(xù)的工藝期間, 因為銅晶種層與電鍍銅之間的附著力不佳,凸塊可能會剝離。上述挑戰(zhàn)造成凸塊的良率降 低與制造成本增加,并使凸塊的可靠度變差。

發(fā)明內(nèi)容
為了解決現(xiàn)有技術(shù)的問題,依據(jù)一實施例,形成集成電路結(jié)構(gòu)的方法包含在晶片 上形成含銅晶種層,以及在含銅晶種層暴露出來的表面上進行表面殘留物去除步驟,表面 殘留物去除步驟使用包含氟與氧的工藝氣體進行,然后在含銅晶種層暴露出來的表面上使 用含氮氣體進行還原吹凈步驟,之后在含銅晶種層上電鍍含銅層。其他實施例也揭示如下。本發(fā)明可以明顯地改善形成凸塊下金屬層的工藝強健性。為了讓本發(fā)明的上述目的、特征、及優(yōu)點能更明顯易懂,以下配合所附附圖,作詳 細說明如下


圖1至圖6B顯示依據(jù)實施例,制造凸塊下金屬層(UBM)的各中間階段的剖面示意圖;以及圖7顯示晶片在工藝反應(yīng)室中的剖面示意圖,其中對晶片進行還原/吹凈步驟。其中,附圖標(biāo)記說明如下2 晶片;10 基底12 內(nèi)連線結(jié)構(gòu)14 半導(dǎo)體元件;28 金屬墊;30 鈍化 層32 開口 ;40 擴散阻障層42 銅晶種層46 掩模50 銅層52 金屬層;60、62 焊錫層;100 工藝反應(yīng)室。
具體實施例方式以下詳述各實施例的制造與使用,然而,可以理解的是,這些實施例提供許多可應(yīng) 用的發(fā)明概念,其可以在各種不同的特定背景中實施,在此所討論的特定實施例僅用于說 明制造與使用這些實施例的特定方式,并非用以限定揭示的范圍。依據(jù)一實施例,提供一種新的形成集成電路的工藝,并以制造一實施例的各中間 階段作為說明。接著,討論實施例的各種變化。在全部的說明實施例與各種示意圖中,使用 相似的標(biāo)號來標(biāo)示相似的元件。參閱圖1,首先提供晶片2,其包含基底10?;?0可以是半導(dǎo)體基底,例如巨塊 (bulk)硅基底,其可包含其他半導(dǎo)體材料,例如第三族(group III)、第四族(group IV)以 及/或第五族(group V)元素。半導(dǎo)體元件14,例如為晶體管,其可以在基底10的表面上形 成。內(nèi)連線結(jié)構(gòu)12形成于基底10之上,其包含金屬線與導(dǎo)孔(未繪出)形成于其中,且與半 導(dǎo)體元件14連接。金屬線與導(dǎo)孔可由銅或銅合金形成,且可使用已知的鑲嵌(damascene) 工藝形成。內(nèi)連線結(jié)構(gòu)12可包含常見的層間介電層(inter-layer dielectrics ;簡稱 ILDs)以及金屬層間介電層(inter-metal dielectrics ;簡稱 IMDs)。金屬墊28形成于內(nèi)連線結(jié)構(gòu)12之上,金屬墊28可包括鋁,因此也可稱為鋁墊28。 然而,金屬墊28也可以由其他材料形成,或者包含其他材料,例如銅、銀、金、鎳、鎢、前述的 合金,以及/或前述組成的多層結(jié)構(gòu)。金屬墊28可以電性連接至半導(dǎo)體元件14,例如經(jīng)由 其下方的內(nèi)連線結(jié)構(gòu)12。在一實施例中,形成鈍化層(passivation layer) 30覆蓋金屬墊 28的邊緣部分。在一實施例中,鈍化層30由聚亞酰胺(polyimide)或其他已知的介電材料 形成。在鈍化層30內(nèi)形成開口 32,金屬墊28經(jīng)由開口 32暴露出來。可以在內(nèi)連線結(jié)構(gòu) 12之上形成額外的鈍化層,并且額外的鈍化層與金屬墊28具有相同的高度,或者在金屬墊 28之上。額外的鈍化層可以由例如氧化硅(siliconoxide)、氮化硅(silicon nitride)、未 摻雜的硅玻璃(un-doped silicate glass ;USG)、聚亞酰胺(polyimide),以及/或前述組 成的多層結(jié)構(gòu)形成。參閱圖2,全面性地形成擴散阻障層40以及薄的晶種層(seed layer)42。擴散阻 障層40可以是鈦層、氮化鈦層、鉭層或氮化鉭層。晶種層42的材料可包含銅或銅合金,因 此之后可稱為銅晶種層42。然而,晶種層42也可包含其他金屬,例如銀、金、鋁以及前述的 組合。在一實施例中,擴散阻障層40與銅晶種層42可使用濺鍍方式形成,擴散阻障層40 的厚度可約等于IkA,且銅晶種層42的厚度可約等于5kA,雖然他們的厚度也可以更大或 更小。本領(lǐng)域普通技術(shù)人員當(dāng)可了解,在整篇描述中所提及的尺寸僅用于舉例說明,并且這 些尺寸可以隨著集成電路的尺寸縮減而減小。圖3說明掩模46的形成,在一實施例中,掩模46為干膜,且可以由有機材料形成,
4例如增層絕緣膜(Ajinimoto buildup film;簡稱ABF)。在另一實施例中,掩模46由光致 抗蝕劑形成。掩模46的厚度可大于約5 μ m,或者介于約10 μ m至約120 μ m之間。接著將掩模46圖案化,例如借由曝光顯影與蝕刻方式,使得銅晶種層42暴露出 來。殘留物(未繪出)可以是掩模46的殘留部分,以及/或在圖案化掩模46的過程中 產(chǎn)生的副產(chǎn)物,其可能會留在銅晶種層42之上。在一實施例中,如圖7所示,在工藝反應(yīng) 室100內(nèi)進行第一表面殘留物去除(descum)步驟,借此從晶片2除去殘留物。第一表面 殘留物去除步驟使用的工藝氣體可包含四氟化碳(CF4)、氮氣(N2)以及氧氣(O2)(之后稱 為CF4/N2/02)。在CF4/N2/02的氣流穩(wěn)定之后,例如可借由施加微波以及/或無線電頻率 (radiofrequency ;簡稱RF)偏壓(bias),從工藝氣體產(chǎn)生等離子體,此等離子體具有除去 殘留物的功效。在第一表面殘留物去除步驟完成之后,將CF4/N2/02氣體抽掉。 第一表面殘留物去除步驟后可能會有造成銅晶種層42氧化的不利現(xiàn)象,結(jié)果在 銅晶種層42的表面上產(chǎn)生銅的氧化物。實驗結(jié)果顯示,在銅晶種層42的表面,氧原子的百 分比可高達約21百分比,這表示有銅的氧化物存在。因此,對圖3所示的結(jié)構(gòu)進行第一還 原以及/或吹凈(purge)步驟(稱為還原/吹凈步驟),以消除/還原這種不利的效果。在一實施例中,第一還原/吹凈步驟使用的還原/吹凈氣體包括氫氣(H2)以及非 活性(non-active)氣體,其可以是N2以及/或惰性氣體,例如氬氣(Ar)。氫氣(H2)可使銅 晶種層還原,而非活性氣體可用來吹凈晶片2。在還原/吹凈氣體的氣流穩(wěn)定之后,可施加 微波至還原/吹凈氣體,使其產(chǎn)生等離子體。然而,在此步驟中不施加無線電頻率(RF)偏 壓,因此可避免對銅晶種層42的轟擊(bombardment)效應(yīng)。在一示范性的實施例中,微波 的能量可介于約0. IKff至約1_KW之間,且還原/吹凈步驟的時間可介于約5秒至約1分鐘 之間。在另一實施例中,還原/吹凈氣體可包括N2與02,在此例中,沒有產(chǎn)生N2與O2的 等離子體,因此O2不會造成銅晶種層42的氧化。O2的導(dǎo)入有助于使得掩模46修復(fù)從第一 表面殘留物去除步驟后所造成的接合力損傷。在其他實施例中,使用N2或惰性氣體,例如 氬氣(Ar),來吹凈晶片2,并且沒有添加H2以及/或02。第一表面殘留物去除步驟與第一還原/吹凈步驟為選擇性的步驟,在其他實施例 中可以不執(zhí)行這些步驟。接著,在晶片2上進行烘烤工藝,使掩模46硬化。烘烤工藝可以 在溫度等于約130G的烘箱中進行例如約1小時。于烘烤工藝之后,進行第二表面殘留物去除步驟,并接著進行第二還原/吹凈步 驟。第二表面殘留物去除步驟可以與第一表面殘留物去除步驟相同,第二還原/吹凈步驟 也可以與第一還原/吹凈步驟相同,因此第二表面殘留物去除步驟與第二還原/吹凈步驟 的細節(jié)在此不再重述??梢岳斫獾氖牵诙砻鏆埩粑锶コ襟E可能會有造成銅晶種層42 氧化的不利效應(yīng),此外,氟(F)可能會留在銅晶種層42上,進而加速銅晶種層42的氧化。實 驗結(jié)果顯示,在銅晶種層42的表面,氧原子的百分比可高達約20百分比,且氟原子的百分 比可高達約3. 5百分比,其他剩余的百分比為銅的百分比。另外,氧原子可能會滲透銅晶種 層42到大于1000A的深度,氟原子可能會滲透銅晶種層42到大于430A的深度。此外,在晶片2的等候時間這段期間,氟可能會擴散至銅晶種層42之外,并且污染 存放在相同晶片儲存容器中的其他晶片,例如晶片2的前開式晶片傳送盒(front opening unified pod ;簡稱F0UP)。第二還原/吹凈步驟可從銅晶種層42完全地移除氧及氟,實驗顯示在第二還原/吹凈步驟之后,銅晶種層42內(nèi)大抵上沒有氧及氟存在。在晶片2的等候時間這段期間,以及在后續(xù)的電鍍步驟進行之前,晶片2可存放在 充滿N2氣體的前開式晶片傳送盒(FOUP)內(nèi),使得晶片2與有害的物質(zhì)隔絕,例如氧氣、水 氣以及類似的物質(zhì)。另外,可以用連續(xù)的N2氣流吹凈具有晶片2在其中的前開式晶片傳送 盒,使得任何擴散至晶片2之外的氟可以被吹凈。參閱圖4,在銅晶種層42暴露出來的表面上,于掩模46內(nèi)電鍍銅,以形成銅層50。 在一示范性的實施例中,銅層50的厚度為約3 μ m至約7 μ m。在其他實施例中,銅層50的 厚度為約40 μ m至約60 μ m,使得銅層50成為銅柱(post)??梢赃x擇性地在銅層50上形 成金屬層52,在一實施例中,金屬層52為含鎳層,包括例如鎳層或鎳合金層,可借由電鍍方 式形成。接著,在鎳層52上形成焊錫層60,例如借由電鍍方式形成。焊錫層60可以是無鉛 預(yù)焊錫層(lead-free pre-solder layer),例如由SnAg或焊錫材料形成,包含錫、鉛、銀、 銅、鎳、鉍或前述的組合的合金。在圖5中,移除掩模46,使得位于掩模46下方的銅晶種層42暴露出來。然后,將 銅晶種層42暴露出來的部分借由蝕刻方式移除,接著移除擴散阻障層40暴露出來的部分。 然后,進行回焊工藝,形成焊錫層60作為焊錫凸塊,如圖6A所示。在另一實施例中,如圖6B所示,增加銅層50的厚度,使得銅層50成為銅柱。形成 銅柱50的工藝實質(zhì)上與圖2至圖4所示的步驟相同,在此實施例中,于銅柱50上選擇性地 形成金屬層52之后,以及移除掩模46之前,可以在金屬層52上電鍍焊錫層62,其可以是薄 的焊錫層。各實施例的結(jié)果如表1所示,其中列出在各種樣品晶片中的銅晶種層42的片電阻 率數(shù)值,以顯示各實施例的效果。表 權(quán)利要求
1.一種集成電路結(jié)構(gòu)的形成方法,包括提供一晶片;在該晶片上形成一含銅晶種層;在該含銅晶種層的一暴露出來的表面上進行一表面殘留物去除步驟,其中該表面殘留 物去除步驟使用一包括氟與氧的工藝氣體;在該含銅晶種層的該暴露出來的表面上使用一含氮氣體進行一還原/吹凈步驟;以及在該含銅晶種層上電鍍一含銅層。
2.如權(quán)利要求1所述的集成電路結(jié)構(gòu)的形成方法,還包括在該含銅層之上形成一含鎳層;以及在該含鎳層上形成一焊錫層。
3.如權(quán)利要求1所述的集成電路結(jié)構(gòu)的形成方法,還包括在該含銅晶種層之上形成一掩模;將該掩模圖案化,暴露出該含銅晶種層的該暴露出來的表面;以及烘烤該掩模。
4.如權(quán)利要求3所述的集成電路結(jié)構(gòu)的形成方法,其中該表面殘留物去除步驟與該還 原/吹凈步驟在烘烤該掩模的該步驟之前進行。
5.如權(quán)利要求3所述的集成電路結(jié)構(gòu)的形成方法,其中該表面殘留物去除步驟與該還 原/吹凈步驟在烘烤該掩模的該步驟之后,且在電鍍該含銅層的該步驟之前進行。
6.如權(quán)利要求3所述的集成電路結(jié)構(gòu)的形成方法,其中該還原/吹凈步驟的該含氮氣 體包括氫氣與氮氣。
7.如權(quán)利要求6所述的集成電路結(jié)構(gòu)的形成方法,其中在該還原/吹凈步驟期間,施加 微波以產(chǎn)生等離子體,且其中沒有施加無線電頻率偏壓。
8.如權(quán)利要求3所述的集成電路結(jié)構(gòu)的形成方法,其中該還原/吹凈步驟的該含氮氣 體包括氧氣與氮氣。
9.如權(quán)利要求8所述的集成電路結(jié)構(gòu)的形成方法,其中在該還原/吹凈步驟期間沒有 等離子體產(chǎn)生。
10.如權(quán)利要求1所述的集成電路結(jié)構(gòu)的形成方法,還包括在該還原/吹凈步驟之后與電鍍該含銅層的該步驟之前,將該晶片保存在一晶片儲存 容器中;以及利用一連續(xù)氮氣氣流吹凈該晶片儲存容器。
全文摘要
本發(fā)明提供集成電路結(jié)構(gòu)的形成方法,包含在晶片上形成含銅晶種層,以及在含銅晶種層暴露出來的表面上進行表面殘留物去除步驟,表面殘留物去除步驟使用含有氟與氧的工藝氣體進行,然后在含銅晶種層暴露出來的表面上使用含氮氣體進行還原吹凈步驟,之后在含銅晶種層上電鍍含銅層。本發(fā)明可以明顯地改善形成凸塊下金屬層的工藝強健性。
文檔編號H01L21/60GK102074486SQ20101051627
公開日2011年5月25日 申請日期2010年10月19日 優(yōu)先權(quán)日2009年10月20日
發(fā)明者何明哲, 劉重希, 周孟緯, 林國誠, 林正忠 申請人:臺灣積體電路制造股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1