亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

半導(dǎo)體存儲(chǔ)裝置的制作方法

文檔序號(hào):6747134閱讀:118來(lái)源:國(guó)知局
專利名稱:半導(dǎo)體存儲(chǔ)裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種半導(dǎo)體存儲(chǔ)裝置,特別是關(guān)于具備有用于補(bǔ)救不良存儲(chǔ)單元的冗余存儲(chǔ)單元且分割字線的分割字方式的半導(dǎo)體存儲(chǔ)裝置。
半導(dǎo)體存儲(chǔ)裝置的擴(kuò)散工序雖然是在潔凈環(huán)境下進(jìn)行的,但還會(huì)因?yàn)槲⒚琢考?jí)的灰塵導(dǎo)致不良存儲(chǔ)單元的產(chǎn)生。因此,為了對(duì)在芯片內(nèi)部產(chǎn)生的不良存儲(chǔ)單元進(jìn)行補(bǔ)救,在大多數(shù)半導(dǎo)體存儲(chǔ)裝置中都具備有冗余存儲(chǔ)單元。
為了向這樣的冗余存儲(chǔ)單元進(jìn)行替換,當(dāng)擴(kuò)散工序完成后,用測(cè)定器進(jìn)行存儲(chǔ)測(cè)試,會(huì)檢測(cè)出普通存儲(chǔ)單元陣列內(nèi)的不良單元。不良單元有位單元不良,還有沿著字線的布線模式的不良。對(duì)于這些不良的模式進(jìn)行可把不良單元最有效地替換成冗余單元的計(jì)算,以決定應(yīng)該把熔絲電路中的哪個(gè)熔絲熔斷。
對(duì)于已進(jìn)行了熔絲熔斷等替換處理的芯片,當(dāng)選擇到與普通存儲(chǔ)單元陣列內(nèi)的不良單元相對(duì)應(yīng)的地址時(shí)會(huì)轉(zhuǎn)換到冗余單元,因此可當(dāng)作合格品。
可是,當(dāng)在替換了的冗余存儲(chǔ)單元中有不良時(shí),這個(gè)芯片就成為次品,這會(huì)成為產(chǎn)品合格率下降的原因。
一般說(shuō)來(lái),冗余字線或冗余位線都備有多根,有一根不良時(shí)可用其中的一根進(jìn)行替換。因此,如果可以在襯片試驗(yàn)時(shí)檢測(cè)出冗余存儲(chǔ)單元陣列內(nèi)的不良單元,就可以避開(kāi)成為不良的冗余字線或冗余位線進(jìn)行替換處理,可以提高產(chǎn)品合格率。作為實(shí)現(xiàn)了對(duì)這樣的冗余存儲(chǔ)單元陣列測(cè)試的半導(dǎo)體存儲(chǔ)裝置,在特開(kāi)平8-147995號(hào)公報(bào)中所公開(kāi)的半導(dǎo)體存儲(chǔ)裝置有提議。
可是,在SRAM等半導(dǎo)體存儲(chǔ)裝置中,當(dāng)讀出或?qū)懭霑r(shí),與選擇字線相連的所有的存儲(chǔ)單元上流著恒定電流。為減小這個(gè)恒定電流達(dá)到低耗電化,我們知道有把字線分割的分割字方式把存儲(chǔ)單元陣列沿列方向分割成多個(gè)塊,在這個(gè)塊單位中進(jìn)行行選擇。
圖3是在分割字方式的半導(dǎo)體存儲(chǔ)裝置中應(yīng)用了特開(kāi)平8-147995號(hào)公報(bào)的技術(shù)的半導(dǎo)體存儲(chǔ)裝置的方框圖。
這個(gè)半導(dǎo)體存儲(chǔ)裝置具有把存儲(chǔ)單元按矩陣狀配設(shè)的存儲(chǔ)單元陣列。這個(gè)存儲(chǔ)單元陣列分為把普通存儲(chǔ)單元(正常存儲(chǔ)單元)Ma按矩陣狀配設(shè)的普通存儲(chǔ)單元陣列21a和把冗余存儲(chǔ)單元Mb按矩陣狀配設(shè)的冗余存儲(chǔ)單元陣列21b。
還有,普通存儲(chǔ)單元陣列21a分為與各個(gè)塊選擇線Ba1~Bah相對(duì)應(yīng)的h個(gè)存儲(chǔ)塊21a-1~21a-h。
同樣,冗余存儲(chǔ)單元陣列21b分為與各個(gè)冗余塊選擇線Bb1~Bbi相對(duì)應(yīng)的i個(gè)存儲(chǔ)塊21b-1~21b-i。
字線Wa1~Wam分別被設(shè)成與各行的普通存儲(chǔ)單元Ma相對(duì)應(yīng),冗余字線Wb1~Wbn分別被設(shè)成與各行的冗余存儲(chǔ)單元Mb相對(duì)應(yīng)。
子字線SWa分別被設(shè)成與各個(gè)存儲(chǔ)塊21a-1~21a-h中的各行的普通存儲(chǔ)單元Ma相對(duì)應(yīng),冗余子字線SWb分別被設(shè)成與各個(gè)存儲(chǔ)塊21b-1~21b-i中的各行的普通存儲(chǔ)單元Mb相對(duì)應(yīng)。
為在每個(gè)存儲(chǔ)塊上選擇子字線SWa所用的塊選擇線Ba1~Bah分別被設(shè)成與存儲(chǔ)塊21a-1~21a-h相對(duì)應(yīng),為在每個(gè)存儲(chǔ)塊上選擇冗余子字線SWb所用的冗余塊選擇線Bb1~Bbi分別被設(shè)成與存儲(chǔ)塊21b-1~21b-I相對(duì)應(yīng)。
還有,數(shù)據(jù)線(無(wú)圖示)分別被設(shè)成與各列的存儲(chǔ)單元Ma、Mb相對(duì)應(yīng),通過(guò)數(shù)據(jù)線把存儲(chǔ)信息寫入存儲(chǔ)單元Ma、Mb或從存儲(chǔ)單元Ma、Mb讀出。
在字線Wa1~Wam和塊選擇線Ba1~Bah的各交點(diǎn)上所設(shè)的子字驅(qū)動(dòng)器22a在與這些線相連的同時(shí)還連著子字線SWa。
設(shè)在所選擇的字線和所選擇的塊選擇線的交點(diǎn)上的子字驅(qū)動(dòng)器22a除了與接在該驅(qū)動(dòng)器上的子字線和選擇字線相連之外還驅(qū)動(dòng)所有的連接在該子字線上的普通存儲(chǔ)單元Ma。
在冗余字線Wb1~Wbn和冗余塊選擇線Bb1~Bbi的各交點(diǎn)上所設(shè)的冗余子字驅(qū)動(dòng)器22b在與這些線相連的同時(shí)還連著冗余子字線SWb。
設(shè)在所選擇的冗余字線和所選擇的冗余塊選擇線的交點(diǎn)上的冗余子字驅(qū)動(dòng)器22b除了與接在該驅(qū)動(dòng)器上的冗余子字線和所選擇的冗余字線相連之外還驅(qū)動(dòng)所有的連接在該冗余子字線上的冗余存儲(chǔ)單元Mb。
字線選擇電路23a依照從行地址電路25輸出的行地址信號(hào)X0~Xj選擇字線Wa1~Wam中的一根。
冗余字線選擇電路23b依照通過(guò)字線選擇電路23a輸入的行地址信號(hào)X0~Xj選擇冗余字線Wb1~Wbn中的一根。
塊選擇線選擇電路24依照從行地址電路25輸出的行地址信號(hào)X0~Xj及從冗余熔絲電路26輸出的冗余使能信號(hào)EN和測(cè)試模式信號(hào)TRED選擇塊選擇線Ba1~Bah中的一根。
冗余塊選擇線選擇電路27依照從冗余熔絲電路26輸出的冗余行地址信號(hào)XREDO~XREDk和測(cè)試模式信號(hào)TRED選擇冗余塊選擇線Bb1~Bbi中的一根。
行地址譯碼電路28依照從行地址電路25輸出的行地址信號(hào)X0~Xj和測(cè)試模式信號(hào)TRED選擇冗余塊選擇線Bb1~Bbi中的一根。
圖4表示了塊選擇線選擇電路24、冗余塊選擇線選擇電路27以及行地址譯碼電路28的方框圖。
塊選擇線選擇電路24是由行地址譯碼部31和塊選擇線禁止部32構(gòu)成。
冗余塊選擇線選擇電路27是由冗余行地址譯碼部33和冗余塊選擇線禁止部34構(gòu)成。
然后,行地址譯碼電路28是由行地址譯碼部35和冗余塊選擇線使能部36構(gòu)成。
作為行地址譯碼部31的輸出信號(hào)的行地址譯碼信號(hào)Da1~Dah分別與塊選擇線Ba1~Bah相對(duì)應(yīng),作為冗余行地址譯碼部33的輸出信號(hào)的冗余行地址譯碼信號(hào)Db1~Dbi分別與冗余塊選擇線Bb1~Bbi相對(duì)應(yīng)。還有,作為行地址譯碼部35的輸出信號(hào)的冗余行地址譯碼信號(hào)Dc1~Dci分別與冗余塊選擇線Bb1~Bbi相對(duì)應(yīng)。
行地址譯碼部31使在行地址譯碼信號(hào)Da1~Dah中與根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線相對(duì)應(yīng)的行地址譯碼信號(hào)成為選擇電平,而使其它的行地址譯碼信號(hào)成為非選擇電平。
塊選擇線禁止部32在冗余使能信號(hào)EN以及測(cè)試模式信號(hào)TRED處于非激活電平的情況下與塊選擇線Ba1~Bah以及行地址譯碼部31的各輸出相接、在冗余使能信號(hào)EN或者測(cè)試模式信號(hào)TRED處于激活電平的情況下斷開(kāi)與塊選擇線Ba1~Bah以及行地址譯碼部31的各輸出的連接。
冗余行地址譯碼部33使在冗余行地址譯碼信號(hào)Db1~Dbi中與根據(jù)冗余行地址信號(hào)XRED0~XREDk所指定的1根冗余塊選擇線相對(duì)應(yīng)的冗余行地址譯碼信號(hào)成為選擇電平,而使其它的冗余行地址譯碼信號(hào)成為非選擇電平。
冗余塊選擇線禁止部34在測(cè)試模式信號(hào)TRED處于非激活電平的情況下與冗余塊選擇線Bb1~Bbi和冗余行地址譯碼部33的各輸出相接、在測(cè)試模式信號(hào)TRED處于激活電平的情況下斷開(kāi)與冗余塊選擇線Bb1~Bbi和冗余行地址譯碼部33的各輸出的連接。
行地址譯碼部35使在冗余行地址譯碼信號(hào)Dc1~Dci中與根據(jù)行地址信號(hào)X0~Xj所指定的1根冗余塊選擇線相對(duì)應(yīng)的冗余行地址譯碼信號(hào)成為選擇電平,而使其它的冗余行地址譯碼信號(hào)成為非選擇電平。
冗余塊選擇線使能部36在測(cè)試模式信號(hào)TRED處于非激活電平的情況下與冗余塊選擇線Bb1~Bbi和行地址譯碼部35的各輸出斷開(kāi)、在測(cè)試模式信號(hào)TRED處于激活電平的情況下與冗余塊選擇線Bb1~Bbi和行地址譯碼部35的各輸出連接。
冗余熔絲電路26根據(jù)行地址信號(hào)X0~Xj產(chǎn)生指定冗余行地址的冗余行地址信號(hào)XRED0~XREDk。
在這個(gè)冗余熔絲電路26中設(shè)有多個(gè)熔絲(未圖示),當(dāng)不良存儲(chǔ)單元所在的行地址通過(guò)行地址信號(hào)X0~Xj被指定時(shí),有幾個(gè)熔絲會(huì)預(yù)先被熔斷,輸出指向成為這個(gè)行地址的替換處的冗余行地址的冗余行地址信號(hào)XRED0~XREDk。關(guān)于這個(gè)熔絲的熔斷后面會(huì)說(shuō)明。
下面對(duì)制造工序中的測(cè)試進(jìn)行說(shuō)明。
首先把探針壓接在擴(kuò)散工序完成后的襯片上所形成的1個(gè)半導(dǎo)體存儲(chǔ)裝置的電極上,接好電源和測(cè)定器。
對(duì)普通存儲(chǔ)單元陣列21a進(jìn)行測(cè)試的情況下,從行地址電路25輸出依次指向各字線Wa1~Wam的行地址信號(hào)X0~Xj,使字線選擇電路23a依次選擇各字線Wa1~Wam。
因此時(shí)的行地址信號(hào)X0~Xj的值不指向冗余字線Wb1~Wbn,冗余字線選擇電路23b使冗余字線Wb1~Wbn都成為非選擇電平。
未進(jìn)行熔絲熔斷處理的冗余熔絲電路26沒(méi)有把冗余行地址信號(hào)XRED0~XREDk的值設(shè)定成指向冗余字線Wb1~Wbn的值,因此,使冗余使能信號(hào)EN成為非激活電平。
還有,對(duì)普通存儲(chǔ)單元陣列21a進(jìn)行測(cè)試的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于非激活電平。
因冗余使能信號(hào)EN以及測(cè)試模式信號(hào)TRED處于非激活電平,塊選擇線禁止部32與塊選擇線Ba1~Bah和行地址譯碼部31的各輸出連接。
因測(cè)試模式信號(hào)TRED處于非激活電平,冗余塊選擇線禁止部34與冗余塊選擇線Bb1~Bbi和冗余行地址譯碼部33的各輸出相接,冗余塊選擇線使能部36斷開(kāi)與冗余塊選擇線Bb1~Bbi和行地址譯碼部35的各輸出的連接。
因此,塊選擇線選擇電路24使得在塊選擇線Ba1~Bah中根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線成為選擇電平,使其它的塊選擇線成為非選擇電平。
然后,冗余塊選擇線選擇電路27以及行地址譯碼電路28使冗余塊選擇線Bb1~Bbi都成為非選擇電平。
與選擇字線連著的各子字驅(qū)動(dòng)器22a中,在與其自身相連的塊選擇線Ba1~Bah中成為選擇電平的塊選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器22a變?yōu)榧せ顮顟B(tài),接通與其自身相連的子字線和選擇字線。
與選擇字線連著的各子字驅(qū)動(dòng)器22a中,在與其自身相連的塊選擇線Ba1~Bah中成為非選擇電平的選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器22a以及在非選擇字線上連著的各子字驅(qū)動(dòng)器22a變?yōu)榉羌せ顮顟B(tài),子字線沒(méi)有與字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
這樣,使規(guī)定的測(cè)試模式信號(hào)儲(chǔ)存在由選擇子字線以及選擇數(shù)據(jù)線所指向的普通存儲(chǔ)單元Ma上,通過(guò)讀出其存儲(chǔ)信息檢查普通存儲(chǔ)單元Ma是否為合格品,是次品的情況下,把其地址儲(chǔ)存在測(cè)定器中。對(duì)普通存儲(chǔ)單元陣列21a內(nèi)所有的存儲(chǔ)單元Ma進(jìn)行這樣的測(cè)試。
下面對(duì)冗余存儲(chǔ)單元陣列21b的測(cè)試進(jìn)行說(shuō)明。
對(duì)冗余存儲(chǔ)單元陣列21b進(jìn)行測(cè)試的情況下,從行地址電路25輸出依次指向各冗余字線Wb1~Wbn的行地址信號(hào)X0~Xj,使冗余字線選擇電路23b依次選擇各冗余字線Wb1~Wbn。
未進(jìn)行熔絲熔斷處理的冗余熔絲電路26沒(méi)有把冗余行地址信號(hào)XRED0~XREDk的值設(shè)定成指向冗余字線Wb1~Wbn的值,使冗余使能信號(hào)EN成為非激活電平。
還有,對(duì)冗余存儲(chǔ)單元陣列21b進(jìn)行測(cè)試的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于激活電平。
因測(cè)試模式信號(hào)TRED處于激活電平,塊選擇線禁止部32斷開(kāi)與塊選擇線Ba1~Bah和行地址譯碼部31的各輸出的連接。冗余塊選擇線禁止部34斷開(kāi)與冗余塊選擇線Bb1~Bbi和冗余行地址譯碼部33的各輸出的連接。然后,冗余塊選擇線使能部36與冗余塊選擇線Bb1~Bbi和行地址譯碼部35的各輸出相連。
因此,塊選擇線選擇電路24使塊選擇線Ba1~Bah全都成為非選擇電平,冗余塊選擇線選擇電路27使冗余塊選擇線Bb1~Bbi全都成為非選擇電平。
然后,行地址譯碼電路28使在冗余塊選擇線Bb1~Bbi中根據(jù)行地址信號(hào)X0~Xj所指定的1根冗余塊選擇線成為選擇電平,使其它的冗余塊選擇線成為非選擇電平。
在選擇冗余字線上連著的各冗余子字驅(qū)動(dòng)器22b中,在與其自身相連的冗余塊選擇線Bb1~Bbi中成為選擇電平的冗余塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器22b變?yōu)榧せ顮顟B(tài),接通與其自身相連的冗余子字線和選擇冗余字線。
還有,與選擇冗余字線連著的各冗余子字驅(qū)動(dòng)器22b中,在與其自身相連的冗余塊選擇線Bb1~Bbi中成為非選擇電平的冗余塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器22b以及在非選擇冗余字線上連著的各冗余子字驅(qū)動(dòng)器22b變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有與冗余字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
這樣,使規(guī)定的測(cè)試模式信號(hào)儲(chǔ)存在由選擇冗余子字線以及選擇數(shù)據(jù)線所指向的冗余存儲(chǔ)單元Mb上,通過(guò)讀出其存儲(chǔ)信息檢查冗余存儲(chǔ)單元Mb是否為合格品,是次品的情況下,把其地址儲(chǔ)存在測(cè)定器中。對(duì)冗余存儲(chǔ)單元陣列21b內(nèi)所有的冗余存儲(chǔ)單元Mb進(jìn)行這樣的測(cè)試。
測(cè)試完成后,檢測(cè)是否可以把普通存儲(chǔ)單元陣列21a內(nèi)的不良存儲(chǔ)單元替換成冗余存儲(chǔ)單元陣列21b內(nèi)的正常冗余存儲(chǔ)單元,如果可以替換成冗余存儲(chǔ)單元,根據(jù)不良存儲(chǔ)單元所示的行地址作成與該地址相對(duì)應(yīng)的熔絲號(hào)碼的數(shù)據(jù)。
然后,當(dāng)在正常模式中通過(guò)行地址信號(hào)X0~Xj指向不良存儲(chǔ)單元所在的行地址時(shí),用調(diào)整裝置(用激光等熔斷熔絲的裝置)把冗余熔絲電路26內(nèi)的與上述數(shù)據(jù)對(duì)應(yīng)的熔絲熔斷,輸出指向成為這個(gè)行地址的替換處的冗余行地址的冗余行地址信號(hào)XRED0~XREDk。
至此,完成了在制造工序中的熔絲熔斷處理。
下面,說(shuō)明當(dāng)正常的單元被選擇的情況下的在正常模式時(shí)的半導(dǎo)體存儲(chǔ)裝置的動(dòng)作。這里假定普通存儲(chǔ)單元陣列21a內(nèi)的不良存儲(chǔ)單元存在于行地址的3號(hào)地址即存在于X0=「H」、X1=「H」、X2~Xj=「L」所指向的地址,輸入的行地址為1號(hào)地址即X0=「H」、X1~Xj=「L」(列地址為任意值)。
字線選擇電路23a依照行地址信號(hào)X0~Xj從字線Wa1~Wam中選擇1根。
在輸入沒(méi)有指向不良存儲(chǔ)單元的行地址信號(hào)X0~Xj的情況下,冗余熔絲電路26沒(méi)有把冗余行地址信號(hào)XRED0~XREDk的值設(shè)定成指向冗余字線Wb1~Wbn的值,使冗余使能信號(hào)EN成為非激活電平。
還有,在正常模式的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于非激活電平。
因冗余使能信號(hào)EN及測(cè)試模式信號(hào)TRED處于非激活電平,塊選擇線禁止部32與塊選擇線Ba1~Bah和行地址譯碼部31的各輸出相連。
因測(cè)試模式信號(hào)TRED處于非激活電平,冗余塊選擇線禁止部34與冗余塊選擇線Bb1~Bbi和冗余行地址譯碼部33的各輸出相連,冗余塊選擇線使能部36斷開(kāi)與冗余塊選擇線Bb1~Bbi和行地址譯碼部35的各輸出的連接。
因此,塊選擇線選擇電路24使在塊選擇線Ba1~Bah中與根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線成為選擇電平,而使其它的塊選擇線成為非選擇電平。
然后,冗余塊選擇線選擇電路27及行地址譯碼電路28使冗余塊選擇線Bb1~Bbi都成為非選擇電平。
與選擇字線連著的各子字驅(qū)動(dòng)器22a中,在與其自身相連的塊選擇線Ba1~Bah中成為選擇電平的塊選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器22a變?yōu)榧せ顮顟B(tài),接通與其自身相連的子字線和選擇字線。
與選擇字線連著的各子字驅(qū)動(dòng)器22a中,在與其自身相連的塊選擇線Ba1~Bah中成為非選擇電平的選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器22a以及在非選擇字線上連著的各子字驅(qū)動(dòng)器22a變?yōu)榉羌せ顮顟B(tài),子字線沒(méi)有與字線連接。還有,冗余子字驅(qū)動(dòng)器22b也變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有與冗余字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
然后,對(duì)由選擇子字線及選擇數(shù)據(jù)線所指定的普通存儲(chǔ)單元Ma進(jìn)行寫入或讀出。
下面,對(duì)輸入3號(hào)地址即X0=「H」、X1=「H」、X2~Xj=「L」作為行地址(列地址為任意值)并選擇了不良存儲(chǔ)單元的情況下的動(dòng)作進(jìn)行說(shuō)明。
當(dāng)指向不良存儲(chǔ)單元的行地址信號(hào)X0~Xj被輸入時(shí),冗余熔絲電路26把冗余行地址信號(hào)XRED0~XREDk的值作為指向成了不良存儲(chǔ)單元所在的行地址的替換處的冗余行地址的值,使冗余使能信號(hào)EN成為激活電平。
冗余字線選擇電路23b依照行地址信號(hào)X0~Xj從冗余字線Wb1~Wbn中選擇1根。
在正常模式的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于非激活電平。
因冗余使能信號(hào)EN處于激活電平,塊選擇線禁止部32斷開(kāi)與塊選擇線Ba1~Bah和行地址譯碼部31的各輸出的連接。
還有,因測(cè)試模式信號(hào)TRED處于非激活電平,冗余塊選擇線禁止部34與冗余塊選擇線Bb1~Bbi和冗余行地址譯碼部33的各輸出相連,冗余塊選擇線使能部36斷開(kāi)與冗余塊選擇線Bb1~Bbi和行地址譯碼部35的各輸出的連接。
因此,塊選擇線選擇電路24使塊選擇線Ba1~Bah都成為非選擇電平,行地址譯碼電路28使冗余塊選擇線Bb1~Bbi都成為非選擇電平。
然后,冗余塊選擇線選擇電路27使得在冗余塊選擇線Bb1~Bbi中根據(jù)冗余行地址信號(hào)XRED0~XREDk所指定的1根冗余塊選擇線成為選擇電平,其它的冗余塊選擇線成為非選擇電平。
在選擇冗余字線上連著的各冗余子字驅(qū)動(dòng)器22b中,在與其自身相連的冗余塊選擇線Bb1~Bbi中成為選擇電平的冗余塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器22b變?yōu)榧せ顮顟B(tài),接通與其自身相連的冗余子字線和選擇冗余字線。
還有,與選擇冗余字線連著的各冗余子字驅(qū)動(dòng)器22b中,在與其自身相連的冗余塊選擇線Bb1~Bbi中成為非選擇電平的冗余塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器22b以及在非選擇冗余字線上連著的各冗余子字驅(qū)動(dòng)器22b變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有與冗余字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
然后,對(duì)由選擇冗余子字線及選擇數(shù)據(jù)線所指定的冗余存儲(chǔ)單元Mb進(jìn)行寫入或讀出。
在如上所述的以往的半導(dǎo)體存儲(chǔ)裝置中必須要有選擇與普通存儲(chǔ)單元對(duì)應(yīng)的塊選擇線的塊選擇線選擇電路和選擇與冗余存儲(chǔ)單元對(duì)應(yīng)的冗余塊選擇線的冗余塊選擇線選擇電路,因此,電路規(guī)模變大,有芯片面積增加的缺點(diǎn)。
而且,因另外還需要作為實(shí)現(xiàn)對(duì)冗余存儲(chǔ)單元測(cè)試的電路的行地址譯碼電路,有電路規(guī)模進(jìn)一步增大的缺點(diǎn)。
本發(fā)明以為解決上述問(wèn)題、提供可以縮小與塊選擇線的選擇有關(guān)的電路的規(guī)模的半導(dǎo)體存儲(chǔ)裝置為目的。
為實(shí)現(xiàn)上述目的本發(fā)明提供一種半導(dǎo)體存儲(chǔ)裝置,該裝置具備有一種塊選擇線選擇手段,把單元陣列在列方向上分割成多個(gè)塊,在這個(gè)塊單位中進(jìn)行行選擇,在字線分割了的分割字方式的半導(dǎo)體存儲(chǔ)裝置中,在普通存儲(chǔ)單元的測(cè)試模式以及在正常模式中普通存儲(chǔ)單元陣列內(nèi)的正常存儲(chǔ)單元被選擇時(shí),依照輸入地址信號(hào)選擇與普通存儲(chǔ)單元對(duì)應(yīng)的多個(gè)塊選擇線中的1根,在冗余存儲(chǔ)單元的測(cè)試模式以及在正常模式中普通存儲(chǔ)單元陣列內(nèi)的不良存儲(chǔ)單元被選擇時(shí),依照輸入地址信號(hào)選擇與冗余存儲(chǔ)單元對(duì)應(yīng)的多個(gè)塊選擇線中的1根。
還有,在上述的半導(dǎo)體存儲(chǔ)裝置中,與上述普通存儲(chǔ)單元對(duì)應(yīng)的塊選擇線和與冗余存儲(chǔ)單元對(duì)應(yīng)的塊選擇線是公用的。
還有,在上述的半導(dǎo)體存儲(chǔ)裝置中,上述塊選擇線選擇手段是由使與各塊選擇線對(duì)應(yīng)的多個(gè)輸出信號(hào)中與依照地址信號(hào)所指定的1根塊選擇線相對(duì)應(yīng)的輸出信號(hào)成為選擇電平的地址譯碼手段、使與各塊選擇線對(duì)應(yīng)的多個(gè)輸出信號(hào)中與依照冗余地址信號(hào)所指定的1根塊選擇線相對(duì)應(yīng)的輸出信號(hào)成為選擇電平的冗余地址譯碼手段、把地址譯碼手段的各輸出或冗余地址譯碼手段的各輸出中的任一種輸出與各塊選擇線連接的轉(zhuǎn)換手段、在測(cè)試模式以及在正常模式中當(dāng)普通存儲(chǔ)單元陣列內(nèi)的正常存儲(chǔ)單元被選擇時(shí)使地址譯碼手段的各輸出和各塊選擇線連接在上述轉(zhuǎn)換手段上且在正常模式中當(dāng)普通存儲(chǔ)單元陣列內(nèi)的不良存儲(chǔ)單元被選擇時(shí)使冗余地址譯碼手段的各輸出與各塊選擇線連接在上述轉(zhuǎn)換手段上的控制手段所組成。
下面對(duì)附圖進(jìn)行簡(jiǎn)單說(shuō)明。


圖1是成為本發(fā)明實(shí)施例的半導(dǎo)體存儲(chǔ)裝置的方框圖。
圖2是圖1的塊選擇線選擇電路的方框圖。
圖3是以往的半導(dǎo)體存儲(chǔ)裝置的方框圖。
圖4是圖3的塊選擇線選擇電路、冗余塊選擇線選擇電路以及行地址譯碼電路的方框圖。
圖中1a普通存儲(chǔ)單元陣列;1b冗余存儲(chǔ)單元陣列;2a子字驅(qū)動(dòng)器;2b冗余子字驅(qū)動(dòng)器;3a字線選擇電路;3b冗余字線選擇電路;4塊選擇線選擇電路;5行地址電路;6冗余熔絲電路;11行地址譯碼部;12冗余行地址譯碼部;13控制部;14輸入信號(hào)轉(zhuǎn)換部;Wa1~Wam字線;Wb1~Wbn冗余字線;B1~Bi塊選擇線。
下面,參照附圖對(duì)本發(fā)明的實(shí)施例進(jìn)行詳細(xì)說(shuō)明。圖1是本發(fā)明實(shí)施例的半導(dǎo)體存儲(chǔ)裝置的方框圖。
這個(gè)半導(dǎo)體存儲(chǔ)裝置具備有存儲(chǔ)單元按矩陣狀配設(shè)的存儲(chǔ)單元陣列。這個(gè)存儲(chǔ)單元陣列分為把普通存儲(chǔ)單元(正常存儲(chǔ)單元)Ma按矩陣狀配設(shè)的普通存儲(chǔ)單元陣列1a和把冗余存儲(chǔ)單元Mb按矩陣狀配設(shè)的冗余存儲(chǔ)單元陣列1b。
在本實(shí)施例的半導(dǎo)體存儲(chǔ)裝置中,與普通存儲(chǔ)單元陣列1a對(duì)應(yīng)的塊選擇線和與冗余存儲(chǔ)單元陣列1b對(duì)應(yīng)的塊選擇線是公用的,設(shè)有i根塊選擇線B1~Bi。根據(jù)這種設(shè)置,普通存儲(chǔ)單元陣列1a分為i個(gè)存儲(chǔ)塊1a-1~1a-i,冗余存儲(chǔ)單元陣列1b也分為i個(gè)存儲(chǔ)塊1b-1~1b-i。
與各行的普通存儲(chǔ)單元Ma相對(duì)應(yīng)分別設(shè)置著字線Wa1~Wam,與各行的普通存儲(chǔ)單元Mb相對(duì)應(yīng)分別設(shè)置著冗余字線Wb1~Wbn。
與各存儲(chǔ)塊1a-1~1a-i內(nèi)的各行普通存儲(chǔ)單元Ma相對(duì)應(yīng)分別設(shè)置著子字線SWa,與各存儲(chǔ)塊1b-1~1b-i內(nèi)的各行冗余存儲(chǔ)單元Mb相對(duì)應(yīng)分別設(shè)置著冗余子字線SWb。
為了選擇每個(gè)存儲(chǔ)塊上的字線SWa、SWb,與存儲(chǔ)塊1a-1~1a-i及存儲(chǔ)塊1b-1~1b-i相對(duì)應(yīng)分別設(shè)置著塊選擇線B1~Bi。
還有,與各列的存儲(chǔ)單元Ma、Mb相對(duì)應(yīng)設(shè)置著數(shù)據(jù)線(未圖示)。
在字線Wa1~Wam和塊選擇線B1~Bi的各交點(diǎn)上所設(shè)的子字驅(qū)動(dòng)器2a在與這些線相連的同時(shí)還連著子字線SWa。
設(shè)在所選擇的字線和所選擇的塊選擇線的交點(diǎn)上的子字驅(qū)動(dòng)器2a除了與接在該驅(qū)動(dòng)器上的子字線和選擇字線相連之外還驅(qū)動(dòng)所有的連接在該子字線上的普通存儲(chǔ)單元Ma。
在冗余字線Wb1~Wbn和塊選擇線B1~Bi的各交點(diǎn)上所設(shè)的冗余子字驅(qū)動(dòng)器2b在與這些線相連的同時(shí)還連著冗余子字線SWb。
設(shè)在所選擇的冗余字線和所選擇的冗余塊選擇線的交點(diǎn)上的冗余子字驅(qū)動(dòng)器2b除了與接在該驅(qū)動(dòng)器上的冗余子字線和所選擇的冗余字線相連之外還驅(qū)動(dòng)所有的連接在該冗余子字線上的冗余存儲(chǔ)單元Mb。
字線選擇電路3a依照從行地址電路5輸出的行地址信號(hào)X0~Xj選擇字線Wa1~Wam中的一根。
冗余字線選擇電路3b依照從下述的冗余熔絲電路6輸出的冗余行地址信號(hào)XRED0~XREDk選擇冗余字線Wb1~Wbn中的一根。
塊選擇線選擇電路4依照從行地址電路5輸出的行地址信號(hào)X0~Xj、從冗余熔絲電路6輸出的冗余行地址信號(hào)XRED0~XREDk、從冗余字線選擇電路3b輸出的冗余使能信號(hào)EN以及測(cè)試模式信號(hào)TRED選擇塊選擇線B1~Bi中的一根。
圖2表示了塊選擇線選擇電路4的方框圖。塊選擇線選擇電路4是由行地址譯碼部11、冗余行地址譯碼部12、控制部13和輸入信號(hào)轉(zhuǎn)換部14所構(gòu)成。
作為行地址譯碼部11的輸出信號(hào)的行地址譯碼信號(hào)Da1~Dah分別與塊選擇線B1~Bi相對(duì)應(yīng),作為冗余行地址譯碼部12的輸出信號(hào)的冗余行地址譯碼信號(hào)Db1~Dbi也分別與塊選擇線B1~Bi相對(duì)應(yīng)。
行地址譯碼部11使在行地址譯碼信號(hào)Da1~Dah中與根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線相對(duì)應(yīng)的行地址譯碼信號(hào)成為選擇電平,而使其它的行地址譯碼信號(hào)成為非選擇電平。
冗余行地址譯碼部12使在冗余行地址譯碼信號(hào)Db1~Dbi中與根據(jù)冗余行地址信號(hào)XRED0~XREDk所指定的1根冗余塊選擇線相對(duì)應(yīng)的冗余行地址譯碼信號(hào)成為選擇電平,而使其它的冗余行地址譯碼信號(hào)成為非選擇電平。
控制部13在普通存儲(chǔ)單元的測(cè)試模式以及在正常模式中普通存儲(chǔ)單元陣列1a內(nèi)的正常的普通存儲(chǔ)單元被選擇時(shí)即測(cè)試模式信號(hào)TRED處于非激活電平且冗余使能信號(hào)EN處于非激活電平時(shí)使轉(zhuǎn)換控制信號(hào)SEL成為第1電平(比如「H」電平)。
還有,控制部13在正常模式中普通存儲(chǔ)單元陣列1a內(nèi)的不良存儲(chǔ)單元被選擇時(shí)即測(cè)試模式信號(hào)TRED處于非激活電平且冗余使能信號(hào)EN處于激活電平時(shí)使轉(zhuǎn)換控制信號(hào)SEL成為第2電平(比如「L」電平)。
然后,控制部13在冗余存儲(chǔ)單元的測(cè)試模式時(shí)即測(cè)試模式信號(hào)TRED處于激活電平時(shí)使轉(zhuǎn)換控制信號(hào)SEL成為第1電平。
在轉(zhuǎn)換控制信號(hào)SEL處于第1電平的情況下,輸入信號(hào)轉(zhuǎn)換部14與行地址譯碼部11的各輸出及塊選擇線B1~Bi連接,由此,行地址譯碼信號(hào)Da1~Dah分別被輸出到塊選擇線B1~Bi上。
還有,在轉(zhuǎn)換控制信號(hào)SEL處于第2電平的情況下,輸入信號(hào)轉(zhuǎn)換部14與冗余行地址譯碼部12的各輸出及塊選擇線B1~Bi連接,由此,冗余行地址譯碼信號(hào)Db1~Dbi分別被輸出到塊選擇線B1~Bi上。
冗余熔絲電路6根據(jù)行地址信號(hào)X0~Xj產(chǎn)生指定冗余行地址的冗余行地址信號(hào)XRED0~XREDk。
在這個(gè)冗余熔絲電路6中設(shè)有多個(gè)熔絲(未圖示),當(dāng)不良存儲(chǔ)單元所在的行地址通過(guò)行地址信號(hào)X0~Xj被指定時(shí),有幾個(gè)熔絲會(huì)預(yù)先被熔斷,輸出指向成為這個(gè)行地址的替換處的冗余行地址的冗余行地址信號(hào)XRED0~XREDk。關(guān)于這個(gè)熔絲的熔斷后面會(huì)說(shuō)明。
下面對(duì)制造工序中的測(cè)試進(jìn)行說(shuō)明。
首先把探針壓接在擴(kuò)散工序完成后的襯片上所形成的1個(gè)半導(dǎo)體存儲(chǔ)裝置的電極上,接好電源和測(cè)定器。
對(duì)普通存儲(chǔ)單元陣列1a進(jìn)行測(cè)試的情況下,從行地址電路5輸出依次指向各字線Wa1~Wam的行地址信號(hào)X0~Xj,使字線選擇電路3a依次選擇各字線Wa1~Wam。
對(duì)普通存儲(chǔ)單元陣列1a進(jìn)行測(cè)試的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于非激活電平。
當(dāng)測(cè)試模式信號(hào)TRED處于非激活電平的情況下,未進(jìn)行熔絲熔斷處理的冗余熔絲電路6沒(méi)有把冗余行地址信號(hào)XRED0~XREDk的值設(shè)定成指向冗余字線Wb1~Wbn的值。因此,冗余字線選擇電路3b使冗余字線Wb1~Wbn全都成為非選擇電平,使冗余使能信號(hào)EN成為非激活電平。
因測(cè)試模式信號(hào)TRED和冗余使能信號(hào)EN處于非激活電平,控制部13使轉(zhuǎn)換控制信號(hào)SEL成為第1電平。根據(jù)這個(gè)轉(zhuǎn)換控制信號(hào)SEL,輸入信號(hào)轉(zhuǎn)換部14與行地址譯碼部11的各輸出及塊選擇線B1~Bi相連。
也就是說(shuō),塊選擇線選擇電路4使得在塊選擇線B1~Bi中根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線成為選擇電平,而使其它的塊選擇線成為非選擇電平。
與選擇字線連著的各子字驅(qū)動(dòng)器2a中,在與其自身相連的塊選擇線B1~Bi中成為選擇電平的塊選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器2a變?yōu)榧せ顮顟B(tài),接通與其自身相連的子字線和選擇字線。
還有,與選擇字線連著的各子字驅(qū)動(dòng)器2a中,在與其自身相連的塊選擇線B1~Bi中成為非選擇電平的選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器2a以及在非選擇字線上連著的各子字驅(qū)動(dòng)器2a變?yōu)榉羌せ顮顟B(tài),子字線沒(méi)有與字線連接。
然后,因冗余字線Wb1~Wbn成為非選擇電平,各冗余子字驅(qū)動(dòng)器2b變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有和冗余字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
這樣,使規(guī)定的測(cè)試模式信號(hào)儲(chǔ)存在由選擇子字線以及選擇數(shù)據(jù)線所指向的普通存儲(chǔ)單元Ma上,通過(guò)讀出其存儲(chǔ)信息檢查普通存儲(chǔ)單元Ma是否為合格品,是次品的情況下,把其地址儲(chǔ)存在測(cè)定器中。對(duì)普通存儲(chǔ)單元陣列1a內(nèi)所有的存儲(chǔ)單元Ma進(jìn)行這樣的測(cè)試。
下面對(duì)冗余存儲(chǔ)單元陣列1b的測(cè)試進(jìn)行說(shuō)明。
對(duì)冗余存儲(chǔ)單元陣列1b進(jìn)行測(cè)試的情況下,從行地址電路5輸出依次指向各冗余字線Wb1~Wbn的行地址信號(hào)X0~Xj。
對(duì)冗余存儲(chǔ)單元陣列1b進(jìn)行測(cè)試的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于激活電平。
當(dāng)測(cè)試模式信號(hào)TRED處于激活電平的情況下,未進(jìn)行熔絲熔斷處理的冗余熔絲電路6產(chǎn)生為從行地址信號(hào)X0~Xj依次選擇冗余字線Wb1~Wbn的冗余行地址信號(hào)XRED0~XREDk。
通過(guò)這個(gè)冗余行地址信號(hào)XRED0~XREDk,冗余字線選擇電路3b在依次選擇各冗余字線Wb1~Wbn的同時(shí)還使冗余使能信號(hào)EN成為激活電平。
因冗余使能信號(hào)EN變?yōu)榧せ铍娖?,字線選擇電路3a變?yōu)榉羌せ顮顟B(tài),使得各字線Wa1~Wam都成為非選擇電平。
因測(cè)試模式信號(hào)TRED處于激活電平,控制部13使轉(zhuǎn)換控制信號(hào)SEL成為第1電平。根據(jù)這個(gè)轉(zhuǎn)換控制信號(hào)SEL,輸入信號(hào)轉(zhuǎn)換部14與行地址譯碼部11的各輸出及塊選擇線B1~Bi相連。
也就是說(shuō),塊選擇線選擇電路4使得在塊選擇線B1~Bi中根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線成為選擇電平,而使其它的塊選擇線成為非選擇電平。
與選擇冗余字線連著的各冗余子字驅(qū)動(dòng)器2b中,在與其自身相連的塊選擇線B1~Bi中成為選擇電平的塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器2b變?yōu)榧せ顮顟B(tài),接通與其自身相連的冗余子字線和選擇冗余字線。
還有,與選擇冗余字線連著的各冗余子字驅(qū)動(dòng)器2b中,在與其自身相連的塊選擇線B1~Bi中成為非選擇電平的塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器2b以及在非選擇字線上連著的各冗余子字驅(qū)動(dòng)器2b變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有與冗余字線連接。
然后,因字線Wa1~Wam成為非選擇電平,各子字驅(qū)動(dòng)器2a變?yōu)榉羌せ顮顟B(tài),子字線沒(méi)有和字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
這樣,使規(guī)定的測(cè)試模式信號(hào)儲(chǔ)存在由選擇冗余子字線以及選擇數(shù)據(jù)線所指向的冗余存儲(chǔ)單元Mb上,通過(guò)讀出其存儲(chǔ)信息檢查冗余存儲(chǔ)單元Mb是否為合格品,是次品的情況下,把其地址儲(chǔ)存在測(cè)定器中。對(duì)冗余存儲(chǔ)單元陣列1b內(nèi)所有的冗余存儲(chǔ)單元Mb進(jìn)行這樣的測(cè)試。
測(cè)試完成后,檢測(cè)是否可以把普通存儲(chǔ)單元陣列1a內(nèi)的不良存儲(chǔ)單元替換成冗余存儲(chǔ)單元陣列1b內(nèi)的正常冗余存儲(chǔ)單元,如果可以替換成冗余存儲(chǔ)單元,根據(jù)不良存儲(chǔ)單元所示的行地址作成與該地址相對(duì)應(yīng)的熔絲號(hào)碼的數(shù)據(jù)。
然后,當(dāng)在正常模式中通過(guò)行地址信號(hào)X0~Xj指向不良存儲(chǔ)單元所在的行地址時(shí),用調(diào)整裝置把冗余熔絲電路6內(nèi)的與上述數(shù)據(jù)對(duì)應(yīng)的熔絲熔斷,輸出指向成為這個(gè)行地址的替換處的冗余行地址的冗余行地址信號(hào)XRED0~XREDk。
至此,完成了在制造工序中的熔絲熔斷處理。
下面,說(shuō)明當(dāng)正常的單元被選擇的情況下的在正常模式時(shí)的半導(dǎo)體存儲(chǔ)裝置的動(dòng)作。這里假定普通存儲(chǔ)單元陣列1a內(nèi)的不良存儲(chǔ)單元存在于行地址的3號(hào)地址即存在于X0=「H」、X1=「H」、X2~Xj=「L」所指向的地址,輸入的行地址為1號(hào)地址即XO=「H」、X1~Xj=「L」(列地址為任意值)。
在輸入沒(méi)有指向不良存儲(chǔ)單元的行地址信號(hào)X0~Xj的情況下,從冗余熔絲電路6輸出的冗余行地址信號(hào)XRED0~XREDk的值沒(méi)有變成指向冗余字線Wb1~Wbn的值。
通過(guò)這個(gè)冗余行地址信號(hào)XRED0~XREDk,冗余字線選擇電路3b在使冗余字線Wb1~Wbn都成為非選擇電平的同時(shí)還使冗余使能信號(hào)EN成為非激活電平。
因冗余使能信號(hào)EN變?yōu)榉羌せ铍娖?,字線選擇電路3a依照行地址信號(hào)X0~Xj從字線Wa1~Wam之中選擇1根。
還有,在正常模式的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于非激活電平。
因冗余使能信號(hào)EN及測(cè)試模式信號(hào)TRED處于非激活電平,控制部13使轉(zhuǎn)換控制信號(hào)SEL成為第1電平。根據(jù)這個(gè)轉(zhuǎn)換控制信號(hào)SEL,輸入信號(hào)轉(zhuǎn)換部14與行地址譯碼部11的各輸出及塊選擇線B1~Bi相連。
也就是說(shuō),塊選擇線選擇電路4使得在塊選擇線B1~Bi中根據(jù)行地址信號(hào)X0~Xj所指定的1根塊選擇線成為選擇電平,而使其它的塊選擇線成為非選擇電平。
與選擇字線連著的各子字驅(qū)動(dòng)器2a中,在與其自身相連的塊選擇線B1~Bi中成為選擇電平的塊選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器2a變?yōu)榧せ顮顟B(tài),接通與其自身相連的子字線和選擇字線。
還有,與選擇字線連著的各子字驅(qū)動(dòng)器2a中,在與其自身相連的塊選擇線B1~Bi中成為非選擇電平的選擇線所對(duì)應(yīng)的子字驅(qū)動(dòng)器2a以及在非選擇字線上連著的各子字驅(qū)動(dòng)器2a變?yōu)榉羌せ顮顟B(tài),子字線沒(méi)有與字線連接。
然后,因冗余字線Wb1~Wbn成為非選擇電平,各冗余子字驅(qū)動(dòng)器2b變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有和冗余字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
這樣就可以對(duì)由選擇子字線以及選擇數(shù)據(jù)線所指向的普通存儲(chǔ)單元Ma進(jìn)行寫入或讀出。
下面,對(duì)輸入3號(hào)地址即X0=「H」、X1=「H」、X2~Xj=「L」作為行地址(列地址為任意值)并選擇了不良存儲(chǔ)單元的情況下的動(dòng)作進(jìn)行說(shuō)明。
當(dāng)指向不良存儲(chǔ)單元的行地址信號(hào)X0~Xj被輸入時(shí),從冗余熔絲電路6輸出的冗余行地址信號(hào)XRED0~XREDk的值變?yōu)橹赶虺闪瞬涣即鎯?chǔ)單元所在的行地址的替換處的冗余行地址的值。
通過(guò)這個(gè)冗余行地址信號(hào)XRED0~XREDk,冗余字線選擇電路3b在選擇冗余字線Wb1~Wbn中的1根的同時(shí)還使冗余使能信號(hào)EN成為激活電平。
因冗余使能信號(hào)EN變?yōu)榧せ铍娖?,字線選擇電路3a成為非激活狀態(tài),使各字線Wa1~Wam都成為非選擇電平。
在正常模式的情況下,從外部被輸入的測(cè)試模式信號(hào)TRED處于非激活電平。
因測(cè)試模式信號(hào)TRED處于非激活電平且冗余使能信號(hào)EN處于激活電平,控制部13使轉(zhuǎn)換控制信號(hào)SEL成為第2電平。根據(jù)這個(gè)轉(zhuǎn)換控制信號(hào)SEL,輸入信號(hào)轉(zhuǎn)換部14與冗余行地址譯碼部12的各輸出及塊選擇線B1~Bi相連。
也就是說(shuō),塊選擇線選擇電路4使得在塊選擇線B1~Bi中根據(jù)冗余行地址信號(hào)XRED0~XREDk所指定的1根塊選擇線成為選擇電平,而使其它的塊選擇線成為非選擇電平。
與選擇冗余字線連著的各冗余子字驅(qū)動(dòng)器2b中,在與其自身相連的塊選擇線B1~Bi中成為選擇電平的塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器2b變?yōu)榧せ顮顟B(tài),接通與其自身相連的冗余子字線和選擇冗余字線。
還有,與選擇冗余字線連著的各冗余子字驅(qū)動(dòng)器2b中,在與其自身相連的塊選擇線B1~Bi中成為非選擇電平的塊選擇線所對(duì)應(yīng)的冗余子字驅(qū)動(dòng)器2b以及在非選擇字線上連著的各冗余子字驅(qū)動(dòng)器2b變?yōu)榉羌せ顮顟B(tài),冗余子字線沒(méi)有與冗余字線連接。
然后,因字線Wa1~Wam成為非選擇電平,各子字驅(qū)動(dòng)器2a變?yōu)榉羌せ顮顟B(tài),子字線沒(méi)有和字線連接。
另一方面,從列地址電路(未圖示)輸出的列地址信號(hào)被輸入到數(shù)據(jù)線選擇電路(未圖示),由此,數(shù)據(jù)線選擇電路選擇多根數(shù)據(jù)線中的1根。
這樣就可以對(duì)由選擇子字線以及選擇數(shù)據(jù)線所指向的冗余存儲(chǔ)單元Mb進(jìn)行寫入或讀出。
在如上所述的本實(shí)施例中,把來(lái)自行地址電路5的行地址信號(hào)X0~Xj送給字線選擇電路3a,把來(lái)自冗余熔絲電路6的冗余行地址信號(hào)XRED0~XREDk送給冗余字線選擇電路3b。
由這樣的構(gòu)成,使得當(dāng)字線Wa1~Wam中的1根被選擇時(shí)冗余字線Wb1~Wbn都成為非選擇電平、當(dāng)冗余字線Wb1~Wbn中的1根被選擇時(shí)字線Wa1~Wam都成為非選擇電平,因此,即便塊選擇線是公用的,所選擇的將是子字線或冗余子字線中的一種。
這樣,與普通存儲(chǔ)單元陣列1a相對(duì)應(yīng)的塊選擇線和與冗余存儲(chǔ)單元陣列1b相對(duì)應(yīng)的塊選擇線可以實(shí)現(xiàn)公用,用一種塊選擇線選擇手段可以選擇塊選擇線。
根據(jù)本發(fā)明,用一種塊選擇線選擇手段可以選擇與普通存儲(chǔ)單元相對(duì)應(yīng)的塊選擇線或與冗余存儲(chǔ)單元相對(duì)應(yīng)的塊選擇線,因此,可以縮小電路規(guī)模,這樣可以減小芯片面積。
還有,因與普通存儲(chǔ)單元相對(duì)應(yīng)的塊選擇線和與冗余存儲(chǔ)單元相對(duì)應(yīng)的塊選擇線實(shí)現(xiàn)了公用,可以減少塊選擇線的數(shù)目,可以進(jìn)一步減小芯片面積。
權(quán)利要求
1.一種半導(dǎo)體存儲(chǔ)裝置,把單元陣列在方向上分割成多個(gè)塊,在這個(gè)塊單位中進(jìn)行行選擇,在字線分割了的分割字方式的半導(dǎo)體存儲(chǔ)裝置中,其特征在于具備有一種塊選擇線選擇手段,在普通存儲(chǔ)單元的測(cè)試模式以及在正常模式中普通存儲(chǔ)單元陣列內(nèi)的正常存儲(chǔ)單元被選擇時(shí),依照輸入地址信號(hào)選擇與普通存儲(chǔ)單元對(duì)應(yīng)的多個(gè)塊選擇線中的1根,在冗余存儲(chǔ)單元的測(cè)試模式以及在正常模式中普通存儲(chǔ)單元陣列內(nèi)的不良存儲(chǔ)單元被選擇時(shí),依照輸入地址信號(hào)選擇與冗余存儲(chǔ)單元對(duì)應(yīng)的多個(gè)塊選擇線中的1根。
2.根據(jù)權(quán)利要求1所述的一種半導(dǎo)體存儲(chǔ)裝置,其特征在于與上述普通存儲(chǔ)單元對(duì)應(yīng)的塊選擇線和與冗余存儲(chǔ)單元對(duì)應(yīng)的塊選擇線是公用的。
3.根據(jù)權(quán)利要求2所述的一種半導(dǎo)體存儲(chǔ)裝置,其特征在于上述塊選擇線選擇手段是由使與各塊選擇線對(duì)應(yīng)的多個(gè)輸出信號(hào)中與依照地址信號(hào)所指定的1根塊選擇線相對(duì)應(yīng)的輸出信號(hào)成為選擇電平的地址譯碼手段、使與各塊選擇線對(duì)應(yīng)的多個(gè)輸出信號(hào)中與依照冗余地址信號(hào)所指定的1根塊選擇線相對(duì)應(yīng)的輸出信號(hào)成為選擇電平的冗余地址譯碼手段、把地址譯碼手段的各輸出或冗余地址譯碼手段的各輸出中的任一種輸出與各塊選擇線連接的轉(zhuǎn)換手段、在測(cè)試模式以及在正常模式中當(dāng)普通存儲(chǔ)單元陣列內(nèi)的正常存儲(chǔ)單元被選擇時(shí)使地址譯碼手段的各輸出和各塊選擇線連接在上述轉(zhuǎn)換手段上且在正常模式中當(dāng)普通存儲(chǔ)單元陣列內(nèi)的不良存儲(chǔ)單元被選擇時(shí)使冗余地址譯碼手段的各輸出與各塊選擇線連接在上述轉(zhuǎn)換手段上的控制手段所組成。
全文摘要
一種半導(dǎo)體存儲(chǔ)裝置設(shè)置塊選擇線B
文檔編號(hào)G11C11/407GK1221958SQ9811176
公開(kāi)日1999年7月7日 申請(qǐng)日期1998年12月28日 優(yōu)先權(quán)日1997年12月26日
發(fā)明者北山誠(chéng) 申請(qǐng)人:日本電氣株式會(huì)社
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1