本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤指一種移位寄存單元、其驅(qū)動(dòng)方法、顯示面板及顯示裝置。
背景技術(shù):
隨著顯示屏的不斷發(fā)展,消費(fèi)群眾對顯示屏穩(wěn)定性的要求也越來越高。顯示屏的穩(wěn)定性很大程度體現(xiàn)在柵極驅(qū)動(dòng)電路以及組成柵極驅(qū)動(dòng)電路的移位寄存單元上。
目前,一種采用掃描信號(hào)作為控制信號(hào)的移位寄存單元如圖1a所示,圖1a為現(xiàn)有技術(shù)提供的一種移位寄存單元的結(jié)構(gòu)示意圖;包括6個(gè)晶體管(m1~m6)和兩個(gè)電容(c1和c2),其中第一晶體管m1至第六晶體管m6均為p型薄膜晶體管。如圖1b所示的電路時(shí)序圖,圖1b為圖1a所示的移位寄存單元對應(yīng)的電路時(shí)序圖;t1階段,第一掃描信號(hào)s1使第四晶體管m4導(dǎo)通,向第一節(jié)點(diǎn)n1提供低電位信號(hào);第五晶體管m5導(dǎo)通,向第二節(jié)點(diǎn)n2提供高電位信號(hào)。t2階段,第一節(jié)點(diǎn)n1和第二節(jié)點(diǎn)n2都靠電容維持電位。t3階段,第二掃描信號(hào)s2使第六晶體管和第三晶體管導(dǎo)通,向第二節(jié)點(diǎn)n1提供低電位信號(hào),向第一節(jié)點(diǎn)n1提供高電位信號(hào)。t4階段直至一幀結(jié)束都沒有向第一節(jié)點(diǎn)n1和第二節(jié)點(diǎn)n2提供任何信號(hào),第一節(jié)點(diǎn)n1和第二節(jié)點(diǎn)n2處于懸浮狀態(tài),電位靠電容維持,電路穩(wěn)定性差,第一節(jié)點(diǎn)n1和第二節(jié)點(diǎn)n2很容易受外界信號(hào)的干擾,例如靜電信號(hào)、其它級(jí)電路的掃描信號(hào)或輸出信號(hào)的干擾,一旦受到干擾,電路輸出容易發(fā)生錯(cuò)誤。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明實(shí)施例提供一種移位寄存單元、其驅(qū)動(dòng)方法、顯示面板及顯示裝置,用以解決現(xiàn)有技術(shù)中存在的電路不穩(wěn)定的問題。
本發(fā)明實(shí)施例提供的一種移位寄存單元,包括:
具有第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的輸出模塊,所述輸出模塊被設(shè)置為根據(jù)施加到所述第一節(jié)點(diǎn)和所述第二節(jié)點(diǎn)的電壓將第一信號(hào)端或第二信號(hào)端的信號(hào)提供給輸出端;
第一驅(qū)動(dòng)器,被設(shè)置為根據(jù)第一輸入端的信號(hào)來控制所述第一節(jié)點(diǎn)的電壓;
第二驅(qū)動(dòng)器,被設(shè)置為根據(jù)所述第一輸入端和第三輸入端的信號(hào)來控制所述第二節(jié)點(diǎn)的電壓;
第一反饋調(diào)節(jié)模塊,被設(shè)置為根據(jù)所述輸出端和第二輸入端的信號(hào)來控制所述第一節(jié)點(diǎn)的電壓;
第二反饋調(diào)節(jié)模塊,被設(shè)置為根據(jù)所述輸出端的信號(hào)來控制所述第二節(jié)點(diǎn)的電壓。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種驅(qū)動(dòng)上述移位寄存單元的驅(qū)動(dòng)方法,包括:
第一階段,向所述第一輸入端提供第一電位信號(hào),向所述第三輸入端提供第二電位信號(hào),所述輸出端輸出所述第一信號(hào)端的信號(hào);
第二階段,向所述第一輸入端和所述第三輸入端提供所述第二電位信號(hào),所述輸出端輸出第一信號(hào)端的信號(hào);
第三階段,向所述第三輸入端提供所述第一電位信號(hào),向所述第一輸入端和所述第二輸入端提供所述第二電位信號(hào),所述輸出端輸出第二信號(hào)端的信號(hào);
第四階段,向所述第一輸入端、所述第二輸入端和所述第三輸入端提供所述第二電位信號(hào),所述輸出端輸出所述第二信號(hào)端的信號(hào)。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示面板,括n個(gè)級(jí)聯(lián)的移位寄存單元,n為正整數(shù),所述移位寄存單元為本發(fā)明實(shí)施例提供的上述移位寄存單元。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的顯示面板。
本發(fā)明有益效果如下:
本發(fā)明實(shí)施例提供的一種移位寄存單元、其驅(qū)動(dòng)方法、顯示面板及顯示裝置,移位寄存單元包括根據(jù)施加到第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓將第一信號(hào)端或第二信號(hào)端的信號(hào)提供給輸出端的輸出模塊,根據(jù)第一輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一驅(qū)動(dòng)器,根據(jù)第一輸入端和第三輸入端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二驅(qū)動(dòng)器,根據(jù)輸出端和第二輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一反饋調(diào)節(jié)模塊,根據(jù)輸出端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二反饋調(diào)節(jié)模塊。由于第一反饋調(diào)節(jié)模塊利用輸出端對第一節(jié)點(diǎn)進(jìn)行反饋控制,第二反饋調(diào)節(jié)模塊可以根據(jù)利用輸出端對第二節(jié)點(diǎn)進(jìn)行反饋控制,從而對第一節(jié)點(diǎn)和第二節(jié)點(diǎn)實(shí)時(shí)置位,保證電路輸出不受外部干擾,增加電路的可靠性。
附圖說明
圖1a為現(xiàn)有技術(shù)提供的一種移位寄存單元的結(jié)構(gòu)示意圖;
圖1b為圖1a所示的移位寄存單元對應(yīng)的電路時(shí)序圖;
圖2為本發(fā)明實(shí)施例提供的一種移位寄存單元的結(jié)構(gòu)示意圖;
圖3為本發(fā)明實(shí)施例提供的另一種移位寄存單元的結(jié)構(gòu)示意圖;
圖4為本發(fā)明實(shí)施例提供的又一種移位寄存單元的結(jié)構(gòu)示意圖;
圖5為本發(fā)明實(shí)施例提供的又一種移位寄存單元的結(jié)構(gòu)示意圖;
圖6a為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的輸入信號(hào)的一種時(shí)序圖;
圖6b為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的輸入信號(hào)的另一種時(shí)序圖;
圖7為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的一種輸入輸出時(shí)序圖;
圖8a為本發(fā)明實(shí)施例提供的移位寄存單元在t1階段各晶體管的工作狀態(tài)示意圖;
圖8b為本發(fā)明實(shí)施例提供的移位寄存單元在t2階段各晶體管的工作狀態(tài)示意圖;
圖8c為本發(fā)明實(shí)施例提供的移位寄存單元在t3階段各晶體管的工作狀態(tài)示意圖;
圖8d為本發(fā)明實(shí)施例提供的移位寄存單元在t4階段各晶體管的工作狀態(tài)示意圖;
圖9為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的另一種輸入輸出時(shí)序圖;
圖10為本發(fā)明實(shí)施例提供的一種驅(qū)動(dòng)移位寄存單元的驅(qū)動(dòng)方法的流程圖;
圖11a為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法對應(yīng)的一種時(shí)序圖;
圖11b為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法對應(yīng)的另一種時(shí)序圖;
圖11c為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法對應(yīng)的又一種時(shí)序圖;
圖12a為本發(fā)明實(shí)施例提供的顯示面板的一種結(jié)構(gòu)示意圖;
圖12b為本發(fā)明實(shí)施例提供的顯示面板的另一種結(jié)構(gòu)示意圖;
圖12c為本發(fā)明實(shí)施例提供的顯示面板的又一種結(jié)構(gòu)示意圖;
圖13為本發(fā)明實(shí)施例提供的顯示面板的輸入輸出時(shí)序圖;
圖14為本發(fā)明實(shí)施例提供的顯示裝置的結(jié)構(gòu)示意圖。
具體實(shí)施方式
為了使本發(fā)明的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對本發(fā)明作進(jìn)一步地詳細(xì)描述,顯然,所描述的實(shí)施例僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其它實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
附圖中各部件的形狀和大小不反映真實(shí)比例,目的只是示意說明本發(fā)明內(nèi)容。
本發(fā)明實(shí)施例提供的一種移位寄存單元,如圖2所示,圖2為本發(fā)明實(shí)施例提供的一種移位寄存單元的結(jié)構(gòu)示意圖;包括:
具有第一節(jié)點(diǎn)n1和第二節(jié)點(diǎn)n2的輸出模塊05,輸出模塊05被設(shè)置為根據(jù)施加到第一節(jié)點(diǎn)n1和第二節(jié)點(diǎn)n2的電壓將第一信號(hào)端v1或第二信號(hào)端v2的信號(hào)提供給輸出端out;
第一驅(qū)動(dòng)器01,被設(shè)置為根據(jù)第一輸入端in1的信號(hào)來控制第一節(jié)點(diǎn)n1的電壓;
第二驅(qū)動(dòng)器02,被設(shè)置為根據(jù)第一輸入端in1和第三輸入端in3的信號(hào)來控制第二節(jié)點(diǎn)n2的電壓;
第一反饋調(diào)節(jié)模塊03,被設(shè)置為根據(jù)輸出端out和第二輸入端in2的信號(hào)來控制第一節(jié)點(diǎn)n1的電壓;
第二反饋調(diào)節(jié)模塊04,被設(shè)置為根據(jù)輸出端out的信號(hào)來控制第二節(jié)點(diǎn)n2的電壓。
本發(fā)明實(shí)施例提供的移位寄存單元,包括根據(jù)施加到第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓將第一信號(hào)端或第二信號(hào)端的信號(hào)提供給輸出端的輸出模塊,根據(jù)第一輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一驅(qū)動(dòng)器,根據(jù)第一輸入端和第三輸入端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二驅(qū)動(dòng)器,根據(jù)輸出端和第二輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一反饋調(diào)節(jié)模塊,根據(jù)輸出端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二反饋調(diào)節(jié)模塊。由于第一反饋調(diào)節(jié)模塊利用輸出端對第一節(jié)點(diǎn)進(jìn)行反饋控制,第二反饋調(diào)節(jié)模塊可以根據(jù)利用輸出端對第二節(jié)點(diǎn)進(jìn)行反饋控制,從而對第一節(jié)點(diǎn)和第二節(jié)點(diǎn)實(shí)時(shí)置位,保證電路輸出不受外部干擾,增加電路的可靠性。
需要說明的是,本發(fā)明中“節(jié)點(diǎn)”是指移位寄存單元中各模塊之間的連接點(diǎn),例如圖2中第一節(jié)點(diǎn)n1是指第二驅(qū)動(dòng)器、第二反饋調(diào)節(jié)模塊以及輸出模塊的連接點(diǎn)。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖3至圖5所示,圖3為本發(fā)明實(shí)施例提供的另一種移位寄存單元的結(jié)構(gòu)示意圖;圖4為本發(fā)明實(shí)施例提供的又一種移位寄存單元的結(jié)構(gòu)示意圖;圖5為本發(fā)明實(shí)施例提供的又一種移位寄存單元的結(jié)構(gòu)示意圖;
第一輸入端in1用于接收第一掃描信號(hào)s1;
第三輸入端in3用于接收第三掃描信號(hào)s3;
如圖3所示,第二輸入端in2用于接收第二掃描信號(hào)s2;或者
如圖4所述,第二輸入端in2用于接收第一掃描信號(hào)s1;或者
如圖5所述,第二輸入端in2用于接收第一信號(hào)端v1的信號(hào)。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖6a和圖6b所示,圖6a為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的輸入信號(hào)的一種時(shí)序圖;圖6b為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的輸入信號(hào)的另一種時(shí)序圖;
第一掃描信號(hào)s1、第二掃描信號(hào)s2和第三掃描信號(hào)s3的有效脈沖信號(hào)的維持時(shí)長相等,且第一掃描信號(hào)s1的有效脈沖信號(hào)輸出結(jié)束后第二掃描信號(hào)s2的有效脈沖信號(hào)開始輸出,第二掃描信號(hào)s2的有效脈沖信號(hào)輸出結(jié)束后第三掃描信號(hào)s3的有效脈沖信號(hào)開始輸出。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,第一信號(hào)端v1的信號(hào)為高電位信號(hào),第二信號(hào)端v2的信號(hào)為低電位信號(hào);
如圖6a所示,第一掃描信號(hào)s1、第二掃描信號(hào)s2、第三掃描信號(hào)s3的有效脈沖信號(hào)均為低電位信號(hào)。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,第一信號(hào)端v1的信號(hào)為低電位信號(hào),第二信號(hào)端v2的信號(hào)為高電位信號(hào);
如圖6b所示,第一掃描信號(hào)s1、第二掃描信號(hào)s2、第三掃描信號(hào)s3的有效脈沖信號(hào)均為高電位信號(hào)。
下面結(jié)合具體實(shí)施例,對本發(fā)明進(jìn)行詳細(xì)說明。需要說明的是,本實(shí)施例中是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
可選地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖3至圖5所示,第一驅(qū)動(dòng)器01包括第一晶體管m1;
第一晶體管m1的柵極與第一輸入端in1連接,第一晶體管m1的第一極與第二信號(hào)端v2連接,第一晶體管m1的第二極與第一節(jié)點(diǎn)n1連接。
具體地,如圖3和圖4所示,第一晶體管m1可以為p型晶體管,或者如圖5所示,第一晶體管m1也可以為n型晶體管,在此不作限定。
具體地,當(dāng)?shù)谝痪w管在第一輸入端的控制下導(dǎo)通時(shí),將第二信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn),對第一節(jié)點(diǎn)的電壓進(jìn)行控制。
以上僅是舉例說明移位寄存單元中第一驅(qū)動(dòng)器的具體結(jié)構(gòu),在具體實(shí)施時(shí),第一驅(qū)動(dòng)器的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其它結(jié)構(gòu),在此不做限定。
可選地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖3至圖5所示,第二驅(qū)動(dòng)器02包括第二晶體管m2和第三晶體管m3;
第二晶體管m2的柵極與第一輸入端in1連接,第二晶體管m2的第一極與第一信號(hào)端v1連接,第二晶體管m2的第二極與第二節(jié)點(diǎn)n2連接;
第三晶體管m3的柵極與第三輸入端in3連接,第三晶體管m3的第一極與第二信號(hào)端v2連接,第三晶體管m3的第二極與第二節(jié)點(diǎn)n2連接。
具體地,如圖3和圖4所示,第二晶體管m2和第三晶體管m3可以為p型晶體管,或者如圖5所示,第二晶體管m2和第三晶體管m3也可以為n型晶體管,在此不作限定。
具體地,當(dāng)?shù)诙w管在第一輸入端的控制下導(dǎo)通時(shí),將第一信號(hào)端的信號(hào)提供給第二節(jié)點(diǎn),對第二節(jié)點(diǎn)的電壓進(jìn)行控制。當(dāng)?shù)谌w管在第三輸入端的控制下導(dǎo)通時(shí),將第二信號(hào)端的信號(hào)提供給第二節(jié)點(diǎn),對第二節(jié)點(diǎn)的電壓進(jìn)行控制。
以上僅是舉例說明移位寄存單元中第二驅(qū)動(dòng)器的具體結(jié)構(gòu),在具體實(shí)施時(shí),第二驅(qū)動(dòng)器的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其它結(jié)構(gòu),在此不做限定。
可選地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖3至圖5所示,第一反饋調(diào)節(jié)模塊包括第四晶體管m4;
第四晶體管m4的柵極與輸出端out連接,第四晶體管m4的第一極與第二輸入端in2連接,第四晶體管m4的第二極與第一節(jié)點(diǎn)n1連接。
具體地,如圖3和圖4所示,第四晶體管m4可以為p型晶體管,或者如圖5所示,第四晶體管m4也可以為n型晶體管,在此不作限定。
具體地,當(dāng)?shù)谒木w管在輸出端的控制下導(dǎo)通時(shí),將第一信號(hào)端的信號(hào)提供給第一節(jié)點(diǎn),對第一節(jié)點(diǎn)的電壓進(jìn)行控制,減少第一節(jié)點(diǎn)的懸浮時(shí)間。
以上僅是舉例說明移位寄存單元中第一反饋調(diào)節(jié)模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第一反饋調(diào)節(jié)模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其它結(jié)構(gòu),在此不做限定。
可選地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖3至圖5所示,第二反饋調(diào)節(jié)模塊包括第五晶體管m5;
第五晶體管m5的柵極與輸出端out連接,第五晶體管m5的第一極與第二信號(hào)端v2連接,第五晶體管m5的第二極與第二節(jié)點(diǎn)n2連接。
具體地,如圖3和圖4所示,第五晶體管m5可以為p型晶體管,或者如圖5所示,第五晶體管m5也可以為n型晶體管,在此不作限定。
具體地,當(dāng)?shù)谖寰w管在輸出端的控制下導(dǎo)通時(shí),將第二信號(hào)端的信號(hào)提供給第二節(jié)點(diǎn),對第二節(jié)點(diǎn)的電壓進(jìn)行控制,減少第二節(jié)點(diǎn)的懸浮時(shí)間。
以上僅是舉例說明移位寄存單元中第二反饋調(diào)節(jié)模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),第二反饋調(diào)節(jié)模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其它結(jié)構(gòu),在此不做限定。
可選地,在本發(fā)明實(shí)施例提供的移位寄存單元中,如圖3至圖5所示,輸出模塊包括第六晶體管m6、第七晶體管m7和第一電容c1;
第六晶體管m6的柵極與第一節(jié)點(diǎn)n1連接,第六晶體管m6的第一極與第一信號(hào)端v1連接,第六晶體管m6的第二極與輸出端out連接;
第七晶體管m7的柵極與第二節(jié)點(diǎn)n2連接,第七晶體管m7的第一極與第二信號(hào)端v2連接,第七晶體管m7的第二極與輸出端out連接;
第一電容c1的一端與第一節(jié)點(diǎn)n1連接,另一端與第一信號(hào)端v1連接。
具體地,如圖3和圖4所示,第六晶體管m6和第七晶體管m7可以為p型晶體管,或者如圖5所示,第六晶體管m6和第七晶體管m7也可以為n型晶體管,在此不作限定。
具體地,當(dāng)?shù)诹w管在第一節(jié)點(diǎn)的控制下導(dǎo)通時(shí),將第一信號(hào)端的信號(hào)提供給輸出端,對輸出端的電壓進(jìn)行控制。當(dāng)?shù)谄吡w管在第二節(jié)點(diǎn)的控制下導(dǎo)通時(shí),將第二信號(hào)端的信號(hào)提供給輸出端,對輸出端的電壓進(jìn)行控制。
以上僅是舉例說明移位寄存單元中輸出模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),輸出模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其它結(jié)構(gòu),在此不做限定。
具體地,為了制作工藝統(tǒng)一,在本發(fā)明實(shí)施例提供的移位寄存單元,如圖3和圖4所示,所有晶體管均為p型晶體管?;蛘?,如圖5所示,所有晶體管均為n型晶體管。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,n型晶體管在高電位信號(hào)作用下導(dǎo)通,在低電位信號(hào)作用下關(guān)斷;p型晶體管在低電位信號(hào)作用下導(dǎo)通,在高電位信號(hào)作用下關(guān)斷。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,晶體管的第一極可以為源極,第二極為漏極,或者晶體管的第一極可以為漏極,第二極為源極,在此不作具體區(qū)分。
需要說明的是,在本發(fā)明實(shí)施例提供的移位寄存單元中,當(dāng)所有晶體管均為p型晶體管時(shí),第一信號(hào)端的信號(hào)為高電位信號(hào),第二信號(hào)信號(hào)端的信號(hào)為低電位信號(hào);當(dāng)所有晶體管均為n型晶體管時(shí),第一信號(hào)端的信號(hào)為低電位信號(hào),第二信號(hào)信號(hào)端的信號(hào)為高電位信號(hào)。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,從降低漏電流的角度考慮,任意晶體管均可以設(shè)置為雙柵結(jié)構(gòu),在此不作限定。
下面結(jié)合電路時(shí)序圖對本發(fā)明實(shí)施例提供的移位寄存單元的工作過程作以描述。下述描述中以1表示高電位,0表示低電位。需要說明的是,1和0是邏輯電位,其僅是為了更好的解釋本發(fā)明實(shí)施例的具體工作過程,而不是具體的電壓值。
實(shí)例一
以圖3所示的移位寄存單元為例,移位寄存單元中所有的晶體管均為p型晶體管,對應(yīng)的輸入輸出時(shí)序如圖7所示,圖7為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的一種輸入輸出時(shí)序圖;具體地,選取如圖7所示的輸入時(shí)序圖中的t1、t2、t3和t4四個(gè)階段。
在t1階段,s1=0,s2=1,s3=1。
如圖8a所示,圖8a為本發(fā)明實(shí)施例提供的移位寄存單元在t1階段各晶體管的工作狀態(tài)示意圖;由于s1=0,第一晶體管m1和第二晶體管m2導(dǎo)通。由于s3=1,第三晶體管m3關(guān)斷。第一信號(hào)端v1的高電位信號(hào)通過第二晶體管m2傳輸至第二節(jié)點(diǎn)n2,因此第二節(jié)點(diǎn)n2的電位為高電位,第七晶體管m7關(guān)斷。第二信號(hào)端v2的低電位信號(hào)通過第一晶體管m1傳輸至第一節(jié)點(diǎn)n1,因此第一節(jié)點(diǎn)n1為低電位,第六晶體管m6導(dǎo)通。第一信號(hào)端v1的高電位信號(hào)通過第六晶體管m6傳輸至輸出端out,因此輸出端out的電位為高電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5關(guān)斷。
在t2階段,s1=1,s2=0,s3=1。
如圖8b所示,圖8b為本發(fā)明實(shí)施例提供的移位寄存單元在t2階段各晶體管的工作狀態(tài)示意圖;由于s1=1,第一晶體管m1和第二晶體管m2關(guān)斷。由于s3=1,第三晶體管m3關(guān)斷。第一節(jié)點(diǎn)n1處于懸浮狀態(tài),由于第一電容c1的作用,第一節(jié)點(diǎn)n1的電位保持t1階段時(shí)的低電位,第六晶體管m6導(dǎo)通。第一信號(hào)端v1的高電位信號(hào)通過第六晶體管m6傳輸至輸出端out,因此輸出端out的電位為高電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5關(guān)斷。第二節(jié)點(diǎn)n2的電位仍維持高電位,第七晶體管m7關(guān)斷。
在t3階段,s1=1,s2=1,s3=0。
如圖8c所示,圖8c為本發(fā)明實(shí)施例提供的移位寄存單元在t3階段各晶體管的工作狀態(tài)示意圖;由于s1=1,第一晶體管m1和第二晶體管m2關(guān)斷。由于s3=0,第三晶體管m3導(dǎo)通。第二信號(hào)端v2的低電位信號(hào)通過第三晶體管m3傳輸至第二節(jié)點(diǎn)n2,因此第二節(jié)點(diǎn)n2為低電位,第七晶體管m7導(dǎo)通。第二信號(hào)端v2的低電位信號(hào)通過第七晶體管m7傳輸至輸出端out,因此輸出端out的電位為低電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5導(dǎo)通。第二信號(hào)端v2的低電位信號(hào)通過第五晶體管m5傳輸至第二節(jié)點(diǎn)n2,進(jìn)一步保證第二節(jié)點(diǎn)n2的電位為低電位。高電位的第二掃描信號(hào)s2通過第四晶體管m4傳輸至第一節(jié)點(diǎn)n1,保證第一節(jié)點(diǎn)n1的電位為高電位,避免第六晶體管m6導(dǎo)通。
該階段中,當(dāng)?shù)谌w管m3導(dǎo)通時(shí),第二節(jié)點(diǎn)n2的電位變?yōu)榈碗娢唬捎诘谌w管m3、第五晶體管m5和第七晶體管m7的寄生電容的存在,當(dāng)輸出端out控制第五晶體管m5導(dǎo)通時(shí),第二節(jié)點(diǎn)n2的電位被進(jìn)一步拉低,因此第七晶體管m7被完全導(dǎo)通,輸出端out輸出的信號(hào)沒有臺(tái)階。而在傳統(tǒng)的由時(shí)鐘信號(hào)控制的移位寄存單元中,由于晶體管的閾值電壓的存在,控制輸出端的晶體管在剛導(dǎo)通時(shí)不能被完全打開,輸出會(huì)存在臺(tái)階。
在t4階段,s1=1,s2=1,s3=1。
如圖8d所示,圖8d為本發(fā)明實(shí)施例提供的移位寄存單元在t4階段各晶體管的工作狀態(tài)示意圖;由于s1=1,第一晶體管m1和第二晶體管m2關(guān)斷。由于s3=1,第三晶體管m3關(guān)斷。由于第一電容c1的作用,第一節(jié)點(diǎn)n1的電位保持t3階段時(shí)的高電位,第六晶體管m6關(guān)斷。第二節(jié)點(diǎn)n2仍保持低電位,第七晶體管m7導(dǎo)通。第二信號(hào)端v2的低電位信號(hào)通過第七晶體管m7傳輸至輸出端out,因此輸出端out的電位為低電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5導(dǎo)通。第二信號(hào)端v2的低電位信號(hào)通過第五晶體管m5傳輸至第二節(jié)點(diǎn)n2,進(jìn)一步保證第二節(jié)點(diǎn)n2的電位為低電位。高電位的第二掃描信號(hào)s2通過第四晶體管m4傳輸至第一節(jié)點(diǎn)n1,保證第一節(jié)點(diǎn)n1的電位為高電位,避免第六晶體管m6導(dǎo)通。
在該階段中,第五晶體管m5一直在向第二節(jié)點(diǎn)n2提供低電位,第四晶體管m4一直在向第一節(jié)點(diǎn)n1提供高電位,從而避免第一節(jié)點(diǎn)和第二節(jié)點(diǎn)懸浮,保證第一節(jié)點(diǎn)和第二節(jié)點(diǎn)一直有信號(hào)進(jìn)行置位,保證電路輸出不受外界信號(hào)干擾,增加了電路的可靠性。
在實(shí)例一中,第四晶體管m4僅在t3和t4階段導(dǎo)通,且在第四晶體管m4導(dǎo)通時(shí)向第一節(jié)點(diǎn)n1提供高電位信號(hào)。因此,在本發(fā)明提供的移位寄存單元中,當(dāng)所有晶體管均為p型晶體管時(shí),只要保證第二輸入端輸入的信號(hào)在t3和t4階段為高電位信號(hào)即可。
需要說明的是,圖8a至圖8d中,“×”表示晶體管關(guān)斷。
實(shí)例二
以圖5所示的移位寄存單元為例,移位寄存單元中所有的晶體管均為n型晶體管,對應(yīng)的輸入輸出時(shí)序如圖9所示,圖9為本發(fā)明實(shí)施例提供的移位寄存單元對應(yīng)的另一種輸入輸出時(shí)序圖;具體地,選取如圖9所示的輸入時(shí)序圖中的t1、t2、t3和t4四個(gè)階段。
在t1階段,s1=1,s3=0。
由于s1=1,第一晶體管m1和第二晶體管m2導(dǎo)通。由于s3=0,第三晶體管m3關(guān)斷。第一信號(hào)端v1的低電位信號(hào)通過第二晶體管m2傳輸至第二節(jié)點(diǎn)n2,因此第二節(jié)點(diǎn)n2的電位為低電位,第七晶體管m7關(guān)斷。第二信號(hào)端v2的高電位信號(hào)通過第一晶體管m1傳輸至第一節(jié)點(diǎn)n1,因此第一節(jié)點(diǎn)n1為高電位,第六晶體管m6導(dǎo)通。第一信號(hào)端v1的低電位信號(hào)通過第六晶體管m6傳輸至輸出端out,因此輸出端out的電位為低電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5關(guān)斷。
在t2階段,s1=0,s3=0。
由于s1=0,第一晶體管m1和第二晶體管m2關(guān)斷。由于s3=0,第三晶體管m3關(guān)斷。第一節(jié)點(diǎn)n1處于懸浮狀態(tài),由于第一電容c1的作用,第一節(jié)點(diǎn)n1的電位保持t1階段時(shí)的高電位,第六晶體管m6導(dǎo)通。第一信號(hào)端v1的低電位信號(hào)通過第六晶體管m6傳輸至輸出端out,因此輸出端out的電位為低電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5關(guān)斷。第二節(jié)點(diǎn)n2的電位仍維持低電位,第七晶體管m7關(guān)斷。
在t3階段,s1=0,s3=1。
由于s1=0,第一晶體管m1和第二晶體管m2關(guān)斷。由于s3=1,第三晶體管m3導(dǎo)通。第二信號(hào)端v2的高電位信號(hào)通過第三晶體管m3傳輸至第二節(jié)點(diǎn)n2,因此第二節(jié)點(diǎn)n2為高電位,第七晶體管m7導(dǎo)通。第二信號(hào)端v2的高電位信號(hào)通過第七晶體管m7傳輸至輸出端out,因此輸出端out的電位為高電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5導(dǎo)通。第二信號(hào)端v2的高電位信號(hào)通過第五晶體管m5傳輸至第二節(jié)點(diǎn)n2,進(jìn)一步保證第二節(jié)點(diǎn)n2的電位為高電位。第一信號(hào)端v1的低電位信號(hào)通過第四晶體管m4傳輸至第一節(jié)點(diǎn)n1,保證第一節(jié)點(diǎn)n1的電位為低電位,避免第六晶體管m6導(dǎo)通。
該階段中,當(dāng)?shù)谌w管m3導(dǎo)通時(shí),第二節(jié)點(diǎn)n2的電位變?yōu)楦唠娢唬捎诘谌w管m3、第五晶體管m5和第七晶體管m7的寄生電容的存在,當(dāng)輸出端out控制第五晶體管m5導(dǎo)通時(shí),第二節(jié)點(diǎn)n2的電位被進(jìn)一步拉高,因此第七晶體管m7被完全導(dǎo)通,輸出端out輸出的信號(hào)沒有臺(tái)階。
在t4階段,s1=0,s2=0,s3=0。
由于s1=0,第一晶體管m1和第二晶體管m2關(guān)斷。由于s3=0,第三晶體管m3關(guān)斷。由于第一電容c1的作用,第一節(jié)點(diǎn)n1的電位保持t3階段時(shí)的低電位,第六晶體管m6關(guān)斷。第二節(jié)點(diǎn)n2仍保持高電位,第七晶體管m7導(dǎo)通。第二信號(hào)端v2的高電位信號(hào)通過第七晶體管m7傳輸至輸出端out,因此輸出端out的電位為高電位。同時(shí)輸出端out進(jìn)一步反過來控制第四晶體管m4和第五晶體管m5導(dǎo)通。第二信號(hào)端v2的高電位信號(hào)通過第五晶體管m5傳輸至第二節(jié)點(diǎn)n2,進(jìn)一步保證第二節(jié)點(diǎn)n2的電位為高電位。低電位的第二掃描信號(hào)s2通過第四晶體管m4傳輸至第一節(jié)點(diǎn)n1,保證第一節(jié)點(diǎn)n1的電位為低電位,避免第六晶體管m6導(dǎo)通。
在該階段中,第五晶體管m5一直在向第二節(jié)點(diǎn)n2提供高電位,第四晶體管m4一直在向第一節(jié)點(diǎn)n1提供低電位,從而避免第一節(jié)點(diǎn)和第二節(jié)點(diǎn)懸浮,保證第一節(jié)點(diǎn)和第二節(jié)點(diǎn)一直有信號(hào)進(jìn)行置位,保證電路輸出不受外界信號(hào)干擾,增加了電路的可靠性。
在實(shí)例二中,第四晶體管m4僅在t3和t4階段導(dǎo)通,且在第四晶體管m4導(dǎo)通時(shí)向第一節(jié)點(diǎn)n1提供低電位信號(hào)。因此,在本發(fā)明提供的移位寄存單元中,當(dāng)所有晶體管均為n型晶體管時(shí),只要保證第二輸入端輸入的信號(hào)在t3和t4階段為低高電位信號(hào)即可。
具體地,在本發(fā)明實(shí)施例提供的移位寄存單元中,由于第六晶體管和第七晶體管是用作輸出的,因此第六晶體管和第七晶體管的溝道寬長比較其它晶體管的大。另外,在本發(fā)明實(shí)施例提供的移位寄存單元中,由于第一電容用于控制第一節(jié)點(diǎn)電位,因此在實(shí)施時(shí),第一電容的電容值一般取100ff以上。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種驅(qū)動(dòng)上述移位寄存單元的驅(qū)動(dòng)方法,如圖10所示,圖10為本發(fā)明實(shí)施例提供的一種驅(qū)動(dòng)移位寄存單元的驅(qū)動(dòng)方法的流程圖;包括:
s101、第一階段,向第一輸入端提供第一電位信號(hào),向第三輸入端提供第二電位信號(hào),輸出端輸出第一信號(hào)端的信號(hào);
s102、第二階段,向第一輸入端和第三輸入端提供第二電位信號(hào),輸出端輸出第一信號(hào)端的信號(hào);
s103、第三階段,向第三輸入端提供第一電位信號(hào),向第一輸入端和第二輸入端提供第二電位信號(hào),輸出端輸出第二信號(hào)端的信號(hào);
s104、第四階段,向第一輸入端、第二輸入端和第三輸入端提供第二電位信號(hào),輸出端輸出第二信號(hào)端的信號(hào)。
具體地,本發(fā)明實(shí)施例提供的圖10所示的驅(qū)動(dòng)方法,當(dāng)?shù)谝浑娢恍盘?hào)為高電位信號(hào),第二電位信號(hào)為低電位時(shí),各階段的具體工作原理參見上述實(shí)施例一的t1~t4階段,在此不作贅述。
具體地,本發(fā)明實(shí)施例提供的圖10所示的驅(qū)動(dòng)方法,當(dāng)?shù)谝浑娢恍盘?hào)為低電位信號(hào),第二電位信號(hào)為高電位時(shí),各階段的具體工作原理參見上述實(shí)施例二中的t1~t4階段,在此不作贅述。
可選地,在本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法中,還包括:第一階段,向第二輸入端提供第二電位信號(hào);第二階段,向第二輸入端提供第一電位信號(hào)。具體時(shí)序如圖11a所示,圖11a為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法對應(yīng)的一種時(shí)序圖。
或者,可選地,在本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法中,還包括:第一階段,向第二輸入端提供第一電位信號(hào);第二階段,向第二輸入端提供第二電位信號(hào)。具體時(shí)序如圖11b所示,圖11b為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法對應(yīng)的另一種時(shí)序圖。相等于第二輸入端的信號(hào)與第一輸入端的信號(hào)相同。
或者,可選地,在本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法中,還包括:第一階段,向第二輸入端提供第二電位信號(hào);第二階段,向第二輸入端提供第二電位信號(hào)。具體時(shí)序如圖11c所示,圖11c為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法對應(yīng)的又一種時(shí)序圖。相等于第二輸入端的信號(hào)與第一信號(hào)端的信號(hào)相同。
需要說明的是,在圖11a至圖11c中,是以第一電位信號(hào)為低電位信號(hào),第二電位信號(hào)為高電位信號(hào)為例進(jìn)行說明的。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示面板,如圖12a至圖12c所示,圖12a為本發(fā)明實(shí)施例提供的顯示面板的一種結(jié)構(gòu)示意圖;圖12b為本發(fā)明實(shí)施例提供的顯示面板的另一種結(jié)構(gòu)示意圖;圖12c為本發(fā)明實(shí)施例提供的顯示面板的又一種結(jié)構(gòu)示意圖;包括n個(gè)級(jí)聯(lián)的本發(fā)明實(shí)施例提供的移位寄存單元:vsr1~vsrn;n為整數(shù)圖。圖12a至圖12c是以n=5為例進(jìn)行說明的。
本發(fā)明實(shí)施例還提供了一種顯示面板,由于移位寄存單元包括根據(jù)施加到第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓將第一信號(hào)端或第二信號(hào)端的信號(hào)提供給輸出端的輸出模塊,根據(jù)第一輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一驅(qū)動(dòng)器,根據(jù)第一輸入端和第三輸入端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二驅(qū)動(dòng)器,根據(jù)輸出端和第二輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一反饋調(diào)節(jié)模塊,根據(jù)輸出端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二反饋調(diào)節(jié)模塊。由于第一反饋調(diào)節(jié)模塊利用輸出端對第一節(jié)點(diǎn)進(jìn)行反饋控制,第二反饋調(diào)節(jié)模塊可以根據(jù)利用輸出端對第二節(jié)點(diǎn)進(jìn)行反饋控制,從而對第一節(jié)點(diǎn)和第二節(jié)點(diǎn)實(shí)時(shí)置位,保證電路輸出不受外部干擾,增加電路的可靠性。
具體地,在本發(fā)明實(shí)施例提供的顯示面板中,如圖12a至圖12c所示,還包括第一電源線v1和第二電源線v2;
所有移位寄存單元(vsr1~vsrn)的第一信號(hào)端v1均與第一電源線v1連接;
所有移位寄存單元(vsr1~vsrn)的第二信號(hào)端v2均與第二電源線v2連接。
具體地,在本發(fā)明實(shí)施例提供的顯示面板中,如圖12a至圖12c所示,還包括n+2條掃描線(s1~sn+2);
第n級(jí)移位寄存單元vsrn的第一輸入端in1與第n條掃描信號(hào)線連接;n取1至n的任意整數(shù);n取1至n的任意整數(shù);
第n級(jí)移位寄存單元vsrn的第三輸入端in3與第n+2條掃描信號(hào)線連接;
如圖12a所示,第n級(jí)移位寄存單元的第二輸入端in2與第n條掃描信號(hào)線連接;
或者,如圖12b所示,第n級(jí)移位寄存單元vsrn的第二輸入端in2與第n+1條掃描信號(hào)線sn+1連接;
或者,如圖12c所示,所有移位寄存單元(vsr1~vsrn)的第二輸入端in2均與第一電源線v1連接。
具體地,在圖12a至圖12c所示的顯示面板中,第1級(jí)~第5級(jí)移位寄存單元輸出的信號(hào)out1~out5所對應(yīng)的時(shí)序圖如圖13所示,圖13為本發(fā)明實(shí)施例提供的顯示面板的輸入輸出時(shí)序圖;圖13是以第一電位信號(hào)為低電位信號(hào),第二電位信號(hào)為高電位信號(hào)為例進(jìn)行說明的。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示裝置,如圖14所示,圖14本發(fā)明實(shí)施例提供的一種顯示裝置的結(jié)構(gòu)示意圖;包括本發(fā)明實(shí)施例提供的上述任一種顯示面板。該顯示裝置可以為:手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。該顯示裝置的實(shí)施可以參見上述顯示面板的實(shí)施例,重復(fù)之處不再贅述。
本發(fā)明實(shí)施例提供的一種移位寄存單元、其驅(qū)動(dòng)方法、顯示面板及顯示裝置,移位寄存單元包括根據(jù)施加到第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓將第一信號(hào)端或第二信號(hào)端的信號(hào)提供給輸出端的輸出模塊,根據(jù)第一輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一驅(qū)動(dòng)器,根據(jù)第一輸入端和第三輸入端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二驅(qū)動(dòng)器,根據(jù)輸出端和第二輸入端的信號(hào)來控制第一節(jié)點(diǎn)的電壓的第一反饋調(diào)節(jié)模塊,根據(jù)輸出端的信號(hào)來控制第二節(jié)點(diǎn)的電壓的第二反饋調(diào)節(jié)模塊。由于第一反饋調(diào)節(jié)模塊利用輸出端對第一節(jié)點(diǎn)進(jìn)行反饋控制,第二反饋調(diào)節(jié)模塊可以根據(jù)利用輸出端對第二節(jié)點(diǎn)進(jìn)行反饋控制,從而對第一節(jié)點(diǎn)和第二節(jié)點(diǎn)實(shí)時(shí)置位,保證電路輸出不受外部干擾,增加電路的可靠性。
顯然,本領(lǐng)域的技術(shù)人員可以對本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。