專利名稱:半導(dǎo)體存儲(chǔ)器件及其延時(shí)信號(hào)生成方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種半導(dǎo)體存儲(chǔ)器件及其延時(shí)信號(hào)(latency signal)生成方法。
背景技術(shù):
傳統(tǒng)半導(dǎo)體存儲(chǔ)器件在讀取操作期間生成數(shù)據(jù)和與從外部源接收的時(shí)鐘信號(hào)同步的數(shù)據(jù)選通信號(hào)。數(shù)據(jù)選通信號(hào)展示包括前同步狀態(tài)(preamblestate)和選通狀態(tài)的狀態(tài),并且所述前同步狀態(tài)在所述選通狀態(tài)之前產(chǎn)生。在展示前同步狀態(tài)時(shí)不輸出數(shù)據(jù)。在展示選通狀態(tài)時(shí)輸出數(shù)據(jù)。通常前同步狀態(tài)在一個(gè)時(shí)鐘周期期間展示。
發(fā)明內(nèi)容
本發(fā)明的一個(gè)或多個(gè)實(shí)施例提供了一種半導(dǎo)體存儲(chǔ)器件,其中數(shù)據(jù)選通信號(hào)的前同步狀態(tài)的生成周期是可變的。
本發(fā)明的一個(gè)或多個(gè)實(shí)施例提供了一種半導(dǎo)體存儲(chǔ)器件的延時(shí)信號(hào)生成方法,其中數(shù)據(jù)選通信號(hào)的前同步狀態(tài)的生成周期是可變的。
本發(fā)明的實(shí)施例提供了一種生成半導(dǎo)體存儲(chǔ)器件的延時(shí)信號(hào)的方法,該方法包括響應(yīng)于在模式設(shè)置操作期間的代碼信號(hào)來(lái)設(shè)置CAS延時(shí)信號(hào)、脈沖串長(zhǎng)度信號(hào)、和前同步周期信號(hào);和生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在存儲(chǔ)在存儲(chǔ)單元陣列的數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活,并在將前同步周期信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期加到對(duì)應(yīng)前同步周期信號(hào)的周期而獲得的周期之后被去激活;將數(shù)據(jù)選通延時(shí)信號(hào)的激活周期的開(kāi)始延遲對(duì)應(yīng)前同步周期信號(hào)的周期以生成數(shù)據(jù)延時(shí)信號(hào)。
本發(fā)明的實(shí)施例提供了一種用于實(shí)施這一方法的裝置。
通過(guò)下面對(duì)示例實(shí)施例、附圖和相關(guān)權(quán)利要求書的詳細(xì)描述,本發(fā)明的其它特征和優(yōu)點(diǎn)將更加清楚。
所附附圖是為了描述本發(fā)明的示例實(shí)施例,而不應(yīng)當(dāng)被解釋為限制本發(fā)明的保護(hù)范圍。除非明確說(shuō)明,附圖不應(yīng)被認(rèn)為是按照比例繪制的。
通過(guò)結(jié)合附圖對(duì)本發(fā)明示例實(shí)施例的詳細(xì)說(shuō)明,發(fā)明的上述和其它特征和優(yōu)點(diǎn)對(duì)本領(lǐng)域技術(shù)人員來(lái)講將更加清楚,其中圖1是說(shuō)明根據(jù)本發(fā)明的示例實(shí)施例的半導(dǎo)體存儲(chǔ)器件的框圖;圖2是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖1的半導(dǎo)體存儲(chǔ)器件的延時(shí)信號(hào)生成電路的框圖;圖3是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2所示的延時(shí)信號(hào)生成器的移位寄存器和選擇器的電路圖;圖4是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2所示的數(shù)據(jù)選通延時(shí)信號(hào)生成器的電路圖;圖5是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2所示的延時(shí)信號(hào)生成器的電路圖;圖6A和6B是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2到5所示的延時(shí)信號(hào)生成電路的操作的時(shí)序圖;圖7是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2的延時(shí)信號(hào)生成電路的另一個(gè)版本的框圖;和圖8是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖7的延時(shí)信號(hào)生成電路的操作的時(shí)序圖。
具體實(shí)施例方式
如果一個(gè)元件或?qū)?layer)被稱為在另一個(gè)元件或?qū)又?“on”)、與另一個(gè)元件或?qū)酉鄬?duì)(“against”)、連接(“connected to”)或耦合(“coupled to”)到另一個(gè)元件或?qū)樱瑒t應(yīng)當(dāng)理解其直接在另一個(gè)元件或?qū)又?、與另一個(gè)元件或?qū)酉鄬?duì)、連接或耦合到另一個(gè)元件或?qū)樱蛘咭部梢源嬖诮橛谄溟g的元件或?qū)?。相反,如果一個(gè)元件或?qū)颖环Q為直接在另一個(gè)元件或?qū)又?“directlyon”)、直接連接(“directly connected to”)或耦合(“directly coupled to”)到另一個(gè)元件或?qū)樱淮嬖诮橛谄溟g的元件或?qū)?。相同的?biāo)號(hào)始終指代相同的元件。如這里所用的,術(shù)語(yǔ)“和/或”包括一個(gè)或多個(gè)相關(guān)的列出項(xiàng)目的任何一個(gè)或所有的組合。
空間相關(guān)的術(shù)語(yǔ),諸如“在......之下”、“在......下面”、“下部的”、“在......之上”、“上部的”等,用在這里是為了便于說(shuō)明書描述如圖中所示的一個(gè)元件或特征與另一個(gè)(其它)元件或特征的關(guān)系。應(yīng)當(dāng)理解出了在圖中描繪的方向以外,所述空間相關(guān)的術(shù)語(yǔ)還包含了使用中或操作中的器件的不同的方向。例如,如果圖中的器件被反轉(zhuǎn)(turn over),則被描述為在其它元件或特征之下或在其它元件或特征下面的元件將被定向(be oriented)為在其它元件或特征之上。因此,諸如“在......下面”的術(shù)語(yǔ)可以包含在......之上和在......下面的方向兩者。器件也可以朝向其它方向(旋轉(zhuǎn)90度或其它方向)并結(jié)合在這里使用相應(yīng)的空間相關(guān)描述符。
雖然術(shù)語(yǔ)第一、第二等被用在這里以描述各種元件、組件、區(qū)域、層和/或部分,但是應(yīng)當(dāng)理解這些元件、組件、區(qū)域、層和/或部分不應(yīng)該被這些術(shù)語(yǔ)所限制。這些術(shù)語(yǔ)只是用來(lái)將一個(gè)元件、組件、區(qū)域、層或部分區(qū)別于另一個(gè)元件、組件、區(qū)域、層或部分。因此,在不脫離本發(fā)明的教導(dǎo)的情況下,下面討論的第一元件、組件、區(qū)域、層或部分也可以被稱為第二元件、組件、區(qū)域、層或部分。
這里所用的術(shù)語(yǔ)僅僅是為了描述特定的實(shí)施例,而不是為了限制本發(fā)明。如這里所使用的單數(shù)形式“一”、“一個(gè)”、和“該”也包括復(fù)數(shù)形式,除非前后關(guān)系明確地說(shuō)明為其它的情況。應(yīng)當(dāng)進(jìn)一步理解術(shù)語(yǔ)“包括”和/或“包含”,當(dāng)被用在本說(shuō)明書中時(shí),其指定了所陳述的特征、整體(integer)、步驟、操作、元件和/或組件的存在,但是也不排除附加的一個(gè)或多個(gè)其它特征、整體、步驟、操作、元件、組件和/或其組合(group)的存在。
現(xiàn)在將參考示出本發(fā)明的示例實(shí)施例的附圖在下面更全面地描述本發(fā)明。然而,本發(fā)明也可以以不同的形式來(lái)實(shí)現(xiàn),而不應(yīng)當(dāng)被解釋為局限于這里所描述的示例實(shí)施例。更確切的,提供這些示例實(shí)施例以便本公開(kāi)更加徹底和完整,并向本領(lǐng)域技術(shù)人員全面地傳達(dá)本發(fā)明的范圍。相同的標(biāo)號(hào)在說(shuō)明書中始終表示相同的元件。
在本發(fā)明的開(kāi)發(fā)中,做出了下面的報(bào)告。隨著半導(dǎo)體存儲(chǔ)器件獲得了更高的速度,在相關(guān)領(lǐng)域出現(xiàn)了這樣一個(gè)問(wèn)題,也就是數(shù)據(jù)選通信號(hào)的選通狀態(tài)(需要一個(gè)時(shí)鐘周期來(lái)生成前同步狀態(tài))不能夠被準(zhǔn)確地應(yīng)用到半導(dǎo)體存儲(chǔ)器件的接收部分。如果通過(guò)增加前同步狀態(tài)的生成周期來(lái)解決上述問(wèn)題,則選通狀態(tài)可以被準(zhǔn)確地應(yīng)用到接收部分。但是,增加前同步狀態(tài)的生成周期而不考慮半導(dǎo)體存儲(chǔ)器件的操作頻率會(huì)導(dǎo)致不正常的操作。因此,需要半導(dǎo)體存儲(chǔ)器件能夠生成數(shù)據(jù)選通狀態(tài)以致具有可調(diào)節(jié)的前同步狀態(tài)的持續(xù)時(shí)間,其中這樣的調(diào)節(jié)是通過(guò)調(diào)節(jié)生成前同步狀態(tài)的時(shí)鐘周期的周期來(lái)獲得的。本發(fā)明的一個(gè)或多個(gè)實(shí)施例在選通信號(hào)(DQS)的前同步狀態(tài)的生成中提供這樣的調(diào)節(jié)。
圖1是說(shuō)明根據(jù)本發(fā)明的實(shí)施例的半導(dǎo)體存儲(chǔ)器件6的框圖。半導(dǎo)體存儲(chǔ)器件6包括存儲(chǔ)單元陣列10-1和10-2、讀出放大器(sense amplifier)12-1和12-2、數(shù)據(jù)輸出緩沖器14-1和14-2、數(shù)據(jù)輸出驅(qū)動(dòng)器16、延遲鎖定環(huán)(DLL)18、時(shí)鐘緩沖器20、命令解碼器22、模式設(shè)置電路24、延時(shí)信號(hào)生成電路26、數(shù)據(jù)選通信號(hào)緩沖器28、以及數(shù)據(jù)選通信號(hào)驅(qū)動(dòng)器30。半導(dǎo)體存儲(chǔ)器件6以雙倍數(shù)據(jù)速率(double data rate,DDR)接收/輸出數(shù)據(jù)。為了簡(jiǎn)化公開(kāi)內(nèi)容,在圖1中只示出了與讀取操作相關(guān)的組件。
在圖1中,CLK、CMD和CODE分別表示從外部(相對(duì)于圖1中所示的部分)源接收的時(shí)鐘信號(hào)、命令信號(hào)和代碼信號(hào)。代碼信號(hào)CODE通過(guò)半導(dǎo)體存儲(chǔ)器件6的地址管腳(未示出)來(lái)施加。DQ和DQS分別表示輸出到外部接收者的數(shù)據(jù)和數(shù)據(jù)選通信號(hào)(具有至少前同步和選通狀態(tài))。PSTART是在通過(guò)延遲鎖定環(huán)18的操作而使時(shí)鐘信號(hào)CLK與延遲時(shí)鐘信號(hào)DCLK同步的周期期間被使能(enable)的信號(hào)。
圖1的組件的功能將在下面解釋。
半導(dǎo)體存儲(chǔ)器件6的存儲(chǔ)單元部分包括第一和第二存儲(chǔ)單元陣列10-1和10-2,并在讀取操作期間輸出分別存儲(chǔ)在第一和第二存儲(chǔ)單元陣列中的數(shù)據(jù)。讀出放大器12-1和12-2在讀取操作期間分別放大和輸出(從第一和第二存儲(chǔ)單元陣列12-1和12-2接收的)數(shù)據(jù)。輸出數(shù)據(jù)緩沖器14-1響應(yīng)于延遲時(shí)鐘信號(hào)DCLK和延時(shí)信號(hào)LATDQ緩沖并輸出從讀出放大器12-1輸出的數(shù)據(jù),而輸出數(shù)據(jù)緩沖器14-2響應(yīng)于延遲時(shí)鐘信號(hào)DCLK和延時(shí)信號(hào)LATDQ的反相版本(inverted version)緩沖并輸出從讀出放大器12-2輸出的數(shù)據(jù)。數(shù)據(jù)輸出驅(qū)動(dòng)器16驅(qū)動(dòng)(從數(shù)據(jù)輸出緩沖器14-1和14-2接收的)數(shù)據(jù)以生成數(shù)據(jù)DQ。
延遲鎖定環(huán)18接收時(shí)鐘信號(hào)CLK以生成延遲時(shí)鐘信號(hào)DCLK,并在時(shí)鐘信號(hào)CLK在相位上與延遲時(shí)鐘信號(hào)DCLK同步時(shí)生成起始信號(hào)PSTART。時(shí)鐘緩沖器20緩沖時(shí)鐘信號(hào)CLK以生成緩沖的時(shí)鐘信號(hào)PCLK。命令解碼器22響應(yīng)于時(shí)鐘信號(hào)CLK解碼從外部源接收的命令CMD以生成讀取命令PREAD和模式設(shè)置命令MRS。模式設(shè)置電路24接收代碼信號(hào)CODE,并響應(yīng)于模式設(shè)置信號(hào)MRS設(shè)置CAS延時(shí)信號(hào)CL、脈沖串長(zhǎng)度信號(hào)BL和前同步周期信號(hào)PAM。
延時(shí)信號(hào)生成電路26可以進(jìn)行以下操作生成響應(yīng)于起始信號(hào)PSTART設(shè)置了初始值的數(shù)據(jù)延時(shí)信號(hào)LATDQ;響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK和延遲時(shí)鐘信號(hào)DCLK進(jìn)行操作;響應(yīng)于CAS延時(shí)信號(hào)CL和讀取命令PREAD而被激活;在對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)BL所花費(fèi)的時(shí)間相對(duì)應(yīng)的時(shí)間周期之后被去激活;以及生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS,其響應(yīng)于通過(guò)從CAS延時(shí)信號(hào)CL減去前同步周期信號(hào)PAM而獲得的信號(hào)和讀取命令PREAD而被激活,然后在通過(guò)將前同步周期信號(hào)PAM加到脈沖串信號(hào)BL所花費(fèi)的時(shí)間周期而獲得的時(shí)間周期后而被去激活。數(shù)據(jù)選通信號(hào)緩沖器28(響應(yīng)于數(shù)據(jù)選通延時(shí)信號(hào)LATDQS)緩沖延遲時(shí)鐘信號(hào)DCLK以生成緩沖的延遲時(shí)鐘信號(hào)DCLK。數(shù)據(jù)選通信號(hào)驅(qū)動(dòng)器30驅(qū)動(dòng)緩沖的延遲時(shí)鐘信號(hào)DCLK以生成數(shù)據(jù)選通信號(hào)DQS。
圖1的半導(dǎo)體存儲(chǔ)器件6在模式設(shè)置操作期間響應(yīng)于模式設(shè)置命令MRS改變前同步周期信號(hào)PAM。因此,能夠生成可以展示依賴于半導(dǎo)體存儲(chǔ)器件6的操作頻率(CLK的周期的倒數(shù)(inverse))的不同的前同步狀態(tài)周期長(zhǎng)度(周期)的數(shù)據(jù)輸出選通狀態(tài)。
圖2是詳細(xì)說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖1的半導(dǎo)體存儲(chǔ)器件6的延時(shí)信號(hào)生成電路26的框圖。
延時(shí)信號(hào)生成電路26包括延時(shí)信號(hào)生成器38、數(shù)據(jù)選通延時(shí)信號(hào)生成器56和數(shù)據(jù)延時(shí)信號(hào)生成器58。移位寄存器40和48、選擇器42和46、寄存器44、第一和第二控制信號(hào)生成器50和54被包括在延時(shí)信號(hào)生成器38。
下面將解釋圖2的組件的功能。
第一控制信號(hào)生成器50從CAS延時(shí)信號(hào)CL減去前同步周期信號(hào)PAM以生成控制信號(hào)CON1。例如,當(dāng)CAS延時(shí)信號(hào)為“1010”而前同步周期信號(hào)PAM為“0010”時(shí),減法器50生成控制信號(hào)CON“1000”。第二控制信號(hào)生成器54將(通過(guò)將前同步周期信號(hào)PAM乘以2而獲得的)值加到脈沖串長(zhǎng)度信號(hào)BL以生成控制信號(hào)CON2。例如,當(dāng)脈沖串長(zhǎng)度信號(hào)BL為“0100”和前同步周期信號(hào)PAM為“0010”時(shí),加法器50生成控制信號(hào)CON2“1000”。延遲器52將起始信號(hào)PSTART延遲時(shí)間“tSAC+tREAD”以生成延遲的起始信號(hào)PSTART。這里,時(shí)間tSAC表示延遲時(shí)鐘信號(hào)先于時(shí)鐘信號(hào)CLK的時(shí)間,而時(shí)間tREAD是直到命令解碼器在接收到代表讀取命令的命令信號(hào)CMD之后生成讀取信號(hào)PREAD所花費(fèi)的時(shí)間。移位寄存器40響應(yīng)于延遲的起始信號(hào)PSTART′被使能,響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK移位信號(hào)“10...0”,并響應(yīng)于控制信號(hào)CON1移位相應(yīng)比特的數(shù)據(jù)。例如,如果控制信號(hào)CON1為“1000”,然后數(shù)據(jù)“10000000”被移位。選擇器42響應(yīng)于從移位寄存器40輸出的每個(gè)比特?cái)?shù)據(jù)選擇和輸出讀取信號(hào)PREAD。寄存器44存儲(chǔ)從選擇器42輸出的數(shù)據(jù),并生成信號(hào)r1到r11。移位寄存器48響應(yīng)于起始信號(hào)PSTART被使能,響應(yīng)于延遲時(shí)鐘信號(hào)DCLK移位信號(hào)“10...0”,并響應(yīng)于控制信號(hào)CON1移位相應(yīng)比特的數(shù)據(jù)。例如,如果控制信號(hào)CON1為“1000”,然后移位數(shù)據(jù)“10000000”。選擇器46分別響應(yīng)于從移位寄存器48輸出的每個(gè)比特?cái)?shù)據(jù)在從寄存器44輸出的信號(hào)r1到r11中進(jìn)行選擇,并輸出所選擇的信號(hào)作為延時(shí)信號(hào)LAT。
數(shù)據(jù)選通延時(shí)信號(hào)生成器56生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS,其響應(yīng)于延時(shí)信號(hào)LAT被激活,并且在維持了由控制信號(hào)CON2確定的時(shí)間周期的激活狀態(tài)之后被去激活。例如,如果控制信號(hào)CON2為“1000”,然后數(shù)據(jù)選通延時(shí)信號(hào)生成器56將延時(shí)信號(hào)LAT的激活周期擴(kuò)展8個(gè)周期,以生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS。
數(shù)據(jù)延時(shí)信號(hào)生成器58接收數(shù)據(jù)選通延時(shí)信號(hào)LATDQS,并生成數(shù)據(jù)延時(shí)信號(hào)LATDQ。數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活周期被操作(operated up),以便將其減少前同步周期信號(hào)PAM的周期,以獲得數(shù)據(jù)延時(shí)信號(hào)LATDQ。
因此,延時(shí)信號(hào)生成器電路26(在讀取操作期間)接收CAS延時(shí)信號(hào)CL和前同步周期信號(hào)PAM,并生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS,并通過(guò)產(chǎn)生其激活時(shí)間點(diǎn)被延遲了前同步周期信號(hào)PAM的周期的一種版本的數(shù)據(jù)選通延時(shí)信號(hào)LATDQS來(lái)生成數(shù)據(jù)延時(shí)信號(hào)LATDQ。
圖3是詳細(xì)地說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例)圖2所示的延時(shí)信號(hào)生成器38的移位寄存器和選擇器的電路圖。
在圖3中,移位寄存器40包括相互依賴地(dependently)連接的D觸發(fā)器40-1到40-11、開(kāi)關(guān)41-1到41-7和解碼器41-8。選擇器42包括開(kāi)關(guān)42-1到42-11。選擇器46包括開(kāi)關(guān)46-1到46-11。移位寄存器48包括相互依賴地連接的D觸發(fā)器48-1到48-11、開(kāi)關(guān)49-1到49-7。
下面將描述圖3的組件的功能。
解碼器41-8解碼第一控制信號(hào)CON1以生成移位控制信號(hào)CL5到CL11。如果第一控制信號(hào)CON1為“1000”,則移位控制信號(hào)CL8被激活。開(kāi)關(guān)41-1到41-7分別響應(yīng)于移位控制信號(hào)CL5到CL11被接通。移位寄存器40響應(yīng)于延遲的起始信號(hào)PSTART′被初始為“10...0”,并且開(kāi)關(guān)41-1到41-7之一被接通,以便響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK執(zhí)行移位操作以生成信號(hào)s1到s11。如果開(kāi)關(guān)41-4被接通,則移位寄存器40被初始為“10...0”,并且響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK執(zhí)行移位操作。
移位寄存器48響應(yīng)于起始信號(hào)PSTART被初始為“10...0”,并且開(kāi)關(guān)49-1到49-11之一響應(yīng)于控制信號(hào)CON2被接通,以便響應(yīng)于延遲時(shí)鐘信號(hào)DCLK執(zhí)行移位操作以生成信號(hào)t1到t11。如果開(kāi)關(guān)49-4被接通,則移位寄存器48被初始為“100000000”,并且響應(yīng)于延遲時(shí)鐘信號(hào)DCLK執(zhí)行移位操作。以開(kāi)關(guān)42-1到42-11分別響應(yīng)于信號(hào)s1到s11而被接通的方式,開(kāi)關(guān)之一被接通,由此傳送讀取信號(hào)PREAD。
寄存器44存儲(chǔ)從開(kāi)關(guān)42-1到42-11傳送的信號(hào),并生成信號(hào)r1到r11。以開(kāi)關(guān)46-1到46-11分別響應(yīng)于信號(hào)t1到t11而被接通的方式,開(kāi)關(guān)之一被接通,由此傳輸存儲(chǔ)在寄存器44中的信號(hào)r1到r11之一作為延時(shí)信號(hào)LAT。延時(shí)信號(hào)LAT的激活周期為一個(gè)時(shí)鐘周期,而數(shù)據(jù)選通延時(shí)信號(hào)LATDQS被激活的時(shí)間點(diǎn)取決于延時(shí)信號(hào)LAT被激活的時(shí)間點(diǎn)。
圖3示出了移位寄存器40和48分別包括11個(gè)D觸發(fā)器,但是當(dāng)CAS延時(shí)信號(hào)CL變大時(shí),移位寄存器由12個(gè)或更多的D觸發(fā)器組成。隨著D觸發(fā)器數(shù)量的增加,開(kāi)關(guān)的數(shù)量也增加。
圖4是詳細(xì)說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2所示的數(shù)據(jù)選通延時(shí)信號(hào)生成器56的電路圖。
圖4的數(shù)據(jù)選通延時(shí)信號(hào)生成器56包括D觸發(fā)器56-1到56-4、編碼器56-5、與門AND1到AND4以及或門OR1。
下面描述圖4的組件的功能。
編碼器56-5編碼控制信號(hào)CON2以生成信號(hào)b1到b4。當(dāng)控制信號(hào)CON2為“1000”時(shí),信號(hào)b1到b3被激活,當(dāng)控制信號(hào)CON2為“0100”時(shí),信號(hào)b1被激活,而當(dāng)控制信號(hào)CON2為“0110”時(shí),信號(hào)b1和b2被激活。D觸發(fā)器56-1到56-4接收延時(shí)信號(hào)LAT并輸出與門AND1到AND3的信號(hào),其中分別將它們延遲一個(gè)時(shí)鐘周期。與門AND1到AND4分別對(duì)D觸發(fā)器56-1到56-4的輸出信號(hào)和信號(hào)b1到b4執(zhí)行邏輯與操作?;蜷TOR1對(duì)D觸發(fā)器56-1到56-4的輸出信號(hào)執(zhí)行邏輯或操作以生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS。
D觸發(fā)器56-1和與門AND1將延時(shí)信號(hào)LAT延遲一個(gè)時(shí)鐘周期,而D觸發(fā)器56-2和與門AND2進(jìn)一步將延時(shí)信號(hào)LAT延遲一個(gè)時(shí)鐘周期(兩個(gè)時(shí)鐘周期的凈延遲)。以這種方式,可以將延時(shí)信號(hào)LAT延遲總共四個(gè)時(shí)鐘周期。如果信號(hào)b1到b3被激活,則延時(shí)信號(hào)LAT被延遲三個(gè)時(shí)鐘周期,因此延時(shí)信號(hào)LAT的激活周期被擴(kuò)展了三個(gè)時(shí)鐘周期,由此數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活周期為總共四個(gè)時(shí)鐘周期。雖然未在圖4中示出,但是也可能需要用于進(jìn)一步擴(kuò)展數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活周期的分離電路。
圖4示出了數(shù)據(jù)選通延時(shí)信號(hào)生成器56的結(jié)構(gòu),該數(shù)據(jù)選通延時(shí)信號(hào)生成器56能夠?qū)⒀訒r(shí)信號(hào)LAT的脈沖寬度附加地?cái)U(kuò)展總共四個(gè)時(shí)鐘周期。如果包括D觸發(fā)器和與門的電路被從屬地(dependently)添加到圖4的配置中,還可以進(jìn)一步將延時(shí)信號(hào)LAT的脈沖寬度擴(kuò)展總共五個(gè)時(shí)鐘周期。即,如果包括D觸發(fā)器和與門的五個(gè)電路依賴地連接,就能夠進(jìn)一步將延時(shí)信號(hào)LAT的脈沖寬度擴(kuò)展總共五個(gè)時(shí)鐘周期。如需要,這樣的附加電路可以進(jìn)一步擴(kuò)展脈沖寬度。
圖5是詳細(xì)說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2中所示的數(shù)據(jù)延時(shí)信號(hào)生成器58的電路圖。
在圖5中,數(shù)據(jù)延時(shí)信號(hào)生成器包括D觸發(fā)器58-1到58-4、開(kāi)關(guān)59-1到59-4、與門AND5到AND8和編碼器59-5。
下面將描述圖5的組件的功能。
編碼器59-5編碼前同步周期信號(hào)PAM以生成信號(hào)p1到p4。當(dāng)前同步周期信號(hào)PAM為“0001”時(shí),信號(hào)p1被激活,當(dāng)前同步周期信號(hào)PAM為“0010”時(shí),信號(hào)p2被激活,而當(dāng)前同步周期信號(hào)PAM為“0100”時(shí),信號(hào)p4被激活。D觸發(fā)器58-1和58-4接收數(shù)據(jù)選通延時(shí)信號(hào)LATDQS并提供信號(hào)給與門AND5到AND8,并分別響應(yīng)于延遲時(shí)鐘信號(hào)DCLK將它們延遲一個(gè)時(shí)鐘周期。
與門AND5到AND8分別對(duì)D觸發(fā)器58-1到58-4的輸出信號(hào)和數(shù)據(jù)選通延時(shí)信號(hào)LATDQS執(zhí)行邏輯與操作以生成信號(hào)e1到e4。開(kāi)關(guān)59-1到59-4響應(yīng)于信號(hào)p1到p4生成信號(hào)e1到e4作為數(shù)據(jù)延時(shí)信號(hào)LATDQ。如果前同步周期信號(hào)PAM為“0001”,則信號(hào)p1被激活,以致開(kāi)關(guān)59-1被接通以生成信號(hào)e1作為數(shù)據(jù)延時(shí)信號(hào)LATDQ。即,D觸發(fā)器58-1和與門AND5將數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活時(shí)間點(diǎn)延遲一個(gè)時(shí)鐘周期以生成信號(hào)e1,而D觸發(fā)器58-2和與門AND6進(jìn)一步將數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活時(shí)間點(diǎn)延遲一個(gè)時(shí)鐘周期(二個(gè)時(shí)鐘周期的凈延遲(net delay))以生成信號(hào)e2。以這種方式,可以將數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活時(shí)間點(diǎn)延遲總共四個(gè)時(shí)鐘周期。如果信號(hào)p2被激活,則開(kāi)關(guān)59-2被接通以生成信號(hào)e2作為數(shù)據(jù)延時(shí)信號(hào)LATDQ。在此時(shí)生成的數(shù)據(jù)延時(shí)信號(hào)LATDQ是通過(guò)將數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活時(shí)間點(diǎn)延遲兩個(gè)時(shí)鐘周期而生成的,并且其是數(shù)據(jù)延時(shí)信號(hào)LATDQ的激活周期比數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活周期小兩個(gè)時(shí)鐘周期的信號(hào)。
圖6A是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2到5所示的延時(shí)信號(hào)生成電路的操作的時(shí)序圖。具體來(lái)講,圖6A是說(shuō)明在一組特定的假定而非限定性的數(shù)據(jù)的前后關(guān)系(context)中半導(dǎo)體存儲(chǔ)器件6的操作的時(shí)序圖,其中CAS延時(shí)信號(hào)CL被設(shè)置為“1010”、脈沖串長(zhǎng)度信號(hào)BL被設(shè)置為“0100”、而前同步周期信號(hào)PAM被設(shè)置“0010”,即,CAS延時(shí)被設(shè)置為10、脈沖串長(zhǎng)度被設(shè)置為4、而前同步周期被設(shè)置為2。
在圖6A,當(dāng)起始時(shí)間PSTART被激活之后經(jīng)過(guò)了時(shí)間tRS1時(shí)生成延遲時(shí)鐘信號(hào)DCLK,并且在經(jīng)過(guò)了時(shí)間tRS2時(shí)生成緩沖時(shí)鐘信號(hào)PCLK。在時(shí)間tRS1和時(shí)間tRS2之間的差是時(shí)間“tSAC+tREAD”。這里,時(shí)間tREAD代表直到命令解碼器在其接收到代表讀取命令的命令信號(hào)CMD之后成生讀取信號(hào)PREAD的時(shí)間。時(shí)間tR代表直到響應(yīng)于延遲時(shí)鐘信號(hào)DCLK生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的時(shí)間,而時(shí)間tAC代表直到響應(yīng)于延遲時(shí)鐘信號(hào)DCLK生成數(shù)據(jù)選通信號(hào)DQS的時(shí)間,而時(shí)間tSAC代表時(shí)間tAC和時(shí)間tS的和,并代表延遲時(shí)鐘信號(hào)DCLK超前時(shí)鐘信號(hào)CLK的時(shí)間。
延遲器52將起始時(shí)間PSTART延遲時(shí)間“tSAC+tREAD”以生成延遲的起始時(shí)間PSTART′。解碼器41-8解碼控制信號(hào)CON1“1000”以激活移位控制信號(hào)CL8。移位寄存器40響應(yīng)于延遲的起始信號(hào)PSTART′被初始為“10...0”,并且當(dāng)開(kāi)關(guān)41-4被接通時(shí),響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK一個(gè)比特接一個(gè)比特地執(zhí)行移位操作,由此生成信號(hào)s1到s8。
如圖6A所示,順序地激活信號(hào)s1到s8。移位寄存器48響應(yīng)于起始信號(hào)PSTART被初始為“10...0”,并且當(dāng)開(kāi)關(guān)49-4被接通時(shí),響應(yīng)于延遲時(shí)鐘信號(hào)DCLK,D觸發(fā)器48-1到48-8一個(gè)比特接一個(gè)比特地執(zhí)行移位操作,由此順序地激活信號(hào)t1到t8。當(dāng)開(kāi)關(guān)42-4(未示出)被信號(hào)s4接通時(shí),讀取信號(hào)READ被存儲(chǔ)在寄存器44中,因此寄存器44生成輸出信號(hào)r1到r11“0001000000”。這個(gè)信號(hào)被維持,直到下一個(gè)信號(hào)s4被激活。當(dāng)開(kāi)關(guān)46-4響應(yīng)于信號(hào)t4被接通時(shí),存儲(chǔ)在寄存器44中的輸出信號(hào)r4“1”使得延時(shí)信號(hào)LAT變?yōu)椤?”。即,延時(shí)信號(hào)LAT響應(yīng)于信號(hào)t4在一個(gè)時(shí)鐘周期期間被激活。
編碼器56-5編碼控制信號(hào)CON2“1000”以激活信號(hào)b1到b3。D觸發(fā)器56-1和與門AND1將延時(shí)信號(hào)LAT延遲一個(gè)時(shí)鐘周期以生成信號(hào)LATD1,D觸發(fā)器56-2和與門AND2將信號(hào)LATD1延遲一個(gè)時(shí)鐘周期以生成信號(hào)LATD2,而D觸發(fā)器56-3和與門AND3將信號(hào)LATD2延遲一個(gè)時(shí)鐘周期以生成信號(hào)LATD3?;蜷TOR1對(duì)延時(shí)信號(hào)LAT和信號(hào)LATD1到LATD3執(zhí)行邏輯和(l0gical sum)以生成數(shù)據(jù)選通延時(shí)信號(hào)LATDQS,其將延時(shí)信號(hào)LAT的激活周期擴(kuò)展三個(gè)時(shí)鐘周期。解碼器59-5解碼前同步周期信號(hào)PAM“0010”以激活信號(hào)p2。D觸發(fā)器58-1和與門AND5將數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活周期延遲一個(gè)時(shí)鐘周期以生成信號(hào)e1,而D觸發(fā)器58-2和與門AND6將信號(hào)e1的激活時(shí)間點(diǎn)延遲一個(gè)時(shí)鐘周期以生成信號(hào)e2。開(kāi)關(guān)59-2響應(yīng)于信號(hào)p2生成信號(hào)e2作為數(shù)據(jù)延時(shí)信號(hào)LATDQ。
從而,數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活時(shí)間點(diǎn)被延遲對(duì)應(yīng)前同步時(shí)鐘周期PAM的周期以激活數(shù)據(jù)延時(shí)信號(hào)LATDQ。所以,響應(yīng)于數(shù)據(jù)選通延時(shí)信號(hào)LATDQS生成數(shù)據(jù)選通信號(hào)DQS,該數(shù)據(jù)選通信號(hào)DQS在與數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活周期相同的時(shí)間周期期間與時(shí)鐘信號(hào)CLK同步。并且,在數(shù)據(jù)延時(shí)信號(hào)LATDQ的激活期間內(nèi)同步于時(shí)鐘信號(hào)CLK的上升和下降沿,順序地生成四個(gè)數(shù)據(jù)DQ。如圖6A所示,數(shù)據(jù)選通信號(hào)DQS展示了以下?tīng)顟B(tài),即,包括在兩個(gè)時(shí)鐘周期的時(shí)間周期tPAM期間生成的前同步狀態(tài)和在兩個(gè)時(shí)鐘周期的時(shí)間周期tDS內(nèi)生成的選通狀態(tài)。
圖6B是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2到5所示的延時(shí)信號(hào)生成電路的操作的時(shí)序圖。具體來(lái)講,圖6B是說(shuō)明在一組特定的假定(非限定性)的數(shù)據(jù)的前后關(guān)系中半導(dǎo)體存儲(chǔ)器件6的操作的時(shí)序圖,其中CAS延時(shí)信號(hào)CL被設(shè)置為“1010”、脈沖串長(zhǎng)的信號(hào)BL被設(shè)置為“0100”、并且前同步周期信號(hào)PAM被設(shè)置為“0011”,即,CAS延時(shí)被設(shè)置為10、脈沖串長(zhǎng)度被設(shè)置為4、而前同步周期被設(shè)置為3。
在圖6B中,如圖6A所示,生成了信號(hào)PSTART、PSTART′、DCLK、PCLK和PREAD。
在圖6B中,解碼器41-8解碼控制信號(hào)CON1“0111”以激活移位控制信號(hào)CL8。移位寄存器40響應(yīng)于延遲的起始信號(hào)PSTART′被初始為“10...0”,并且當(dāng)開(kāi)關(guān)41-3被接通時(shí),D觸發(fā)器40-1到40-7響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK一個(gè)比特接一個(gè)比特地執(zhí)行移位操作,由此生成信號(hào)s1到s7。如圖6B所示,順序地激活信號(hào)s1到s7。移位寄存器48響應(yīng)于起始信號(hào)PSTART被初始為“10...0”,并且當(dāng)開(kāi)關(guān)49-3被接通時(shí),D觸發(fā)器48-1到48-7響應(yīng)于延遲時(shí)鐘信號(hào)DCLK一個(gè)比特接一個(gè)比特地執(zhí)行移位操作,由此順序地激活信號(hào)t1到t7。當(dāng)開(kāi)關(guān)42-4(未示出)被信號(hào)s4接通時(shí),讀取信號(hào)READ被存儲(chǔ)在寄存器44中,并因此寄存器44生成輸出信號(hào)r1到r11“0001000000”。這個(gè)信號(hào)被維持,直到下一個(gè)信號(hào)s4被激活。當(dāng)開(kāi)關(guān)46-4響應(yīng)于信號(hào)t4被接通時(shí),存儲(chǔ)在寄存器44中的輸出信號(hào)r4“1”使得延時(shí)信號(hào)LAT變?yōu)椤?”。即,延時(shí)信號(hào)LAT響應(yīng)于信號(hào)t4在一個(gè)時(shí)鐘周期內(nèi)被激活,并且比圖6A的延時(shí)信號(hào)LAT早一個(gè)時(shí)鐘周期被激活。
接著圖6B的討論,編碼器56-5編碼控制信號(hào)CON2“1010”以激活信號(hào)b1到b4。結(jié)果,數(shù)據(jù)選通延時(shí)信號(hào)LATDQS在早于圖6A的數(shù)據(jù)選通延時(shí)信號(hào)LATDQS一個(gè)時(shí)鐘周期被激活,在與圖6A的數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的相同時(shí)間點(diǎn)被去激活。解碼器59-5解碼前同步信號(hào)PAM“0011”以激活信號(hào)p3。開(kāi)關(guān)59-3響應(yīng)于信號(hào)p3生成信號(hào)e3作為數(shù)據(jù)延時(shí)信號(hào)LATDQ。從而,數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的激活時(shí)間點(diǎn)被延遲對(duì)應(yīng)前同步時(shí)鐘周期PAM的時(shí)鐘周期,以激活數(shù)據(jù)延時(shí)信號(hào)LATDQ。如圖6B所示,數(shù)據(jù)選通信號(hào)DQS展示以下?tīng)顟B(tài),即,包括在三個(gè)時(shí)鐘周期的時(shí)間周期tPAM期間生成的前同步狀態(tài)和在兩個(gè)時(shí)鐘周期的時(shí)間周期tDS期間生成的選通狀態(tài)。
如圖6A和6B中所見(jiàn),可以通過(guò)改變前同步周期信號(hào)PAM來(lái)改變數(shù)據(jù)選通延時(shí)信號(hào)LATDQS的前同步狀態(tài)的生成周期。
圖7是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖2的延時(shí)信號(hào)生成電路26的另一個(gè)版本26′的框圖。
圖7的延時(shí)信號(hào)生成電路26′包括延時(shí)信號(hào)生成器100和延時(shí)信號(hào)生成器200。延時(shí)信號(hào)生成器100被這樣配置相對(duì)于圖2的延時(shí)信號(hào)生成器38的配置,第一和第二控制信號(hào)生成器50和54被去除。而延時(shí)信號(hào)生成器200被基本上以與圖2的延時(shí)信號(hào)生成器30相同的配置來(lái)配置。
圖7的延時(shí)信號(hào)生成電路26′被這樣配置,即延時(shí)信號(hào)生成器100和延時(shí)信號(hào)生成器200相互分離。
圖2和7的相同的附圖標(biāo)號(hào)表示相同的部分,并且執(zhí)行相同的操作,因此其描述將被省略。
對(duì)于延時(shí)信號(hào)生成器100,CAS延時(shí)信號(hào)CL被施加到移位寄存器40作為第一控制信號(hào)。即,信號(hào)生成電路100生成數(shù)據(jù)延時(shí)信號(hào)LATDQ,其在對(duì)應(yīng)CAS延時(shí)信號(hào)CL的時(shí)鐘周期的延遲之后被激活而不管前同步周期信號(hào)PAM,并且在對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)BL的時(shí)鐘周期的時(shí)間之后被去激活。
數(shù)據(jù)選通延時(shí)信號(hào)生成電路200執(zhí)行與圖2的延時(shí)信號(hào)生成器38相同的操作。
圖8是說(shuō)明(根據(jù)本發(fā)明的示例實(shí)施例的)圖7的延時(shí)信號(hào)生成電路26′的操作的時(shí)序圖。具體來(lái)講,圖7是說(shuō)明在一組特定的假定的數(shù)據(jù)的前后關(guān)系中半導(dǎo)體存儲(chǔ)器件(對(duì)應(yīng)于圖1中的半導(dǎo)體存儲(chǔ)器件6,雖然包括延時(shí)信號(hào)生成電路26′而不是延時(shí)信號(hào)生成電路26)的操作的時(shí)序圖,其中,CAS延時(shí)信號(hào)CL被設(shè)置為“1010”、脈沖串長(zhǎng)度信號(hào)BL被設(shè)置為“0100”、并且前同步周期信號(hào)PAM被設(shè)置為“0010”,即,CAS延時(shí)被設(shè)置為10、脈沖串長(zhǎng)度被設(shè)置為4、而前同步周期被設(shè)置為2。
延時(shí)信號(hào)生成器200的操作時(shí)序(timing)與圖6A的時(shí)序圖相同,因此圖8相對(duì)于圖6A是簡(jiǎn)略的。
相對(duì)于圖8,延時(shí)信號(hào)生成器200的第一控制信號(hào)生成電路50生成CAS延時(shí)信號(hào)CL“1010”作為控制信號(hào)CON1。移位寄存器40響應(yīng)于延遲的起始信號(hào)PSTART′被初始為“10...0”,并響應(yīng)于緩沖的時(shí)鐘信號(hào)PCLK一個(gè)比特接一個(gè)比特地執(zhí)行移位操作以生成信號(hào)s1到s10。與圖6A的時(shí)序圖類似,信號(hào)s1到s10被順序地激活。當(dāng)信號(hào)s4被激活時(shí),讀取信號(hào)PREAD被存儲(chǔ)在寄存器44中,并且生成輸出信號(hào)r1到r11“00010000000”。這個(gè)信號(hào)被維持,直到下一個(gè)信號(hào)s1被激活。移位寄存器48響應(yīng)于起始信號(hào)PSTART被初始為“10...0”,并響應(yīng)于延遲時(shí)鐘信號(hào)DCLK一個(gè)比特接一個(gè)比特地執(zhí)行移位操作以順序地激活信號(hào)t1到t10。編碼器56-5編碼控制信號(hào)CON2“1000”以激活信號(hào)b1到b3。D觸發(fā)器56-1和與門AND1將延時(shí)信號(hào)LAT延遲一個(gè)時(shí)鐘周期以生成信號(hào)LATD1。因此,或門OR1對(duì)延時(shí)信號(hào)LAT和信號(hào)LATD1執(zhí)行邏輯和以生成數(shù)據(jù)延時(shí)信號(hào)LATDQ,該數(shù)據(jù)延時(shí)信號(hào)LATDQ將延時(shí)信號(hào)LAT的激活周期擴(kuò)展一個(gè)時(shí)鐘周期。并且,響應(yīng)于數(shù)據(jù)延時(shí)信號(hào)LATDQ、在與數(shù)據(jù)延時(shí)信號(hào)LATDQ的激活期間相同的周期期間同步于時(shí)鐘信號(hào)CLK的上升和下降沿,順序地生成四個(gè)數(shù)據(jù)DQ。
上述示例實(shí)施例已經(jīng)描述了以雙倍數(shù)據(jù)速率操作的半導(dǎo)體存儲(chǔ)器件,但是本發(fā)明的另一個(gè)實(shí)施例可以被應(yīng)用到以單倍數(shù)據(jù)率或四倍數(shù)據(jù)速率或更高數(shù)據(jù)速率操作的半導(dǎo)體存儲(chǔ)器件。
如上所述,根據(jù)本發(fā)明的一個(gè)或多個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件可以根據(jù)操作頻率改變前同步周期。
如上所述,根據(jù)本發(fā)明的兩個(gè)或多個(gè)相應(yīng)的實(shí)施例的半導(dǎo)體存儲(chǔ)器件和延時(shí)信號(hào)生成方法可以根據(jù)操作頻率改變數(shù)據(jù)選通延時(shí)信號(hào)的前同步狀態(tài)的生成周期,由此改善半導(dǎo)體存儲(chǔ)器件的操作可靠性。
利用如此描述的本發(fā)明的一些示例實(shí)施例,可見(jiàn)能夠以許多方式來(lái)改變同一方法。這樣的變化不應(yīng)當(dāng)被認(rèn)為是脫離了本發(fā)明的精神和范圍,并且所有的這些修改都是為了包括在本發(fā)明的范圍之內(nèi)。
權(quán)利要求
1.一種半導(dǎo)體存儲(chǔ)器件,包括存儲(chǔ)單元陣列,在寫操作期間存儲(chǔ)數(shù)據(jù),并在讀取操作期間輸出數(shù)據(jù);模式設(shè)置裝置,用于響應(yīng)于在模式設(shè)置操作期間接收的代碼信號(hào),設(shè)置CAS延時(shí)信號(hào)、脈沖串長(zhǎng)度信號(hào)、和前同步周期信號(hào);和延時(shí)信號(hào)生成裝置,用于生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在存儲(chǔ)于存儲(chǔ)單元陣列的數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活,并在將前同步周期信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期加到對(duì)應(yīng)前同步周期信號(hào)的周期而獲得的周期之后被去激活。
2.如權(quán)利要求1的器件,還包括命令解碼器,用于解碼外部命令信號(hào)以生成用于模式設(shè)置裝置的模式設(shè)置信號(hào)和用于讀取操作的讀取信號(hào)中的至少一個(gè);延遲鎖定環(huán),用于生成與外部時(shí)鐘信號(hào)同步的延遲時(shí)鐘信號(hào),并且在外部時(shí)鐘信號(hào)與延遲時(shí)鐘信號(hào)同步時(shí)生成起始信號(hào);和時(shí)鐘緩沖器,用于緩沖外部時(shí)鐘信號(hào)以生成緩沖的時(shí)鐘信號(hào)。
3.如權(quán)利要求2的器件,其中,所述延遲時(shí)鐘信號(hào)和緩沖的時(shí)鐘信號(hào)具有與外部時(shí)鐘信號(hào)相同的頻率,并且所述延遲時(shí)鐘信號(hào)在比所述緩沖的時(shí)鐘信號(hào)早的參考時(shí)間被生成。
4.如權(quán)利要求3的器件,其中,所述延時(shí)信號(hào)生成裝置包括延時(shí)信號(hào)生成器,其響應(yīng)于起始信號(hào)被初始化,并響應(yīng)于CAS延時(shí)信號(hào)、前同步周期信號(hào)、緩沖的時(shí)鐘信號(hào)、和延遲時(shí)鐘信號(hào)接收讀取命令,并且該延時(shí)信號(hào)生成器可操作地生成延時(shí)信號(hào),該延時(shí)信號(hào)在數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活;數(shù)據(jù)選通延時(shí)信號(hào)生成器,用于生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在將延時(shí)信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的周期之后被激活;和數(shù)據(jù)延時(shí)信號(hào)生成器,用于將數(shù)據(jù)選通延時(shí)信號(hào)的激活時(shí)間點(diǎn)延遲對(duì)應(yīng)前同步周期信號(hào)的周期以生成數(shù)據(jù)延時(shí)信號(hào)。
5.如權(quán)利要求4的器件,其中,所述延時(shí)信號(hào)生成器包括第一控制信號(hào)生成器,用于生成對(duì)應(yīng)通過(guò)從對(duì)應(yīng)CAS延時(shí)信號(hào)的周期減去對(duì)應(yīng)前同步周期信號(hào)的周期而獲得的周期的第一控制信號(hào);第二控制信號(hào)生成器,用于生成通過(guò)將對(duì)應(yīng)前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的第二控制信號(hào);延遲器,用于將起始信號(hào)延遲參考時(shí)間以生成延遲的起始信號(hào);第一移位寄存器,其中響應(yīng)于起始信號(hào)設(shè)置初始值,響應(yīng)于第一控制信號(hào)確定初始值的移位比特?cái)?shù)量,并響應(yīng)于緩沖的時(shí)鐘信號(hào)執(zhí)行移位操作以生成第一移位輸出信號(hào);第二移位寄存器,其中響應(yīng)于延遲的起始信號(hào)設(shè)置初始值,響應(yīng)于第一控制信號(hào)確定初始值的移位比特?cái)?shù)量,并響應(yīng)于延遲時(shí)鐘信號(hào)執(zhí)行移位操作以生成第二移位輸出信號(hào);第一開(kāi)關(guān),用于響應(yīng)于第一移位輸出信號(hào)傳送讀取信號(hào);寄存器,用于存儲(chǔ)從第一開(kāi)關(guān)輸出的信號(hào);和第二開(kāi)關(guān),用于響應(yīng)于第二移位輸出信號(hào)生成從寄存器輸出的信號(hào)作為延時(shí)信號(hào)。
6.如權(quán)利要求5的器件,其中,所述數(shù)據(jù)選通延時(shí)信號(hào)生成器包括編碼器,用于編碼與通過(guò)將對(duì)應(yīng)前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的周期相對(duì)應(yīng)的信號(hào);和脈沖寬度擴(kuò)展器,用于接收延時(shí)信號(hào),并響應(yīng)于延遲時(shí)鐘信號(hào)將延時(shí)信號(hào)擴(kuò)展與編碼器的輸出信號(hào)相對(duì)應(yīng)的周期。
7.如權(quán)利要求6的器件,其中,所述數(shù)據(jù)延時(shí)信號(hào)生成器包括解碼器,用于解碼前同步周期信號(hào);和脈沖寬度縮減器,用于接收數(shù)據(jù)選通延時(shí)信號(hào),并響應(yīng)于延遲時(shí)鐘信號(hào)將數(shù)據(jù)選通延時(shí)信號(hào)的激活時(shí)間點(diǎn)延遲對(duì)應(yīng)解碼器的輸出信號(hào)的周期,以便生成數(shù)據(jù)延時(shí)信號(hào)。
8.一種半導(dǎo)體存儲(chǔ)器件,包括存儲(chǔ)單元陣列,在寫操作期間存儲(chǔ)數(shù)據(jù),并在讀取操作期間輸出數(shù)據(jù);模式設(shè)置裝置,用于響應(yīng)于在模式設(shè)置操作期間接收的代碼信號(hào),設(shè)置CAS延時(shí)信號(hào)、脈沖串長(zhǎng)度信號(hào)、和前同步周期信號(hào);數(shù)據(jù)選通延時(shí)信號(hào)生成裝置,用于生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在存儲(chǔ)于存儲(chǔ)單元陣列的數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活,并在將前同步周期信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期加到對(duì)應(yīng)前同步周期信號(hào)的周期而獲得的周期之后被去激活;和數(shù)據(jù)延時(shí)信號(hào)生成裝置,用于將數(shù)據(jù)選通延時(shí)信號(hào)的激活周期的開(kāi)始延遲對(duì)應(yīng)前同步周期信號(hào)的周期。
9.如權(quán)利要求8的器件,還包括命令解碼器,用于解碼施加來(lái)生成用于模式設(shè)置操作的模式設(shè)置信號(hào)和用于讀取操作的讀取信號(hào)的至少一個(gè)的外部命令信號(hào);延遲鎖定環(huán),用于生成與外部時(shí)鐘信號(hào)同步的延遲時(shí)鐘信號(hào),并且在外部時(shí)鐘信號(hào)與延遲時(shí)鐘信號(hào)同步時(shí)生成起始信號(hào);和時(shí)鐘緩沖器,用于緩沖外部時(shí)鐘信號(hào)以生成緩沖的時(shí)鐘信號(hào)。
10.如權(quán)利要求9的器件,其中,所述延遲時(shí)鐘信號(hào)和緩沖的時(shí)鐘信號(hào)具有與外部時(shí)鐘信號(hào)相同的頻率,并且所述延遲時(shí)鐘信號(hào)在比所述緩沖的時(shí)鐘信號(hào)早的參考時(shí)間被生成。
11.如權(quán)利要求10的器件,其中,所述數(shù)據(jù)選通延時(shí)信號(hào)生成裝置包括延時(shí)信號(hào)生成器,其響應(yīng)于起始信號(hào)被初始化,并響應(yīng)于CAS延時(shí)信號(hào)、前同步周期信號(hào)、緩沖的時(shí)鐘信號(hào)、和延遲時(shí)鐘信號(hào)接收讀取命令,并且該延時(shí)信號(hào)生成器可操作地生成延時(shí)信號(hào),該延時(shí)信號(hào)在數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活;和數(shù)據(jù)選通延時(shí)信號(hào)生成器,用于生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在將延時(shí)信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的周期之后被去激活。
12.如權(quán)利要求11的器件,其中,所述延時(shí)信號(hào)生成器包括第一控制信號(hào)生成器,用于生成對(duì)應(yīng)通過(guò)從對(duì)應(yīng)CAS延時(shí)信號(hào)的周期減去對(duì)應(yīng)前同步周期信號(hào)的周期而獲得的周期的第一控制信號(hào);第二控制信號(hào)生成器,用于生成通過(guò)將對(duì)應(yīng)前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的第二控制信號(hào);延遲器,用于將起始信號(hào)延遲參考時(shí)間以生成延遲的起始信號(hào);第一移位寄存器,其中響應(yīng)于起始信號(hào)設(shè)置初始值,響應(yīng)于第一控制信號(hào)確定初始值的移位比特?cái)?shù)量,并響應(yīng)于緩沖的時(shí)鐘信號(hào)執(zhí)行移位操作以生成第一移位輸出信號(hào);第二移位寄存器,其中響應(yīng)于延遲的起始信號(hào)設(shè)置初始值,響應(yīng)于第一控制信號(hào)確定初始值的移位比特?cái)?shù)量,并響應(yīng)于延遲時(shí)鐘信號(hào)執(zhí)行移位操作以生成第二移位輸出信號(hào);第一開(kāi)關(guān),用于響應(yīng)于第一移位輸出信號(hào)來(lái)傳送讀取信號(hào);寄存器,用于存儲(chǔ)從第一開(kāi)關(guān)輸出的信號(hào);和第二開(kāi)關(guān),用于響應(yīng)于第二移位輸出信號(hào)生成從寄存器輸出的信號(hào)作為延時(shí)信號(hào)。
13.如權(quán)利要求12的器件,其中,所述數(shù)據(jù)選通延時(shí)信號(hào)生成器包括編碼器,用于編碼與通過(guò)將前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的周期相對(duì)應(yīng)的信號(hào);和脈沖寬度擴(kuò)展器,用于接收延時(shí)信號(hào),并響應(yīng)于延遲時(shí)鐘信號(hào)將延時(shí)信號(hào)擴(kuò)展與編碼器的輸出信號(hào)相對(duì)應(yīng)的周期。
14.如權(quán)利要求8的器件,其中,所述數(shù)據(jù)延時(shí)信號(hào)生成器包括第一控制信號(hào)生成器,用于生成對(duì)應(yīng)CAS延時(shí)信號(hào)的第一控制信號(hào);第二控制信號(hào)生成器,用于在對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期生成第二控制信號(hào);延遲器,用于將起始信號(hào)延遲參考時(shí)間以生成延遲的起始信號(hào);第一移位寄存器,其中,響應(yīng)于起始信號(hào)設(shè)置初始值,響應(yīng)于第一控制信號(hào)確定初始值的移位比特?cái)?shù)量,并響應(yīng)于緩沖的時(shí)鐘信號(hào)執(zhí)行移位操作以生成第一移位輸出信號(hào);第二移位寄存器,其中,響應(yīng)于延遲的起始信號(hào)設(shè)置初始值,響應(yīng)于第一控制信號(hào)確定初始值的移位比特?cái)?shù)量,并響應(yīng)于延遲時(shí)鐘信號(hào)執(zhí)行移位操作以生成第二移位輸出信號(hào);第一開(kāi)關(guān),用于響應(yīng)于第一移位輸出信號(hào)來(lái)傳送讀取信號(hào);寄存器,用于存儲(chǔ)從第一開(kāi)關(guān)輸出的信號(hào);第二開(kāi)關(guān),用于響應(yīng)于第二移位輸出信號(hào)來(lái)生成從寄存器輸出的信號(hào)作為延時(shí)信號(hào);和脈沖寬度擴(kuò)展器,響應(yīng)于延時(shí)信號(hào)而激活,并將延時(shí)信號(hào)的激活周期擴(kuò)展與脈沖長(zhǎng)度信號(hào)相對(duì)應(yīng)的周期。
15.一種半導(dǎo)體存儲(chǔ)器件的延時(shí)信號(hào)生成方法,該方法包括響應(yīng)于在模式設(shè)置操作期間的代碼信號(hào)來(lái)設(shè)置CAS延時(shí)信號(hào)、脈沖串長(zhǎng)度信號(hào)、和前同步周期信號(hào);和生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在存儲(chǔ)于存儲(chǔ)單元陣列的數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活,并在將前同步周期信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期加到對(duì)應(yīng)前同步周期信號(hào)的周期而獲得的周期之后被去激活;將數(shù)據(jù)選通延時(shí)信號(hào)的激活周期的開(kāi)始延遲對(duì)應(yīng)前同步周期信號(hào)的周期以生成數(shù)據(jù)延時(shí)信號(hào)。
16.如權(quán)利要求15的方法,其中,所述延遲時(shí)鐘信號(hào)和緩沖的時(shí)鐘信號(hào)具有與外部時(shí)鐘信號(hào)相同的頻率,并且所述延遲時(shí)鐘信號(hào)在比所述緩沖的時(shí)鐘信號(hào)早的參考時(shí)間被生成。
17.如權(quán)利要求15所述的方法,還包括解碼外部命令信號(hào)以生成用于模式設(shè)置操作的模式設(shè)置信號(hào)和用于讀取操作的讀取信號(hào)中的至少一個(gè);生成與外部時(shí)鐘信號(hào)同步的延遲時(shí)鐘信號(hào),并且在外部時(shí)鐘信號(hào)與延遲時(shí)鐘信號(hào)同步時(shí)生成起始信號(hào);和緩沖外部時(shí)鐘信號(hào)以生成緩沖的時(shí)鐘信號(hào)。
18.如權(quán)利要求17的方法,其中,所述延時(shí)信號(hào)生成步驟包括響應(yīng)于起始信號(hào)而初始化,并響應(yīng)于CAS延時(shí)信號(hào)、前同步周期信號(hào)、緩沖的時(shí)鐘信號(hào)、和延遲時(shí)鐘信號(hào)接收讀取命令,由此生成延時(shí)信號(hào),該延時(shí)信號(hào)在數(shù)據(jù)在對(duì)應(yīng)CAS延時(shí)信號(hào)的周期被輸出到外部部分之前早于對(duì)應(yīng)前同步周期信號(hào)的周期被激活;生成數(shù)據(jù)選通延時(shí)信號(hào),該數(shù)據(jù)選通延時(shí)信號(hào)在將延時(shí)信號(hào)的激活周期維持了通過(guò)將對(duì)應(yīng)前同步周期信號(hào)的周期加到對(duì)應(yīng)脈沖串長(zhǎng)度信號(hào)的周期而獲得的周期之后被去激活;和將數(shù)據(jù)選通延時(shí)信號(hào)的激活時(shí)間點(diǎn)延遲對(duì)應(yīng)前同步周期信號(hào)的周期以生成數(shù)據(jù)延時(shí)信號(hào)。
全文摘要
公開(kāi)了一種延時(shí)信號(hào)生成方法和相應(yīng)的半導(dǎo)體存儲(chǔ)器件。該方法包括接收用于半導(dǎo)體存儲(chǔ)器件的時(shí)鐘信號(hào);接收模式特性信號(hào);提供DQS;并根據(jù)模式特性信號(hào)調(diào)節(jié)DQS的前同步狀態(tài)的持續(xù)時(shí)間,以增進(jìn)DQS的選通狀態(tài)與時(shí)鐘信號(hào)的一致性。
文檔編號(hào)G11C11/40GK1862703SQ200610077358
公開(kāi)日2006年11月15日 申請(qǐng)日期2006年4月29日 優(yōu)先權(quán)日2005年5月3日
發(fā)明者樸光一, 全永鉉, 張星珍, 宋鎬永 申請(qǐng)人:三星電子株式會(huì)社