亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

調(diào)整取樣時鐘相位與同步信號預(yù)測時序的方法及其裝置的制作方法

文檔序號:6763539閱讀:173來源:國知局
專利名稱:調(diào)整取樣時鐘相位與同步信號預(yù)測時序的方法及其裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種處理光盤讀取信號的方法及其裝置,同步涉及一種比較取樣數(shù)據(jù)與同步模式來預(yù)測光盤讀取信號的同步信號以及調(diào)整光盤讀取信號的取樣相位的方法及其裝置。
背景技術(shù)
在通信系統(tǒng)中,傳送端為了將每個幀(frame)對齊,通常加上一同步模式(synchronization pattern)來傳送信號,而接收端在接收信號時,則利用獲取(acquisition)或跟蹤(tracking)等方式來尋找該同步模式,再對該同步模式之后的數(shù)據(jù)進(jìn)行譯碼處理。以數(shù)字通用盤(Digital Versatile Disc,DVD)為例,DVD所使用的同步模式是連續(xù)十四個邏輯值為1的信號,而DVD播放器在譯碼DVD信號時,則不斷將DVD信號與十四個連續(xù)邏輯值為1的同步模式進(jìn)行比較,以找出DVD信號中所包含的同步模式,再將同步模式之后的幀信號進(jìn)行譯碼處理。
在通信系統(tǒng)中,接收端利用取樣時鐘來取樣模擬信號,再利用信號電平(level)將取樣信號轉(zhuǎn)換為數(shù)字信號以進(jìn)行數(shù)字信號處理,然而,信號抖動(jitter)會造成取樣時鐘無法依據(jù)理想時序來取樣模擬信號,因而造成取樣信號的取樣值偏離理想值,亦即使通信系統(tǒng)的位錯誤率(bit error rate)提高。以DVD系統(tǒng)為例,DVD系統(tǒng)使用連續(xù)十四個邏輯值為1的信號來做為同步模式,并使用運行長度有限(run-length limited,RLL)碼來進(jìn)行調(diào)制編碼。當(dāng)信號抖動驅(qū)使取樣時鐘不在準(zhǔn)確的時序(亦即取樣時鐘的相位產(chǎn)生偏移)進(jìn)行取樣時,取樣信號因而被判斷為錯誤的信號電平,因而影響光盤讀取信號的同步信號或影響光盤讀取信號的解調(diào)處理,甚至可能導(dǎo)致光盤讀取信號無法順利地完成解調(diào)。

發(fā)明內(nèi)容
因此,本發(fā)明是提供一種經(jīng)由光盤讀取信號調(diào)整取樣時鐘的相位與同步信號的預(yù)測時序的方法及其裝置,以解決上述問題。
根據(jù)本發(fā)明的實施例,其是揭露一種用于光儲存裝置的同步信號檢測裝置,其包含有取樣模塊,用于使用取樣時鐘取樣光盤讀取信號來產(chǎn)生多個取樣數(shù)據(jù);比較模塊,電連接于該取樣模塊,用于比較這些取樣數(shù)據(jù)與預(yù)定同步模式,產(chǎn)生比較結(jié)果,并在預(yù)定時間間隔后,再進(jìn)行上述比較動作,產(chǎn)生另一比較結(jié)果;以及一調(diào)整模塊,電連接于該比較模塊,用以統(tǒng)計上述的這些比較結(jié)果,再依據(jù)統(tǒng)計結(jié)果調(diào)整該取樣時鐘的相位。
此外,根據(jù)本發(fā)明的實施例,其另揭露一種用于光儲存裝置的同步信號檢測方法,其包含有使用一取樣時鐘取樣一光盤讀取信號來產(chǎn)生多個取樣數(shù)據(jù);比較這些取樣數(shù)據(jù)與一預(yù)定同步模式,產(chǎn)生一比較結(jié)果,并在一預(yù)定時間間隔后,再進(jìn)行上述比較動作,產(chǎn)生另一比較結(jié)果;以及統(tǒng)計上述的這些比較結(jié)果,并依據(jù)統(tǒng)計的結(jié)果調(diào)整輸出該同步信號的時序。


圖1為本發(fā)明取樣相位調(diào)整裝置以及同步信號檢測裝置應(yīng)用于一光驅(qū)的示意圖。
圖2為圖1所示的取樣相位調(diào)整裝置以及同步信號檢測裝置的操作流程圖。
圖3為圖1所示的取樣時鐘、儲存時鐘與同步信號的時序圖。
圖4為圖1所示的比較模塊的功能方塊示意圖。
圖5為圖1所示的儲存單元的示意圖。
圖6為圖5所示的寄存器與相對應(yīng)計算值的示意圖。
圖7是圖1所示的取樣相位調(diào)整裝置中調(diào)整模塊所產(chǎn)生的平均計算值的示意圖。
附圖符號說明10 光驅(qū)12 模擬濾波器14 限幅器16 非對稱補償模塊18 鎖相環(huán)
20 取樣相位調(diào)整裝置22 延遲單元22 取樣模塊26 后置處理模塊30 同步信號檢測裝置32 比較模塊26 儲存單元36、38 調(diào)整模塊40、46 延遲單元42 加法器44 減法器50、52、54、56、58 寄存器具體實施方式
請參考圖1,圖1為本發(fā)明取樣相位調(diào)整裝置20以及同步信號檢測裝置30應(yīng)用于一光驅(qū)10的示意圖。光驅(qū)10由外部輸入一輸入信號Sin(例如由一光盤所讀取的EFM數(shù)據(jù)),模擬濾波器12可對輸入信號Sin進(jìn)行濾波處理以產(chǎn)生一濾波信號S,限幅器14依據(jù)一限幅電平(slice level)將濾波信號S轉(zhuǎn)換為一相對應(yīng)的限幅信號S’。此外,非對稱補償模塊16是連接至限幅器14以形成一反饋,用于將限幅信號S’的直流偏移(DC offset)移除,亦即可校正限幅器14的限幅電平來達(dá)到降低直流偏移的目的,而鎖相環(huán)18則依據(jù)限幅信號S’產(chǎn)生一相對應(yīng)的取樣時鐘CLK。取樣相位調(diào)整裝置20用于調(diào)整取樣時鐘CLK取樣限幅信號S’的取樣相位,其包含有一延遲單元22、一取樣模塊24以及一調(diào)整模塊38。同步信號檢測裝置30用于檢測輸入信號Sin之中的同步信號,其包含有一比較模塊32、一儲存單元34以及一調(diào)整模塊36。本實施例中,取樣模塊24利用取樣時鐘CLK’來取樣限幅信號S’以產(chǎn)生取樣數(shù)據(jù)D,再由后置處理(post-processing)模塊26進(jìn)行后置處理。
請參考圖2,圖2為圖1所示的取樣相位調(diào)整裝置20以及同步信號檢測裝置30的操作流程圖。調(diào)整取樣相位裝置20以及同步信號檢測裝置30的運作詳述如下步驟100取樣模塊24依據(jù)取樣時鐘CLK′對限幅信號S’不斷地進(jìn)行取樣以依序產(chǎn)生多個取樣數(shù)據(jù)D;步驟102比較模塊32將多個取樣數(shù)據(jù)D與一同步模式比較以產(chǎn)生一第一同步信號;步驟104比較模塊32依據(jù)該第一同步信號預(yù)測下一第二同步信號的時序;步驟106在第二同步信號的時序之前,比較模塊32使用對應(yīng)多個比較時段的多個取樣數(shù)據(jù)與該同步模式進(jìn)行比較以產(chǎn)生多個計算值V;步驟108儲存單元34依據(jù)一儲存時鐘CLKsv儲存該多個計算值V;步驟110調(diào)整模塊36依據(jù)儲存單元34所儲存的計算值V來預(yù)測下一第三同步信號SYNC的時序;以及步驟112調(diào)整模塊36利用儲存單元34所儲存的計算值V來驅(qū)動延遲單元22,以調(diào)整取樣時鐘CLK’取樣限幅信號S’的取樣相位。
請參考圖3,圖3為圖1所示的取樣時鐘CLK’、儲存時鐘CLKsv與同步信號SYNC的時序圖。比較模塊32將取樣數(shù)據(jù)D與已知同步模式比較產(chǎn)生一同步信號SYNC1,并依據(jù)同步信號SYNC1來預(yù)測下一同步信號SYNC2的時序。本發(fā)明的最佳實施例是以DVD系統(tǒng)(亦即光驅(qū)10是一DVD光驅(qū))為例,所以,同步信號的間隔為1488個時鐘周期,因此,同步信號SYNC1的時序加上1488個取樣時鐘CLK的時鐘周期后理應(yīng)為同步信號SYNC2的時序。在本實施例中,比較模塊32在同步信號SYNC2之前的二個時鐘周期起,開始對取樣數(shù)據(jù)D與該同步模式進(jìn)行比較,并觸發(fā)(trigger)儲存時鐘CLKsv,而儲存單元34則依據(jù)儲存時鐘CLKsv來儲存比較模塊32比較產(chǎn)生的計算值V,即比較模塊32比較同步信號SYNC2的預(yù)定時序前后二時鐘周期之間(總共五個時鐘周期)的多個取樣數(shù)據(jù)D以分別產(chǎn)生五個計算值V,并儲存在儲存單元34之中。本實施例是依據(jù)取樣數(shù)據(jù)與預(yù)定同步模式的關(guān)聯(lián)性(correlation)來得到所要的計算值,亦即該計算值是代表取樣數(shù)據(jù)與預(yù)定同步模式之間的相似度,其操作詳述于后。
請參考圖4,圖4為圖1所示的比較模塊32的功能方塊示意圖。比較模塊32包含有多個序列串接的延遲單元(delay unit)40a、40b、40c、40d,一加法器42,一減法器44,以及一延遲單元46。在本實施例中,輸入信號Sin是一符合DVD規(guī)格的信號,因此比較模塊32使用十四個串接的延遲單元40來比較具有十四個連續(xù)邏輯值“1”的同步模式。因此,比較模塊32的功能即為與十四個連續(xù)邏輯值“1”的同步模式做關(guān)聯(lián)性(correlation)運算以計算關(guān)連性數(shù)值(亦即計算值V),所以實際上比較模塊32會設(shè)置14個串接的延遲單元,然而,在不影響本發(fā)明技術(shù)揭露之下,圖4中僅顯示4個延遲單元40a、40b、40c、40d。多個取樣數(shù)據(jù)D是依序輸入比較模塊32,假設(shè)延遲單元40a、40b、40c、40d、46所保持的初始值均為”0”,因此當(dāng)一取樣數(shù)據(jù)D1輸入延遲單元40a時,延遲單元40a會保持取樣數(shù)據(jù)D1,另外,加法器42的輸出數(shù)據(jù)A是取樣數(shù)據(jù)D1,且減法器44的輸出數(shù)據(jù)C亦為取樣數(shù)據(jù)D1;當(dāng)下一取樣數(shù)據(jù)D2輸入延遲單元40a時,延遲單元40a會先將原先的取樣數(shù)據(jù)D1傳遞至下一延遲單元40b,然后才紀(jì)錄取樣數(shù)據(jù)D2,亦即此時延遲單元40a、40b分別保持取樣數(shù)據(jù)D1、D2,另外,由于延遲單元46目前紀(jì)錄取樣數(shù)據(jù)D1,因此加法器42的輸出數(shù)據(jù)A是取樣數(shù)據(jù)D1與取樣數(shù)據(jù)D2的總和,且減法器44的輸出數(shù)據(jù)C亦為取樣數(shù)據(jù)D1與取樣數(shù)據(jù)D2的總和,所以延遲單元46便會更新其儲存值而記錄取樣數(shù)據(jù)D1與取樣數(shù)據(jù)D2的總和。所以,當(dāng)14個取樣數(shù)據(jù)D1-D14輸入比較模塊32后,圖4所示的延遲單元40a、40b、40c、40d便會分別紀(jì)錄取樣數(shù)據(jù)D14、D13、D2、D1,且延遲單元46會記錄取樣數(shù)據(jù)D1-D14的總和。當(dāng)下一取樣數(shù)據(jù)D15輸入比較模塊32時,加法器的輸出數(shù)據(jù)A是取樣數(shù)據(jù)D1-D15的總和,而延遲單元40d會將其原本的取樣數(shù)據(jù)D1輸出(亦即輸出數(shù)據(jù)B),所以減法器44的輸出數(shù)據(jù)C便成為取樣數(shù)據(jù)D2-D15的總和,并進(jìn)一步地更新延遲單元46的儲存值(亦即計算值V),請注意,圖4所示的延遲單元40a、40b、40c、40d最后是分別紀(jì)錄取樣數(shù)據(jù)D15、D14、D3、D2。所以,對于每連續(xù)14個取樣數(shù)據(jù)而言,比較模塊32便可計算出對應(yīng)該14個取樣數(shù)據(jù)的比較時段的計算值V。
請參考圖5,圖5為圖1所示的儲存單元34的示意圖。儲存單元34包含有多個寄存器50、52、54、56、58,其是依據(jù)一儲存時鐘CLKsv來分別儲存比較模塊32依序五比較時段所產(chǎn)生的五個計算值V,其中寄存器54所對應(yīng)的比較時段的起始時間是寄存器50、52、54、56、58所分別對應(yīng)的多個比較時段的起始時間的中間數(shù)(median value)。請同時參考圖6與圖5,圖6為圖5所示的寄存器50、52、54、56、58與計算值的示意圖。為了便于說明,圖6的橫軸以代碼R-2、R-1、R0、R1、R2來分別代表寄存器50、52、54、56、58,而縱軸是寄存器50、52、54、56、58所記錄的計算值V(亦即本發(fā)明所稱的關(guān)連性值)。舉例來說,在理想操作環(huán)境下,在同步信號SYNC2的預(yù)定時序前二取樣時鐘周期時,比較模塊32所計算的計算值為12,并儲存在寄存器50中;在同步信號SYNC2的預(yù)定時序前一取樣時鐘周期時,比較模塊32所計算的計算值為13,并儲存在寄存器52中;在同步信號SYNC2的預(yù)定時序時,比較模塊32所計算的計算值為14,并儲存在寄存器54中,同理,由于計算值具有對稱性,比較模塊32在同步信號SYNC2的時序后一取樣時鐘周期與二取樣時鐘周期所分別計算的計算值分別為13與12,并分別儲存在寄存器56與寄存器58中。
本實施例,調(diào)整模塊36是利用儲存在寄存器50、52、54、56、58的計算值V來預(yù)測并校正下一同步信號SYNC3的時序。若依據(jù)同步信號SYNC1可正確預(yù)估同步信號SYNC2的時序時,則在寄存器50、52、54、56、58中,寄存器54會紀(jì)錄一最大值;若儲存單元34所儲存的最大值不在寄存器54之中時,可以利用該最大值所對應(yīng)的寄存器與寄存器54之間的偏移量,來得知目前同步信號SYNC2的時序偏移量(offset),并進(jìn)一步來校正下一同步信號SYNC3的預(yù)估時序。舉例來說,假設(shè)最大值是儲存在寄存器52之中,意謂使用同步信號SYNC1來預(yù)測同步信號SYNC2的時序時,同步信號SYNC2的預(yù)估時序是晚于同步信號SYNC2的實際時序達(dá)一個取樣時鐘周期,因此在使用同步信號SYNC2的預(yù)估時序來預(yù)測同步信號SYNC3的時序時,必須提早一個取樣時鐘周期來決定同步信號SYNC3的預(yù)估時序,亦即在同步信號SYNC2的預(yù)估時序后產(chǎn)生1487個取樣時鐘周期時,下一取樣時鐘的觸發(fā)時間點即為同步信號SYNC3的時序。若最大值是儲存在寄存器58之中,即意謂使用同步信號SYNC1來預(yù)測同步信號SYNC2的時序時,同步信號SYNC2的預(yù)估時序是早于同步信號SYNC2的實際時序達(dá)二個取樣時鐘周期,因此在使用同步信號SYNC2的預(yù)估時序來預(yù)測同步信號SYNC3的時序時,必須延長二個取樣時鐘周期來決定同步信號SYNC3的預(yù)估時序,亦即,在同步信號SYNC2的預(yù)估時序后產(chǎn)生1490個取樣時鐘周期時,下一取樣時鐘的觸發(fā)時間點即為同步信號SYNC3的時序。以此類推,調(diào)整模塊28便可利用一同步信號的預(yù)估時序前后五個比較時段所計算出來的計算值,來校正下一同步信號的預(yù)估時序。
本實施例中,調(diào)整模塊38亦是利用儲存在寄存器50、52、54、56、58的計算值V來驅(qū)動延遲單元22以調(diào)整取樣時鐘CLK’在取樣限幅信號S’時的取樣相位。請參閱圖7,圖7是圖1所示的取樣相位調(diào)整裝置20中調(diào)整模塊38所產(chǎn)生的平均計算值的示意圖。橫軸代表用來紀(jì)錄平均計算值的寄存器RV-2,RV-1,RV0,RV1,RV2,而縱軸代表平均計算值。調(diào)整模塊38中的寄存器RV-2,RV-1,RV0,RV1,RV2是分別對應(yīng)儲存單元34中的寄存器50、52、54、56、58,且每一寄存器RV-2,RV-1,RV0,RV1,RV2是用來紀(jì)錄相對應(yīng)寄存器50、52、54、56、58所輸出的多個計算值V的平均值,換句話說,調(diào)整模塊36會逐一針對所接收的計算值V來不斷地計算最新的平均值以更新原本的平均值。在理想狀況下,亦即取樣時鐘CLK’不具有時鐘偏移(jitter)時,寄存器RV-2,RV-1,RV0,RV1,RV2所分別記錄的平均計算值V1、V2、V3、V4、V5會對應(yīng)圖7所示的特性曲線CV,亦即對稱于中央的寄存器RV0的兩寄存器(例如RV-1與RV1或RV-2與RV2)理應(yīng)具有相同的平均計算值。然而,當(dāng)取樣時鐘CLK’因為時鐘偏移影響而提早取樣時,則寄存器RV-1所儲存的平均計算值便介于12與13之間(如圖6所示的標(biāo)記A),且寄存器RV1所儲存的平均計算值則會介于13與14之間(如圖6所示的標(biāo)記C),因此,當(dāng)寄存器RV1的平均計算值大于寄存器RV-1的平均計算值時,調(diào)整模塊36便驅(qū)動延遲單元22以使取樣時鐘CLK’延遲取樣光盤讀取信號;另一方面,當(dāng)取樣時鐘CLK’因為時鐘偏移影響而延遲取樣時,則寄存器RV-1所儲存的平均計算值便會介于13與14之間(如圖6所示的標(biāo)記B),而寄存器RV1所儲存的平均計算值則介于12與13之間(如圖6所示的標(biāo)記D),因此,當(dāng)寄存器RV-1的平均計算值大于寄存器RV1的平均計算值時,調(diào)整模塊36便驅(qū)動延遲單元22以使取樣時鐘CLK’提早取樣光盤讀取信號。最后,取樣模塊24利用校正后的時鐘信號CLK’取樣限幅信號S’以產(chǎn)生取樣數(shù)據(jù),再由后置處理模塊26對去樣數(shù)據(jù)進(jìn)行后置處理(如解調(diào)或數(shù)字信號處理)。
如上所述,調(diào)整模塊36是利用寄存器50、52、54、56、58所儲存的最大計算值來調(diào)整下一同步信號的預(yù)估時序。由于計算值具有對稱性,亦可以使用對稱的寄存器所儲存的計算值來判斷,即在理想情況下,對稱的寄存器(寄存器52與寄存器56)理應(yīng)有相同的計算值,而當(dāng)最大計算值儲存在寄存器56時,寄存器52所儲存的計算值為12,因此利用寄存器56所儲存的計算值減去寄存器52所儲存的計算值來得到一大于零的偏移值,用來表示同步信號SYNC2的預(yù)估時序應(yīng)該再往后延遲以符合其實際時序,故在預(yù)測下一同步信號SYNC3的時序時,必須依據(jù)偏移值來提早或延遲原本的預(yù)估時序。除此之外,亦可以使用對稱的寄存器所儲存的計算值來判斷光盤讀取信號的取樣相位是否產(chǎn)生偏差,并進(jìn)一步驅(qū)動延遲單元22來調(diào)整取樣時鐘CLK’的相位。
本發(fā)明檢測同步信號的方法及其裝置利用取樣數(shù)據(jù)與同步模式的比較結(jié)果來調(diào)整下一預(yù)測同步信號的時序,因此不需要比較所有的取樣數(shù)據(jù)來找出同步信號,只需要在預(yù)測的同步信號的時序前后比較幾個時鐘周期,即可以利用偏移值來調(diào)整下一預(yù)測同步信號的時序。因此,當(dāng)光盤損毀的情況下,本發(fā)明檢測同步信號的方法及其裝置亦可由預(yù)估下一同步信號附近快速找出正確的同步信號,因而可以降低功率消耗。除此之外,本發(fā)明調(diào)整取樣相位的方法及其裝置利用取樣數(shù)據(jù)與同步模式的比較結(jié)果來調(diào)整取樣時鐘的相位,以降低信號抖動所導(dǎo)致的位錯誤率。
以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明申請專利范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明專利的涵蓋范圍。
權(quán)利要求
1.一種用于光儲存裝置的同步信號檢測方法,其包含有使用一取樣時鐘取樣一光盤讀取信號來產(chǎn)生多個取樣數(shù)據(jù);比較這些取樣數(shù)據(jù)與一預(yù)定同步模式,產(chǎn)生一比較結(jié)果,并在一預(yù)定時間間隔后,再進(jìn)行上述比較動作,產(chǎn)生另一個比較結(jié)果;以及統(tǒng)計上述的這些比較結(jié)果,并依據(jù)統(tǒng)計結(jié)果調(diào)整該取樣時鐘的相位。
2.如權(quán)利要求1所述的方法,其中,該預(yù)定同步模式是包含有具有一邏輯值的連續(xù)十四個位,該預(yù)定時間間隔是對應(yīng)該數(shù)據(jù)取樣時鐘的1488-n個周期,以及該方法是在該預(yù)定時鐘間隔后連續(xù)m個取樣時鐘皆進(jìn)行該比較動作,其中m、n均為一正整數(shù)。
3.如權(quán)利要求1所述的方法,其中,該比較動作是對這些取樣數(shù)據(jù)與該預(yù)定同步模式進(jìn)行關(guān)聯(lián)性運算,其中,該預(yù)定同步模式包括多個同步數(shù)據(jù),且該比較模塊是將連續(xù)多個取樣數(shù)據(jù)與該預(yù)定同步模式中的這些同步數(shù)據(jù)進(jìn)行比較,并計算這些連續(xù)取樣數(shù)據(jù)與相對應(yīng)的這些同步數(shù)據(jù)的值相同的個數(shù)來做為該比較結(jié)果。
4.如權(quán)利要求1所述的方法,其中,該方法是依據(jù)比較這些連續(xù)取樣數(shù)據(jù)與相對應(yīng)的這些同步數(shù)據(jù)的值相同的個數(shù)最多者來作為該比較結(jié)果。
5.如權(quán)利要求1所述的方法,其中,該光儲存裝置是一數(shù)字通用光盤。
6.一種用于光儲存裝置的同步信號檢測裝置,其包含有一取樣模塊,用于使用一取樣時鐘取樣一光盤讀取信號來產(chǎn)生多個取樣數(shù)據(jù);一比較模塊,電連接于該取樣模塊,用于比較這些取樣數(shù)據(jù)與一預(yù)定同步模式,產(chǎn)生一比較結(jié)果,并在一預(yù)定時間間隔后,再進(jìn)行上述比較動作,產(chǎn)生另一比較結(jié)果;以及一調(diào)整模塊,電連接于該比較模塊,用以統(tǒng)計上述的這些比較結(jié)果,產(chǎn)生一調(diào)整信號,用以調(diào)整該取樣時鐘的相位。
7.如權(quán)利要求6所述的同步信號檢測裝置,其,該預(yù)定同步模式是包含連續(xù)十四個位的邏輯值”1”,該預(yù)定時間間隔是對應(yīng)該數(shù)據(jù)取樣時鐘的1488-n個周期,以及該比較模塊是在該預(yù)定時鐘間隔后連續(xù)m個取樣時鐘皆進(jìn)行該比較動作,其中m、n均為一正整數(shù)。
8.如權(quán)利要求6所述的同步信號檢測裝置,其中,該比較模塊是對這些取樣數(shù)據(jù)與該預(yù)定同步模式進(jìn)行關(guān)聯(lián)性運算,該預(yù)定同步模式包括多個同步數(shù)據(jù),該比較模塊是將連續(xù)多個取樣數(shù)據(jù)與該預(yù)定同步模式中的這些同步數(shù)據(jù)進(jìn)行比較來計算這些連續(xù)取樣數(shù)據(jù)與相對應(yīng)的這些同步數(shù)據(jù)的值相同的個數(shù),以及該調(diào)整模塊是依據(jù)比較這些連續(xù)取樣數(shù)據(jù)與相對應(yīng)的這些同步數(shù)據(jù)的值相同的個數(shù)最多者來做為該比較結(jié)果。
9.如權(quán)利要求6所述的同步信號檢測裝置,其中,該裝置更包括一儲存單元,用以儲存該比較結(jié)果;以及一延遲單元,耦接于該調(diào)整模塊與該取樣模塊,用以依據(jù)該調(diào)整信號調(diào)整該取樣時鐘的相位,再輸出調(diào)整后的取樣時鐘至該取樣模塊。
10.如權(quán)利要求6所述的同步信號檢測裝置,其中,該光儲存裝置是一數(shù)字通用光盤。
全文摘要
一種用于光儲存裝置的同步信號檢測裝置,其包含有取樣模塊,用于使用取樣時鐘取樣光盤讀取信號來產(chǎn)生多個取樣數(shù)據(jù);比較模塊,電連接于該取樣模塊,用于比較這些取樣數(shù)據(jù)與預(yù)定同步模式,產(chǎn)生比較結(jié)果,并于預(yù)定時間間隔后,再進(jìn)行上述比較動作,產(chǎn)生另一比較結(jié)果;以及一調(diào)整模塊,電連接于該比較模塊,用以統(tǒng)計上述的這些比較結(jié)果,再依據(jù)統(tǒng)計結(jié)果調(diào)整該取樣時鐘的相位。
文檔編號G11B20/12GK1713292SQ200410059798
公開日2005年12月28日 申請日期2004年6月23日 優(yōu)先權(quán)日2004年6月23日
發(fā)明者顏光裕 申請人:瑞昱半導(dǎo)體股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1