[0058]參考圖4,圖4為本申請實施例提供的一種數(shù)據線選通電路的結構示意圖,圖4所述數(shù)據線選通電路包括:多個選通單元41,所述選通單元41包括多個薄膜晶體管組42,所述薄膜晶體管組42包括第一薄膜晶體管Ml以及第二薄膜晶體管M2。
[0059]所述第一薄膜晶體管Ml的第一極與所述第二薄膜晶體管M2的第一極連接同一數(shù)據線33,所述第一薄膜晶體管Ml的柵極與所述第二薄膜晶體管M2的柵極連接同一時鐘信號線;所述第一薄膜晶體管Ml的第二極連接公共電壓信號線44,所述公共電壓信號線44用于提供公共電壓信號com ;所述第二薄膜晶體管M2的第二極連接觸摸顯示數(shù)據信號線43,所述觸摸顯示數(shù)據信號線43用于提供所述顯示數(shù)據信號與所述控檢測數(shù)據信號。
[0060]每一選通單元41內不同的薄膜晶體管組42連接不同的時鐘信號線,所述薄膜晶體管組42均連接同一觸摸顯示數(shù)據信號線。同一所述薄膜晶體管組42的第一薄膜晶體管Ml與第二薄膜晶體管M2的導通電壓不同。不同選通單元41內的薄膜晶體管組42連接不同的觸摸顯示數(shù)據信號線43。所有薄膜晶體管組42連接同一公共電壓信號線44。
[0061]通過所述薄膜晶體管組42,控制對應的時鐘信號,如果控制某一第一薄膜晶體管Ml導通時,則所述公共電壓信號線44可以通過該第一薄膜晶體管Ml為對應的數(shù)據線33提供公共電壓信號com,如果控制所述第二薄膜晶體管M2導通時,則所述觸摸顯示數(shù)據信號線43可以通過該第二薄膜晶體管M2為對應的數(shù)據線33提供顯示數(shù)據信號或是顯示數(shù)據信號。
[0062]本申請實施例所述數(shù)據線選通電路,可數(shù)據線33可以用于輸入顯示數(shù)據信號、觸控檢測數(shù)據信號或是公共電壓信號。同時,多條數(shù)據線共用一條觸摸顯示數(shù)據信號線43,全部的數(shù)據線33共用同一條公共電壓信號線44,簡化了陣列基板邊框區(qū)的走線布局,以及數(shù)據輸入端口。
[0063]為了實現(xiàn)同一薄膜晶體管組42中所述第一薄膜晶體管Ml與所述第二薄膜晶體管M2在同一時鐘信號下的導通電壓不同,可以設置所述第一薄膜晶體管為PM0S,所述第二薄膜晶體管為NMOS ;或,所述第一薄膜晶體管為NM0S,所述第二薄膜晶體管為PM0S。
[0064]在圖4所示實施方式中,所述選通單元41包括第一薄膜晶體管組、第二薄膜晶體管組以及第三薄膜晶體管組。所述數(shù)據線包括第一數(shù)據線S1、第二數(shù)據線S2以及第三數(shù)據線S3,所述第一數(shù)據線S1、第二數(shù)據線S2以及第三數(shù)據線S3與第一顏色像素單元、第二顏色像素單元以及第三顏色像素單元一一對應電連接。
[0065]所述第一薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第一數(shù)據線SI,所述第二薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第二數(shù)據線S2,所述第三薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第三數(shù)據線S3。
[0066]所述第一薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第一時鐘信號線,用于提供第一時鐘信號CKl。所述第二薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第二時鐘信號線,用于提供第二時鐘信號CK2。所述第三薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第三時鐘信號線,用于提供第三時鐘信號CK3。
[0067]在圖4所示實施方式中,三條數(shù)據線對應同一觸摸顯示數(shù)據信號線43,通過同一觸摸顯示數(shù)據信號線43為三條數(shù)據線33提供顯示數(shù)據信號或是觸控檢測數(shù)據信號。
[0068]圖4中以第一薄膜晶體管Ml為PMOS、第二薄膜晶體管M2為NMOS進行圖示。
[0069]此時,顯示時:第二時鐘信號CK2傳輸高電位時,輸入第二時鐘信號CK2的各第二薄膜晶體管M2打開,輸入第二時鐘信號CK2的第一薄膜晶體管Ml關閉;第一時鐘信號CKl與第三時鐘信號CK3傳輸?shù)碗娢唬斎氲谝粫r鐘信號CKl或第三時鐘信號CK3的各第一薄膜晶體管Ml打開,輸入第一時鐘信號CKl或第三時鐘信號CK3的各第二薄膜晶體管M2關閉,公共電壓信號線44傳輸公共電壓信號com,實現(xiàn)正常的顯示。
[0070]觸控時,第一時間段,第一時鐘信號CKl輸入高電位,輸入第一時鐘信號CKl的各第二薄膜晶體管M2打開,觸摸顯示數(shù)據信號線43輸入觸控檢測數(shù)據信號進行觸控檢測;第二時間段,第二時鐘信號CK2輸入高電位,輸入第二時鐘信號CK2的各第二薄膜晶體管M2打開,觸摸顯示數(shù)據信號線43輸入觸控檢測數(shù)據信號進行觸控檢測;第三時間段,第三時鐘信號CK3輸入高電位,輸入第三時鐘信號CK3的各第三薄膜晶體管M2打開,觸摸顯示數(shù)據信號線43輸入觸控檢測數(shù)據信號進行觸控檢測。
[0071]參考圖5,圖5為本申請實施例提供的另一種數(shù)據線選通電路的結構示意圖,圖5所述數(shù)據線選通電路中一個選通單元41包括:第一薄膜晶體管組、第二薄膜晶體管組、第三薄膜晶體管組、第四薄膜晶體管組、第五薄膜晶體管組以及第六薄膜晶體管組,即一個選通單元41具有六個薄膜晶體管組42。此時,所述數(shù)據線33包括:連接第一顏色像素單元的第一數(shù)據線SI和第二數(shù)據線S2、連接第二顏色像素單元的第三數(shù)據線S3和第四數(shù)據線S4以及連接第三顏色像素單元第五數(shù)據線S5和第六數(shù)據線S6。圖5中以第一薄膜晶體管Ml是PM0S、第二薄膜晶體管M2是NMOS進行圖示。
[0072]所述第一薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管Ml的第一極電連接第一數(shù)據線SI,所述第二薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第二數(shù)據線S2,所述第三薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第三數(shù)據線S3,所述第四薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第四數(shù)據線S4,所述第五薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第五數(shù)據線S5,所述第六薄膜晶體管組中第一薄膜晶體管Ml的第一極與第二薄膜晶體管M2的第一極電連接第六數(shù)據線S6。
[0073]所述第一薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第一時鐘信號線,用于提供第一時鐘信號CKl。所述第二薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第二時鐘信號線,用于提供第二時鐘信號CK2。所述第三薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第三時鐘信號線,用于提供第三時鐘信號CK3。所述第四薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第四時鐘信號線,用于提供第四時鐘信號CK4。所述第五薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第五時鐘信號線,用于提供第五時鐘信號CK5。所述第六薄膜晶體管組中第一薄膜晶體管Ml的柵極與第二薄膜晶體管M2的柵極電連接第六時鐘信號線,用于提供第六時鐘信號 CK6。
[0074]在圖5所示實施方式中,六條數(shù)據線33對應同一觸摸顯示數(shù)據信號線43,通過同一觸摸顯示數(shù)據信號線43為六條數(shù)據線33提供顯示數(shù)據信號或是顯示數(shù)據信號。
[0075]本申請實施例所述陣列基板中,為IPS驅動模式,像素電極與公共電極層均設置在所述襯底上,且設置在所述沉底的同一側。
[0076]通過上述描述可知,本申請實施例所述陣列基板通過復用數(shù)據線作為觸控顯示電極的走線,所述數(shù)據線可以用于輸入公共電極信號、觸控檢測數(shù)據信號或是顯示數(shù)據信號,無需為觸控顯示電極單獨沉積一層走線層,簡化了制作工藝流程,降低了成本以及面板厚度。同時,通過所述數(shù)據選通電路,能夠簡化邊框區(qū)走線布局,以及減少數(shù)據輸入端口,便于數(shù)據線的驅動控制。
[0077]本申請實施例還提供了一種自容式觸摸顯示面板,參考圖6,圖6為本申請實施例提供的一種自容式觸摸顯示面板的結構示意圖,該自容式觸摸顯示面板包括:相對設置的陣列基板61以及彩膜基板62 ;位于所述陣列基板61與所述彩膜基板62之間的液晶層63 ;設置在所述陣列基板邊框區(qū)的驅動芯片(圖6中未示出),所述驅動芯片與所述陣列基板61的數(shù)據線選通電路電連接,用于為所述數(shù)據線提供顯示數(shù)據信號。
[0078]所述自容式觸摸顯示面板可以用于手機、電腦以及電視等電子設備。本實施例所示自容式觸摸顯示面板中,