技術(shù)特征:
技術(shù)總結(jié)
本申請(qǐng)實(shí)施例公開了一種抗硬件木馬芯片設(shè)計(jì)方法及系統(tǒng),包括:獲取集成電路內(nèi)部節(jié)點(diǎn)的轉(zhuǎn)換概率;將所述轉(zhuǎn)換概率低于預(yù)設(shè)轉(zhuǎn)換概率閾值的內(nèi)部節(jié)點(diǎn)構(gòu)成第一節(jié)點(diǎn)集合;從所述第一節(jié)點(diǎn)集合中獲取最小信號(hào)概率且邏輯深度最小的內(nèi)部節(jié)點(diǎn)構(gòu)成第二節(jié)點(diǎn)集合;根據(jù)所述第二節(jié)點(diǎn)集合中內(nèi)部節(jié)點(diǎn)數(shù)量選擇對(duì)應(yīng)的內(nèi)部節(jié)點(diǎn)插入與邏輯門或者或邏輯門。當(dāng)選擇對(duì)應(yīng)的內(nèi)部節(jié)點(diǎn)插入與邏輯門或者或邏輯門后,提高了對(duì)應(yīng)節(jié)點(diǎn)的轉(zhuǎn)換概率,對(duì)應(yīng)的整個(gè)集成電路中的轉(zhuǎn)換概率也進(jìn)一步提高,因此當(dāng)硬件木馬選擇節(jié)點(diǎn)插入時(shí),增加了硬件木馬被激活的概率,因此使得硬件木馬找不到合適的插入點(diǎn)插入到集成電路中,降低了集成電路被硬件木馬攻擊的風(fēng)險(xiǎn)。
技術(shù)研發(fā)人員:周彬;吳新春;孫彪;徐力
受保護(hù)的技術(shù)使用者:寧波千里電子科技有限公司;西南交通大學(xué)
技術(shù)研發(fā)日:2017.06.06
技術(shù)公布日:2017.08.04