1.一種圖元像素數(shù)據(jù)的窗口寫入控制電路,包括DSP數(shù)字信號處理器(1)、FPGA可編程邏輯器件(2)和SRAM存儲器件(9),其特征在于:所述FPGA可編程邏輯器件(2)包括第一窗口坐標寄存器(3)、第一比較器(4)、開窗寫入控制器(5)、第二窗口坐標寄存器(8)、第二比較器(7)、閉窗寫入控制器(6);
其中,DSP數(shù)字信號處理器(1)與第一窗口坐標寄存器(3)、第一比較器(4)、開窗寫入控制器(5)、第二窗口坐標寄存器(8)、第二比較器(7)、閉窗寫入控制器(6)相連;
第一比較器(4)同時還與第一窗口坐標寄存器(3)和開窗寫入控制器(5)相連;
第二比較器(7)同時還與第二窗口坐標寄存器(8)和閉窗寫入控制器(6)相連;
SRAM存儲器(9)與開窗寫入控制器(5)和閉窗寫入控制器(6)相連;
所述DSP數(shù)字信號處理器(1)將需要進行寫入控制的窗口位置坐標信息發(fā)送給所述FPGA可編程邏輯器件(2),其中,需要進行開窗寫入控制的窗口位置坐標信息發(fā)送至第一窗口坐標寄存器(3),需要進行閉窗寫入控制的窗口位置坐標信息發(fā)送至第二窗口坐標寄存器(8);
所述開窗寫入控制模式為在開窗操作期間,DSP數(shù)字信號處理器(1)只可在矩形窗口內(nèi)部寫入圖形像素數(shù)據(jù),寫入窗口外部的數(shù)據(jù)被屏蔽;所述閉窗寫入控制模式為在閉窗操作期間,DSP數(shù)字信號處理器(1)只可在矩形窗口外部寫入圖形像素數(shù)據(jù),寫入窗口內(nèi)部的數(shù)據(jù)被屏蔽。
2.根據(jù)權(quán)利要求1所述的圖元像素數(shù)據(jù)窗口寫入控制電路,其特征在于:在開窗口操作時,所述DSP數(shù)字信號處理器(1)將開窗使能信號置于有效狀態(tài)并發(fā)送至開窗寫入控制器(5),將需要寫入SRAM存儲器(9)的圖形數(shù)據(jù)的地址信息和數(shù)據(jù)信息發(fā)送至開窗寫入控制器(5),將需要寫入SRAM存儲器(9)的圖形數(shù)據(jù)的地址信息發(fā)送至所述第一比較器(4);所述第一比較器(4)對所述第一窗口坐標寄存器(3)發(fā)來的地址信息和DSP數(shù)字信號處理器(1)將要寫入SRAM存儲器(9)的圖元像素地址信息進行比較處理,比較結(jié)果形成1位二進制信號發(fā)送至所述開窗寫入控制器(5);所述開窗寫入控制器(5)根據(jù)第一比較器(4)給出的比較結(jié)果,控制DSP數(shù)字信號處理器(1)發(fā)出的圖元像素數(shù)據(jù)是否寫入SRAM存儲器(9)。
3.根據(jù)權(quán)利要求1所述的圖元像素數(shù)據(jù)窗口寫入控制電路,其特征在于:在閉窗口操作時,所述DSP數(shù)字信號處理器(1)將閉窗使能信號置于有效狀態(tài)并發(fā)送至閉窗寫入控制器(6),將需要寫入SRAM存儲器(9)的圖形數(shù)據(jù)的地址信息和數(shù)據(jù)信息發(fā)送至閉窗寫入控制器(6),將需要寫入SRAM存儲器(9)的圖形數(shù)據(jù)的地址信息發(fā)送至第二比較器(7);第二比較器(7)對第二窗口坐標寄存器(8)發(fā)來的地址信息和DSP數(shù)字信號處理器(1)將要寫入SRAM存儲器(9)的圖元像素地址信息進行比較處理,比較結(jié)果形成1位二進制信號發(fā)送至閉窗寫入控制器(6);所述閉窗寫入控制器(6)根據(jù)第二比較器(7)給出的比較結(jié)果,控制DSP數(shù)字信號處理器(1)發(fā)出的圖元像素數(shù)據(jù)是否寫入SRAM存儲器(9)。