技術(shù)總結(jié)
本發(fā)明公開了一種對包括ARM芯片、DSP芯片和FPGA芯片的嵌入式系統(tǒng)進行程序更新的方法。其中,F(xiàn)PGA芯片分別與ARM芯片和DSP芯片相連,F(xiàn)PGA芯片和DSP芯片之一連接到第一存儲單元,該第一存儲單元存儲有FPGA芯片和DSP芯片的程序,所述ARM芯片連接到第二存儲單元,該第二存儲單元存儲有ARM芯片的程序,所述方法包括通過串行數(shù)據(jù)接口執(zhí)行以下步驟:向FPGA芯片發(fā)送針對ARM芯片、DSP芯片和/或FPGA芯片的升級指令;從FPGA芯片接收針對所述升級指令的響應(yīng);向FPGA芯片發(fā)送針對ARM芯片、DSP芯片和/或FPGA芯片的更新數(shù)據(jù),其中,對FPGA芯片和DSP芯片的程序更新與對ARM芯片的程序更新是并行的。
技術(shù)研發(fā)人員:闕興濤
受保護的技術(shù)使用者:北京京東尚科信息技術(shù)有限公司;北京京東世紀(jì)貿(mào)易有限公司
文檔號碼:201611010997
技術(shù)研發(fā)日:2016.11.17
技術(shù)公布日:2017.06.13