技術(shù)編號(hào):12664557
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及嵌入式硬件領(lǐng)域,具體地涉及對(duì)包括ARM芯片、DSP芯片和FPGA芯片的嵌入式系統(tǒng)進(jìn)行程序更新的方法。背景技術(shù)在嵌入式硬件領(lǐng)域,基于ARM(低成本RISC微處理器)、DSP(數(shù)字信號(hào)處理器)、FPGA(現(xiàn)場(chǎng)可編程邏輯陣列)的硬件結(jié)構(gòu)有著廣泛的應(yīng)用。在一些復(fù)雜的應(yīng)用場(chǎng)合中,三種硬件能夠優(yōu)勢(shì)互補(bǔ),共同完成特定的復(fù)雜功能。舉例來(lái)講,在一些組合導(dǎo)航控制系統(tǒng)中,可以用ARM實(shí)現(xiàn)慣性測(cè)量單元的數(shù)據(jù)采集、標(biāo)定、補(bǔ)償,用DSP實(shí)現(xiàn)組合導(dǎo)航和控制算法,以及用FPGA實(shí)現(xiàn)各種外部接口。通常情況下,通過(guò)這三者...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。