1.一種時序控制器,其特征在于:從圖形控制器接收構(gòu)成圖像數(shù)據(jù)的像素數(shù)據(jù)及其附帶的外部像素時鐘,并輸出到數(shù)據(jù)驅(qū)動器,且具備:
行存儲器,至少能夠保存一行像素數(shù)據(jù);
輸入接口電路,接收所述像素數(shù)據(jù),并存儲在所述行存儲器中;
頻率合成器,接收所述輸入接口電路所接收到的所述外部像素時鐘,而生成具有所述外部像素時鐘的頻率的系數(shù)K倍(K為實數(shù))的頻率的內(nèi)部像素時鐘;
圖像處理電路,將存儲在所述行存儲器中的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地進行處理;以及
輸出接口電路,將由所述圖像處理電路處理過的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地發(fā)送到源極驅(qū)動器。
2.根據(jù)權利要求1所述的時序控制器,其特征在于:
當所述外部像素時鐘的頻率(Hz)為fPIX,一行像素數(shù)據(jù)的傳輸時間(s)為TLINE時,系數(shù)K是以滿足如下關系式(1)的方式設定:
TLINE>HACT/(fPIX×K)…(1)。
3.根據(jù)權利要求1所述的時序控制器,其特征在于:
當所述圖像數(shù)據(jù)的活動區(qū)域的水平分辨率為HACT,包含所述圖像數(shù)據(jù)的空白區(qū)域的水平分辨率為HTOTAL時,系數(shù)K是以滿足如下關系式(2)的方式設定:
HACT/HTOTAL<K…(2)。
4.根據(jù)權利要求1所述的時序控制器,其特征在于:
當所述外部像素時鐘的頻率(Hz)為fPIX,所述圖像數(shù)據(jù)的更新率(Hz)為fR,包含空白區(qū)域的垂直分辨率為VTOTAL,活動區(qū)域的水平分辨率為HACT時,系數(shù)K是以滿足如下關系式(3)的方式設定:
(1/fR)/VTOTAL>HACT/(fPIX×K)…(3)。
5.根據(jù)權利要求1所述的時序控制器,其特征在于:
所述圖形控制器能夠變更所述圖像數(shù)據(jù)的更新率,且
系數(shù)K是針對每個更新率逐一設定。
6.根據(jù)權利要求5所述的時序控制器,其特征在于:
還具備檢測更新率的變更的檢測器。
7.根據(jù)權利要求1所述的時序控制器,其特征在于:
還具備頻率控制器,該頻率控制器根據(jù)所述圖像數(shù)據(jù)及/或搭載有時序控制器的設備的狀態(tài)而動態(tài)地控制系數(shù)K。
8.根據(jù)權利要求1所述的時序控制器,其特征在于:
K>1。
9.根據(jù)權利要求1所述的時序控制器,其特征在于:
系數(shù)K是以fPIX×K和無線通信用的頻譜不一致的方式設定。
10.根據(jù)權利要求1所述的時序控制器,其特征在于:
所述頻率合成器包含分數(shù)PLL電路。
11.根據(jù)權利要求10所述的時序控制器,其特征在于:
所述分數(shù)PLL電路的分頻比可變。
12.根據(jù)權利要求1所述的時序控制器,其特征在于:
其是在一個半導體基板上集成為一體而形成。
13.一種電子設備,其特征在于:
具備根據(jù)權利要求1至12中任一項所述的時序控制器。
14.一種圖像數(shù)據(jù)的處理方法,其特征在于包括如下步驟:
從圖形控制器接收構(gòu)成圖像數(shù)據(jù)的像素數(shù)據(jù)及其附帶的外部像素時鐘;
接收所述像素數(shù)據(jù),并存儲在至少能夠保存一行像素數(shù)據(jù)的行存儲器中;
接收所述外部像素時鐘,而生成具有所述外部像素時鐘的頻率的系數(shù)K倍(K為實數(shù))的頻率的內(nèi)部像素時鐘;
將存儲在所述行存儲器中的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地進行處理;以及
將處理過的所述像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地發(fā)送到源極驅(qū)動器。
15.一種時序控制器,其特征在于:從圖形控制器接收構(gòu)成圖像數(shù)據(jù)的像素數(shù)據(jù)及其附帶的外部像素時鐘,并輸出到數(shù)據(jù)驅(qū)動器,且具備:
幀存儲器,能夠保存一幀像素數(shù)據(jù);
輸入接口電路,接收所述像素數(shù)據(jù),并存儲在所述幀存儲器中;
頻率合成器,接收所述輸入接口電路所接收到的所述外部像素時鐘,而生成具有所述外部像素時鐘的頻率的系數(shù)K倍(K為實數(shù))的頻率的內(nèi)部像素時鐘;
圖像處理電路,將存儲在所述幀存儲器中的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地進行處理;以及
輸出接口電路,將由所述圖像處理電路處理過的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地發(fā)送到源極驅(qū)動器;并且
當所述外部像素時鐘的頻率(Hz)為fPIX,所述圖像數(shù)據(jù)的更新率(Hz)為fR,包含空白區(qū)域的水平分辨率為HTOTAL,活動區(qū)域的垂直分辨率為VACT時,以滿足
(1/fR)/HTOTAL>VACT/(fPIX×K)
的方式,設定為K<1。
16.一種時序控制器,其特征在于:從圖形控制器接收構(gòu)成圖像數(shù)據(jù)的像素數(shù)據(jù)及其附帶的外部像素時鐘,并輸出到數(shù)據(jù)驅(qū)動器,且具備:
幀存儲器,能夠保存一幀像素數(shù)據(jù);
輸入接口電路,接收所述像素數(shù)據(jù),并存儲在所述幀存儲器中;
頻率合成器,接收所述輸入接口電路所接收到的所述外部像素時鐘,而生成具有所述外部像素時鐘的頻率的系數(shù)K倍(K為實數(shù))的頻率的內(nèi)部像素時鐘;
圖像處理電路,將存儲在所述幀存儲器中的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地進行處理;以及
輸出接口電路,將由所述圖像處理電路處理過的像素數(shù)據(jù)與所述內(nèi)部像素時鐘同步地發(fā)送到源極驅(qū)動器;并且
當所述外部像素時鐘的頻率(Hz)為fPIX,所述圖像數(shù)據(jù)的更新率(Hz)為fR(Hz),活動區(qū)域的水平分辨率為HACT,活動區(qū)域的垂直分辨率為VACT時,以滿足
(1/fR)/(HACT×VACT)>1/(fPIX×K)
的方式,設定為K<1。