本發(fā)明屬于屏幕控制技術領域,尤其涉及一種雙屏解碼模組及雙屏一體機。
背景技術:
顯示屏是一種將一定的電子文件通過特定的傳輸設備顯示到屏幕上再反射到人眼的顯示工具,顯示屏作為一種常用的工具,廣泛應用在銀行柜臺、超市收銀柜臺、證券交易等等。
現有的顯示屏是單屏顯示一體機,現有單屏顯示一體機的缺陷是:在交易柜臺只能一方看到具體的實時交易數據,另一方只能“被動”接受到數據;另外,兩人或多人要實時看到相關數據,只能配兩臺或多臺單屏一體機,這樣會增加成本。
技術實現要素:
本發(fā)明實施例的目的在于提供一種雙屏解碼模組及雙屏一體機,旨在解決現在使用單屏顯示一體機存在成本高的問題。
本發(fā)明實施例是這樣實現的,一種雙屏解碼模組,所述雙屏解碼模組包括:
顯卡;
分別與所述顯卡連接的第一解碼模塊和第二解碼模塊,所述第一解碼模塊和第二解碼模塊之間通過I2C通訊線連接,所述第一解碼模塊和第二解碼模塊集成在一解碼板上;
分別與所述第一解碼模塊和第二解碼模塊對應連接的第一屏幕和第二屏幕;
分別與所述第一解碼模塊和第一屏幕連接的第一背光模塊;
分別與所述第二解碼模塊和第二屏幕連接的第二背光模塊。
上述結構中,所述雙屏解碼模組還包括分別與所述第一解碼模塊和第二解碼模塊對應連接的第一按鍵板和第二按鍵板。
上述結構中,所述第一解碼模塊和第二解碼模塊分別將所述顯卡輸出的eDP信號轉換成低電壓差分信號。
上述結構中,所述第一解碼模塊采用第一解碼芯片U1,所述第一解碼芯片U1的信號輸入端IN1接所述顯卡,所述第一解碼芯片U1的控制輸入端IN2接所述第一按鍵板,所述第一解碼芯片U1的第一輸出端OUT1接所述第一屏幕,所述第一解碼芯片U1的第二輸出端OUT2接所述第一背光模塊,所述第一解碼芯片U1的I2C通訊端I2C接所述第二解碼模塊。
上述結構中,所述第二解碼模塊采用第二解碼芯片U2,所述第二解碼芯片U2的信號輸入端IN1接所述顯卡,所述第二解碼芯片U2的控制輸入端IN2接所述第二按鍵板,所述第二解碼芯片U2的第一輸出端OUT1接所述第二屏幕,所述第二解碼芯片U2的第二輸出端OUT2接所述第二背光模塊,所述第二解碼芯片U2的I2C通訊端I2C接所述第一解碼芯片U1的I2C通訊端I2C。
本發(fā)明實施例的另一目的在于提供一種雙屏一體機,所述雙屏一體機包括雙屏解碼模組,所述雙屏解碼模組包括:
顯卡;
分別與所述顯卡連接的第一解碼模塊和第二解碼模塊,所述第一解碼模塊和第二解碼模塊之間通過I2C通訊線連接,所述第一解碼模塊和第二解碼模塊集成在一解碼板上;
分別與所述第一解碼模塊和第二解碼模塊對應連接的第一屏幕和第二屏幕;
分別與所述第一解碼模塊和第一屏幕連接的第一背光模塊;
分別與所述第二解碼模塊和第二屏幕連接的第二背光模塊。
上述結構中,所述雙屏解碼模組還包括分別與所述第一解碼模塊和第二解碼模塊對應連接的第一按鍵板和第二按鍵板。
上述結構中,所述第一解碼模塊和第二解碼模塊分別將所述顯卡輸出的eDP信號轉換成低電壓差分信號。
上述結構中,所述第一解碼模塊采用第一解碼芯片U1,所述第一解碼芯片U1的信號輸入端IN1接所述顯卡,所述第一解碼芯片U1的控制輸入端IN2接所述第一按鍵板,所述第一解碼芯片U1的第一輸出端OUT1接所述第一屏幕,所述第一解碼芯片U1的第二輸出端OUT2接所述第一背光模塊,所述第一解碼芯片U1的I2C通訊端I2C接所述第二解碼模塊。
上述結構中,所述第二解碼模塊采用第二解碼芯片U2,所述第二解碼芯片U2的信號輸入端IN1接所述顯卡,所述第二解碼芯片U2的控制輸入端IN2接所述第二按鍵板,所述第二解碼芯片U2的第一輸出端OUT1接所述第二屏幕,所述第二解碼芯片U2的第二輸出端OUT2接所述第二背光模塊,所述第二解碼芯片U2的I2C通訊端I2C接所述第一解碼芯片U1的I2C通訊端I2C。
在本發(fā)明實施例中,雙屏解碼模組包括第一解碼模塊和第二解碼模塊,第一解碼模塊和第二解碼模塊集成在一解碼板上,通過一片解碼板解決兩片屏幕的圖像解碼及驅動顯示控制,可節(jié)約板卡成本,也能有效減少生產時的加工工序。
附圖說明
圖1是本發(fā)明實施例提供的雙屏解碼模組的模塊結構圖;
圖2是本發(fā)明實施例提供的雙屏解碼模組的電路結構圖。
具體實施方式
為了使本發(fā)明的目的、技術方案及優(yōu)點更加清楚明白,以下結合附圖及實施例,對本發(fā)明進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
圖1示出了本發(fā)明實施例提供的雙屏解碼模組的模塊結構,為了便于說明,僅示出了與本發(fā)明實施例相關的部分。
一種雙屏解碼模組,所述雙屏解碼模組包括:
顯卡1;
分別與所述顯卡1連接的第一解碼模塊2和第二解碼模塊3,所述第一解碼模塊2和第二解碼模塊3之間通過I2C通訊線連接,所述第一解碼模塊2和第二解碼模塊3集成在一解碼板上;
分別與所述第一解碼模塊2和第二解碼模塊3對應連接的第一屏幕4和第二屏幕7;
分別與所述第一解碼模塊2和第一屏幕4連接的第一背光模塊5;
分別與所述第二解碼模塊3和第二屏幕7連接的第二背光模塊8。
作為本發(fā)明一實施例,所述雙屏解碼模組還包括分別與所述第一解碼模塊2和第二解碼模塊3對應連接的第一按鍵板6和第二按鍵板9。
這樣可實現同一臺機器的兩片屏幕可由兩邊不同的使用者設定,選擇適合自己大小的亮度、對比度、顏色等,并且支持“主-從機模式”設定,一旦在兩片屏之間設定了一臺為主機,那么另外一臺從機的所有設定將由主機來控制,具體來說,可以通過操作機器上的設定鍵SET,被按下設定鍵SET的機器為主機,另外一臺機器為從機。
作為本發(fā)明一實施例,所述第一解碼模塊2和第二解碼模塊3分別將所述顯卡1輸出的eDP信號轉換成低電壓差分信號。
當然,顯卡1除了輸出eDP信號之外,還可以有很多種信號格式輸出,本發(fā)明實施例之所以選擇eDP格式的,是因為選用的是筆記本上用的主板,其絕大部分是eDP輸出,這樣可以把整機厚度做得很薄。
圖2示出了本發(fā)明實施例提供的雙屏解碼模組的電路結構,為了便于說明,僅示出了與本發(fā)明實施例相關的部分。
作為本發(fā)明一實施例,所述第一解碼模塊2采用第一解碼芯片U1,所述第一解碼芯片U1的信號輸入端IN1接所述顯卡1,所述第一解碼芯片U1的控制輸入端IN2接所述第一按鍵板6,所述第一解碼芯片U1的第一輸出端OUT1接所述第一屏幕4,所述第一解碼芯片U1的第二輸出端OUT2接所述第一背光模塊5,所述第一解碼芯片U1的I2C通訊端I2C接所述第二解碼模塊3。
作為本發(fā)明一實施例,所述第二解碼模塊3采用第二解碼芯片U2,所述第二解碼芯片U2的信號輸入端IN1接所述顯卡1,所述第二解碼芯片U2的控制輸入端IN2接所述第二按鍵板9,所述第二解碼芯片U2的第一輸出端OUT1接所述第二屏幕7,所述第二解碼芯片U2的第二輸出端OUT2接所述第二背光模塊8,所述第二解碼芯片U2的I2C通訊端I2C接所述第一解碼芯片U1的I2C通訊端I2C。
本發(fā)明實施例還提供一種雙屏一體機,所述雙屏一體機包括雙屏解碼模組,所述雙屏解碼模組包括:
顯卡1;
分別與所述顯卡1連接的第一解碼模塊2和第二解碼模塊3,所述第一解碼模塊2和第二解碼模塊3之間通過I2C通訊線連接,所述第一解碼模塊2和第二解碼模塊3集成在一解碼板上;
分別與所述第一解碼模塊2和第二解碼模塊3對應連接的第一屏幕4和第二屏幕7;
分別與所述第一解碼模塊2和第一屏幕4連接的第一背光模塊5;
分別與所述第二解碼模塊3和第二屏幕7連接的第二背光模塊8。
作為本發(fā)明一實施例,所述雙屏解碼模組還包括分別與所述第一解碼模塊2和第二解碼模塊3對應連接的第一按鍵板6和第二按鍵板9。
作為本發(fā)明一實施例,所述第一解碼模塊2和第二解碼模塊3分別將所述顯卡1輸出的eDP信號轉換成低電壓差分信號。
圖2示出了本發(fā)明實施例提供的雙屏解碼模組的電路結構,為了便于說明,僅示出了與本發(fā)明實施例相關的部分。
作為本發(fā)明一實施例,所述第一解碼模塊2采用第一解碼芯片U1,所述第一解碼芯片U1的信號輸入端IN1接所述顯卡1,所述第一解碼芯片U1的控制輸入端IN2接所述第一按鍵板6,所述第一解碼芯片U1的第一輸出端OUT1接所述第一屏幕4,所述第一解碼芯片U1的第二輸出端OUT2接所述第一背光模塊5,所述第一解碼芯片U1的I2C通訊端I2C接所述第二解碼模塊3。
作為本發(fā)明一實施例,所述第二解碼模塊3采用第二解碼芯片U2,所述第二解碼芯片U2的信號輸入端IN1接所述顯卡1,所述第二解碼芯片U2的控制輸入端IN2接所述第二按鍵板9,所述第二解碼芯片U2的第一輸出端OUT1接所述第二屏幕7,所述第二解碼芯片U2的第二輸出端OUT2接所述第二背光模塊8,所述第二解碼芯片U2的I2C通訊端I2C接所述第一解碼芯片U1的I2C通訊端I2C。
在本發(fā)明實施例中,雙屏解碼模組包括第一解碼模塊和第二解碼模塊,第一解碼模塊和第二解碼模塊集成在一解碼板上,通過一片解碼板解決兩片屏幕的圖像解碼及驅動顯示控制,可節(jié)約板卡成本,也能有效減少生產時的加工工序。
以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內所作的任何修改、等同替換和改進等,均應包含在本發(fā)明的保護范圍之內。