本發(fā)明提供了一種自動搭建級聯(lián)電路的方法,可以實現(xiàn)FPD面板陣列電路、Memory電路或者一切可重復的級聯(lián)電路的快速自動搭建,屬于EDA工具中電路設計領域。
背景技術:
隨著FPD工藝的發(fā)展,采用傳統(tǒng)的ERC或者DRC檢查版圖,不可避免的會出現(xiàn)漏查問題,特別是發(fā)展到OLED工藝,是需要用全面板LVS來進行檢查的。同時OLED以及LTPS工藝對于面板電路的仿真要求也越來越高,因此搭建全面板電路的不可避免,然而面板電路的搭建往往是個繁瑣重復的過程,其Array規(guī)模之大,電路重復率之高,很容易造成人工的浪費,且不可避免的出現(xiàn)人為錯誤。
另外在FPD的設計流程中,面板電路的重復使用率非常高,設計師往往只需要在之前電路的基礎上,修改Array的規(guī)模即可應用到新的設計中,然后傳統(tǒng)的EDA工具在修改Array規(guī)模時非常麻煩,不但需要人工補充或者減少Array單元數(shù),更是需要手動修改輸入輸出端口數(shù),這造成了人力資源的極大浪費。
在上述兩種情況下,本發(fā)明應運而生,實現(xiàn)面板電路的快速自動搭建,以及輕松完成設計的遷移和復用,極大的減少人工操作,同時自動化的工作避免了人為出錯的概率,是一種更為安全,更為有效,更為經濟的生成電路方法。
技術實現(xiàn)要素:
本發(fā)明公開一種自動搭建級聯(lián)電路的方法。提供設置面板級聯(lián)電路行列數(shù)的選項以及行列連接設置選項,自動生成面板級聯(lián)電路。同時提供修改級聯(lián)電路行列數(shù)選項以及連接設置選項,完成設計的自動遷移和復用。
? 提供級聯(lián)電路行方向上的連接設置選項,自動創(chuàng)建行方向上的電路。
? 提供級聯(lián)電路列方向上的連接設置選項,自動創(chuàng)建列方向上的電路。
? 提供級聯(lián)電路行列數(shù)的設置選項,自動創(chuàng)建出電路Array陣列,同時陣列連接關系滿足上面的行列連接設置。
? 提供修改行列數(shù)以及連接設置選項,方便設計的修改以及復用。
? 提供預覽功能,利用3*3的陣列展示整個級聯(lián)電路的連接關系。
附圖說明
圖1 功能界面圖示
圖2 功能修改界面圖示
圖3 預覽界面圖示
圖4 級聯(lián)關系表格圖示
具體實施步驟:
根據(jù)設計要求,在EDA工具中啟動該功能,設置所需要的級聯(lián)電路的行列數(shù)以及行列方向上的連接關系,自動生成該級聯(lián)電路。
具體功能操作如下:
1. 先選擇級聯(lián)電路的基本單元;
2. 設置行列數(shù)選項以及級聯(lián)關系表格,如圖4所示:
Cols=4096, Rows=768
3. 在Connect Pin欄指定下一級的Pin,例如如上表格中是表示在行方向上,下一個Symbol的Pin Com_IN連接到了上一個Symbol的Pin Com_Out;而在列方向上,下一個Symbol的Pin D_IN連接到了上一個Symbol的Pin D_Out;
4. 找出H方向上的Pin定義以及連接關系,搭建H方向上的Symbol以及Pin的連接關系(搭建一行);例如如上表格中前4行是H方向上的Pin定義以及Symbol Pin連接方式,則先將它們展開,搭建4096個Symbol,其中后一個Symbol的Com_IN和G_IN分別連接到前一個Symbol的Com_Out和G_OUT上,搭建一行關系
5. 再以上述的一行為單位,縱向按照從下到上的順序搭建V方向的Symbol以及Pin連接關系;例如上述表格中后四行是V方向上的Pin定義以及Symbol Pin連接關系,則將步驟4中的行縱向按照從下到上展開,搭建768行,其中后一個Symbol的D_IN和P_IN分別連接到前一個Symbol的D_OUT和P_OUT上,搭建出列的關系:
6. 完成上述設置后,點擊Preview功能鍵,將展示此時這些Symbol電路之間的連接關系,提供全預覽模式表示整個級聯(lián)電路的連接關系;
7. 自動創(chuàng)建好級聯(lián)電路之后,提供修改功能,可以對行列數(shù)以及級聯(lián)關系進行重新設置,并自動生成新的級聯(lián)電路;
8. 同時修改功能界面上也提供Preview功能鍵,方便查看修改后的電路效果。