亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

基于soc芯片的雷達(dá)視頻仿真系統(tǒng)的制作方法

文檔序號(hào):6643300閱讀:406來源:國知局
基于soc芯片的雷達(dá)視頻仿真系統(tǒng)的制作方法
【專利摘要】本實(shí)用新型公開了一種基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),屬于雷達(dá)仿真【技術(shù)領(lǐng)域】,該基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)包括配置為產(chǎn)生初始數(shù)字信號(hào)的采樣器,電性連接采樣器且配置為對初始數(shù)字信號(hào)進(jìn)行運(yùn)算處理的處理器,電性連接處理器且配置為將進(jìn)行運(yùn)算處理后的結(jié)果數(shù)字信號(hào)轉(zhuǎn)換成結(jié)果模擬信號(hào)并輸出的回放器,同時(shí)處理器包括SOC芯片、外部存儲(chǔ)芯片和上位機(jī),SOC芯片電性連接于外部存儲(chǔ)芯片和上位機(jī);采用SOC芯片從而克服了現(xiàn)有技術(shù)中采用FPGA芯片導(dǎo)致雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本增加的問題,進(jìn)而降低了雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本,進(jìn)一步的增加了基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品效益。
【專利說明】基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)

【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及雷達(dá)系統(tǒng)仿真【技術(shù)領(lǐng)域】,尤其涉及一種基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)。

【背景技術(shù)】
[0002]雷達(dá)的主要功能是用來發(fā)現(xiàn)目標(biāo)和探測目標(biāo)的,它是通過雷達(dá)電磁波會(huì)被金屬物體反射的特性來實(shí)現(xiàn)的。目前對雷達(dá)的仿真主要分為功能仿真和視頻信號(hào)仿真,二者的區(qū)別在于是否利用了雷達(dá)視頻信號(hào)的相位信號(hào)。
[0003]視頻信號(hào)仿真包含了信號(hào)的相位信息,正因?yàn)槿绱?,視頻信號(hào)仿真技術(shù)主要用于設(shè)計(jì)雷達(dá)視頻信號(hào)模擬器,它通常采用軟硬件結(jié)合的方法,由計(jì)算機(jī)產(chǎn)生目標(biāo)和環(huán)境的數(shù)據(jù),然后將數(shù)據(jù)加載到硬件系統(tǒng),采用硬件方法由數(shù)字信號(hào)處理器完成對數(shù)據(jù)的調(diào)度和處理,生成滿足系統(tǒng)時(shí)序要求的實(shí)時(shí)數(shù)字回波,再經(jīng)過數(shù)模轉(zhuǎn)換后,輸出所需的雷達(dá)回波信號(hào)。
[0004]現(xiàn)有技術(shù)中,通常采用FPGA芯片作為數(shù)字信號(hào)處理器對數(shù)據(jù)進(jìn)行調(diào)度和處理,但是FPGA芯片比較昂貴,從而增加了雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本,進(jìn)而降低了雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品效益。
實(shí)用新型內(nèi)容
[0005]針對上述存在的問題,本實(shí)用新型提供一種基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),從而克服現(xiàn)有技術(shù)中采用FPGA芯片,導(dǎo)致雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本增加的問題,進(jìn)而降低了雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本,進(jìn)一步的增加了基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品效益。
[0006]為了實(shí)現(xiàn)上述目的,本實(shí)用新型采取的技術(shù)方案為:
[0007]一種基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,包括:
[0008]采樣器,其配置為產(chǎn)生初始數(shù)字信號(hào);
[0009]處理器,所述處理器電性連接于所述采樣器,且所述處理器配置為對所述初始數(shù)字信號(hào)進(jìn)行運(yùn)算處理;
[0010]回放器,所述回放器電性連接于所述處理器,且所述回放器配置為將所述進(jìn)行運(yùn)算處理后的結(jié)果數(shù)字信號(hào)轉(zhuǎn)換成結(jié)果模擬信號(hào)并輸出;
[0011]其中,所述處理器包括SOC芯片、外部存儲(chǔ)芯片和上位機(jī),所述SOC芯片電性連接于所述外部存儲(chǔ)芯片和所述上位機(jī)。
[0012]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述采樣器為一模數(shù)轉(zhuǎn)換芯片。
[0013]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述模數(shù)轉(zhuǎn)換芯片采用LVDS標(biāo)準(zhǔn)電氣規(guī)則與所述SOC芯片互連。
[0014]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述上位機(jī)通過串口連接器電性連接于所述SOC芯片,所述上位機(jī)配置為傳輸控制指令給所述SOC芯片。
[0015]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述SOC芯片與所述串口連接器電性互連。
[0016]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述SOC芯片內(nèi)部配置有RISC內(nèi)核。
[0017]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述回放器為一數(shù)模轉(zhuǎn)換芯片。
[0018]上述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其中,所述SOC芯片采用LVDS標(biāo)準(zhǔn)電氣規(guī)則與所述數(shù)模轉(zhuǎn)換芯片互連。
[0019]上述技術(shù)方案具有如下優(yōu)點(diǎn)或者有益效果:
[0020]本實(shí)用新型提供的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)包括配置為產(chǎn)生初始數(shù)字信號(hào)的采樣器,電性連接采樣器且配置為對初始數(shù)字信號(hào)進(jìn)行運(yùn)算處理的處理器,電性連接處理器且配置為將進(jìn)行運(yùn)算處理后的結(jié)果數(shù)字信號(hào)轉(zhuǎn)換成結(jié)果模擬信號(hào)并輸出的回放器,同時(shí)處理器包括SOC芯片、外部存儲(chǔ)芯片和上位機(jī),SOC芯片電性連接于外部存儲(chǔ)芯片和上位機(jī);采用SOC芯片從而克服了現(xiàn)有技術(shù)中采用FPGA芯片導(dǎo)致雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本增加的問題,進(jìn)而降低了雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本,進(jìn)一步的增加了基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品效益。

【專利附圖】

【附圖說明】
[0021]通過閱讀參照以下附圖對非限制性實(shí)施例所作的詳細(xì)描述,本實(shí)用新型及其特征、外形和優(yōu)點(diǎn)將會(huì)變得更加明顯。在全部附圖中相同的標(biāo)記指示相同的部分。并未刻意按照比例繪制附圖,重點(diǎn)在于示出本實(shí)用新型的主旨。
[0022]圖1是本實(shí)用新型實(shí)施例1提供的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)的結(jié)構(gòu)示意圖。

【具體實(shí)施方式】
[0023]下面結(jié)合附圖和具體的實(shí)施例對本實(shí)用新型作進(jìn)一步的說明,但是不作為本實(shí)用新型的限定。
[0024]實(shí)施例1:
[0025]圖1是本實(shí)用新型實(shí)施例1提供的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)的結(jié)構(gòu)示意圖;如圖所示,本實(shí)用新型實(shí)施例1提供的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)包括:配置為產(chǎn)生初始數(shù)字信號(hào)采樣器,采樣器為一模數(shù)轉(zhuǎn)換芯片,通過該數(shù)模轉(zhuǎn)換芯片從而能夠?qū)⒊跏驾斎氲哪M信號(hào)轉(zhuǎn)換成初始數(shù)字信號(hào);
[0026]電性連接于采樣器且配置為對初始數(shù)字信號(hào)進(jìn)行運(yùn)算處理的處理器,處理包塊包括SOC芯片、外部存儲(chǔ)芯片和上位機(jī),SOC芯片采用LVDS標(biāo)準(zhǔn)電氣規(guī)則與模數(shù)轉(zhuǎn)換芯片互連,外部存儲(chǔ)芯片電性連接于SOC芯片,上位機(jī)通過串口連接器電性連接于SOC芯片;處理器中的SOC芯片接收到采樣器傳輸過來的初始數(shù)字信號(hào)后,對該初始數(shù)字信號(hào)進(jìn)行下變頻操作,而后進(jìn)行抽取操作,以降低采樣率,得到中間數(shù)字信號(hào),并將該中間數(shù)字信號(hào)傳輸給外部存儲(chǔ)模芯片進(jìn)行存儲(chǔ);然后,由SOC芯片內(nèi)部邏輯將存儲(chǔ)的中間數(shù)字信號(hào)從外部存儲(chǔ)芯片中讀出,進(jìn)行多普勒速度調(diào)制,該調(diào)制方法為采用SOC芯片內(nèi)部的復(fù)乘單元,對中間數(shù)字信號(hào)做一個(gè)頻譜偏移操作,最后,經(jīng)過數(shù)字上變頻操作后得到結(jié)果數(shù)字信號(hào)并傳送給回放器。
[0027]在此過程中,上位機(jī)傳輸各項(xiàng)控制指令給SOC芯片,由于SOC芯片內(nèi)部配置有RISC內(nèi)核,從而通過該RISC內(nèi)核便能夠進(jìn)行解算,進(jìn)而得到各項(xiàng)指令信號(hào),該指令信號(hào)為各階段的運(yùn)行參數(shù),如延遲距離、延遲衰減、目標(biāo)速度、天線指向角等。
[0028]電性連接于處理器且配置為將進(jìn)行運(yùn)算處理后的結(jié)果數(shù)字信號(hào)轉(zhuǎn)換成結(jié)果模擬信號(hào)并輸出的回放器,該回放器為一數(shù)模轉(zhuǎn)換芯片,并且處理器中的SOC芯片采用LVDS標(biāo)準(zhǔn)電氣規(guī)則與該數(shù)模轉(zhuǎn)換芯片電性互連,從而能夠順利接收處理器進(jìn)行運(yùn)算處理后的結(jié)果模擬信號(hào)。
[0029]綜上所述,本實(shí)用新型實(shí)施例1提供的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)包括配置為產(chǎn)生初始數(shù)字信號(hào)的采樣器,電性連接采樣器且配置為對初始數(shù)字信號(hào)進(jìn)行運(yùn)算處理的處理器,電性連接處理器且配置為將進(jìn)行運(yùn)算處理后的結(jié)果數(shù)字信號(hào)轉(zhuǎn)換成結(jié)果模擬信號(hào)并輸出的回放器,同時(shí)處理器包括SOC芯片、外部存儲(chǔ)芯片和上位機(jī),SOC芯片電性連接于外部存儲(chǔ)芯片和上位機(jī);采用SOC芯片從而克服了現(xiàn)有技術(shù)中采用FPGA芯片導(dǎo)致雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本增加的問題,進(jìn)而降低了雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品成本,進(jìn)一步的增加了基于SOC芯片的雷達(dá)視頻仿真系統(tǒng)的產(chǎn)品效益。
[0030]本領(lǐng)域技術(shù)人員應(yīng)該理解,本領(lǐng)域技術(shù)人員結(jié)合現(xiàn)有技術(shù)以及上述實(shí)施例可以實(shí)現(xiàn)所述變化例,在此不予贅述。這樣的變化例并不影響本實(shí)用新型的實(shí)質(zhì)內(nèi)容,在此不予贅述。
[0031]以上對本實(shí)用新型的較佳實(shí)施例進(jìn)行了描述。需要理解的是,本實(shí)用新型并不局限于上述特定實(shí)施方式,其中未盡詳細(xì)描述的設(shè)備和結(jié)構(gòu)應(yīng)該理解為用本領(lǐng)域中的普通方式予以實(shí)施;任何熟悉本領(lǐng)域的技術(shù)人員,在不脫離本實(shí)用新型技術(shù)方案作出許多可能的變動(dòng)和修飾,或修改為等同變化的等效實(shí)施例,這并不影響本實(shí)用新型的實(shí)質(zhì)內(nèi)容。因此,凡是未脫離本實(shí)用新型技術(shù)方案的內(nèi)容,依據(jù)本實(shí)用新型的技術(shù)實(shí)質(zhì)對以上實(shí)施例所做的任何簡單修改、等同變化以及修飾,均仍屬于本實(shí)用新型技術(shù)方案保護(hù)的范圍內(nèi)。
【權(quán)利要求】
1.一種基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,包括: 采樣器,其配置為產(chǎn)生初始數(shù)字信號(hào); 處理器,所述處理器電性連接于所述采樣器,且所述處理器配置為對所述初始數(shù)字信號(hào)進(jìn)行運(yùn)算處理; 回放器,所述回放器電性連接于所述處理器,且所述回放器配置為將所述進(jìn)行運(yùn)算處理后的結(jié)果數(shù)字信號(hào)轉(zhuǎn)換成結(jié)果模擬信號(hào)并輸出; 其中,所述處理器包括SOC芯片、外部存儲(chǔ)芯片和上位機(jī),所述SOC芯片電性連接于所述外部存儲(chǔ)芯片和所述上位機(jī)。
2.如權(quán)利要求1所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述采樣器為一模數(shù)轉(zhuǎn)換芯片。
3.如權(quán)利要求2所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述模數(shù)轉(zhuǎn)換芯片采用LVDS標(biāo)準(zhǔn)電氣規(guī)則與所述SOC芯片互連。
4.如權(quán)利要求1所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述上位機(jī)通過串口連接器電性連接于所述SOC芯片,所述上位機(jī)配置為傳輸控制指令給所述SOC芯片。
5.如權(quán)利要求4所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述SOC芯片與所述串口連接器電性互連。
6.如權(quán)利要求1所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述SOC芯片內(nèi)部配置有RISC內(nèi)核。
7.如權(quán)利要求1所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述回放器為一數(shù)模轉(zhuǎn)換芯片。
8.如權(quán)利要求7所述的基于SOC芯片的雷達(dá)視頻仿真系統(tǒng),其特征在于,所述SOC芯片采用LVDS標(biāo)準(zhǔn)電氣規(guī)則與所述數(shù)模轉(zhuǎn)換芯片互連。
【文檔編號(hào)】G06F17/50GK204066114SQ201420198778
【公開日】2014年12月31日 申請日期:2014年4月22日 優(yōu)先權(quán)日:2014年4月22日
【發(fā)明者】丁晟, 陸彬, 傅川 申請人:無錫市雷華科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1