存儲(chǔ)器裝置的超深斷電模式的制作方法
【專利摘要】一種存儲(chǔ)器裝置包含電壓調(diào)節(jié)器,所述電壓調(diào)節(jié)器的輸出為所述存儲(chǔ)器裝置的包含命令用戶接口的各種其它組件提供電壓供應(yīng)。通過將致使停用所述電壓調(diào)節(jié)器的所述輸出的軟件命令提供到所述存儲(chǔ)器裝置而將所述存儲(chǔ)器裝置置于超深斷電模式中。為使所述存儲(chǔ)器裝置離開所述超深斷電模式,將芯片選擇信號提供到所述存儲(chǔ)器裝置,所述存儲(chǔ)器裝置包含甚至當(dāng)所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí)也保持通電的喚醒電路。在所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí)接收到所述芯片選擇信號致使啟用所述電壓調(diào)節(jié)器的所述輸出,借此將電力提供到曾完全斷電的所述組件。
【專利說明】存儲(chǔ)器裝置的超深斷電模式
【技術(shù)領(lǐng)域】
[0001 ] 本發(fā)明涉及存儲(chǔ)器裝置的超深斷電模式。
【背景技術(shù)】
[0002]在許多便攜式電池供電應(yīng)用中,電力消耗極其重要。此類應(yīng)用的實(shí)例包含(但不限于)蜂窩式電話、尋呼機(jī)、攝錄像機(jī)及膝上型計(jì)算機(jī)。這些應(yīng)用需求可能最低的電力消耗以便延長電池壽命且使得能夠使用較小的較低容量電池以減少應(yīng)用大小、成本及重量。這些應(yīng)用中的許多應(yīng)用使用快閃存儲(chǔ)器裝置來存儲(chǔ)程序代碼,且在一些例子中,在應(yīng)用開啟電源之后,程序代碼被拷貝到外部或嵌入式微控制器隨機(jī)存取存儲(chǔ)器(RAM)中。由于所述代碼是從快閃存儲(chǔ)器投影到RAM中,因此直到下一電力循環(huán)才需要存取所述快閃存儲(chǔ)器。在這些例子中,可期望將快閃存儲(chǔ)器裝置置于盡可能低的電力模式中以消耗最少電流量。
[0003]一些應(yīng)用完全從快閃存儲(chǔ)器裝置移除電力以減少電力消耗。然而,此舉往往增加應(yīng)用復(fù)雜性以及成本,因?yàn)楸仨毷褂美绲蛪航?LDO)調(diào)節(jié)器的外部電力管理裝置來切斷到快閃存儲(chǔ)器裝置的電力。
【發(fā)明內(nèi)容】
[0004]本發(fā)明描述一種可在超深斷電模式中操作的存儲(chǔ)器裝置,在所述超深斷電模式中僅從所述裝置汲取極小電流量。在一些實(shí)施方案中,所述超深斷電模式可允許平均電流消耗減少到低于I微安(μ A),且在一些情況中低至300到400納安(ηΑ)。
[0005]在一個(gè)方面中,一種存儲(chǔ)器裝置包含電壓調(diào)節(jié)器,所述電壓調(diào)節(jié)器的輸出為所述存儲(chǔ)器裝置的包含命令用戶接口的各種其它組件提供電壓供應(yīng)。通過將致使停用所述電壓調(diào)節(jié)器的所述輸出的預(yù)定軟件命令提供到所述存儲(chǔ)器裝置而將所述存儲(chǔ)器裝置置于超深斷電模式中。為使所述存儲(chǔ)器裝置離開所述超深斷電模式,將芯片選擇信號提供到所述存儲(chǔ)器裝置,所述存儲(chǔ)器裝置包含甚至當(dāng)所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí)也保持通電的喚醒電路。在所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí)接收到所述芯片選擇信號致使啟用所述電壓調(diào)節(jié)器的所述輸出,借此將電力提供到曾完全斷電的所述組件。
[0006]其它方面涉及包含可在超深斷電模式中操作的存儲(chǔ)器裝置的方法及系統(tǒng)。
[0007]—些實(shí)施方案提供以下優(yōu)點(diǎn)中的一或多者。舉例來說,所述存儲(chǔ)器裝置可以保存主控主機(jī)處理器上的通用輸入/輸出(GP I/O)引腳以用于其它系統(tǒng)功能的方式被置于所述超深斷電模式中及退出所述超深斷電模式。此外,使用軟件操作碼將所述存儲(chǔ)器裝置置于所述超深斷電模式中可提供較大靈活性。此外,可消除例如低壓降(LDO)調(diào)節(jié)器的較復(fù)雜外部電力管理裝置,借此減少總體成本。由于一些實(shí)施方案可使用較少組件,因此也可增強(qiáng)可靠性。
[0008]依據(jù)以下詳細(xì)說明、附圖及權(quán)利要求書,其它方面、特征及優(yōu)點(diǎn)將顯而易見。
【專利附圖】
【附圖說明】
[0009]圖1是主機(jī)處理器與存儲(chǔ)器裝置之間的簡化系統(tǒng)連接。
[0010]圖2是展示實(shí)例性存儲(chǔ)器裝置中的各種數(shù)據(jù)處理單元的框圖。
[0011]圖3是將存儲(chǔ)器裝置置于超深斷電模式中的各種信號的實(shí)例性時(shí)序圖。
[0012]圖4是用于退出超深斷電模式的各種信號的實(shí)例性時(shí)序圖。
【具體實(shí)施方式】
[0013]如圖1中所圖解說明,主控主機(jī)裝置10(例如,微控制器、微處理器、專用集成電路(ASIC)或?qū)S脴?biāo)準(zhǔn)產(chǎn)品(ASSP))通過串行外圍接口(SPI)總線14耦合到從屬存儲(chǔ)器裝置12 (例如,快閃或其它存儲(chǔ)器裝置)。SPI總線14具有各種數(shù)據(jù)及控制線,包含:SPI數(shù)據(jù)輸入線16,其用于由主機(jī)處理器10產(chǎn)生且由存儲(chǔ)器裝置12接收的信號;SPI數(shù)據(jù)輸出線18,其用于由存儲(chǔ)器裝置12產(chǎn)生且由主機(jī)處理器10接收的信號;SPI時(shí)鐘線20,其用于由主機(jī)處理器10產(chǎn)生以同步化裝置10、12之間的數(shù)據(jù)傳送的時(shí)鐘信號;以及SPI芯片選擇線22,其用于由主機(jī)處理器10產(chǎn)生以選擇特定從屬或外圍裝置的信號。SPI總線14也可耦合到額外SPI裝置。在所述情況中,也將為其它SPI裝置提供額外芯片選擇線。
[0014]在一些實(shí)施方案中,存儲(chǔ)器裝置12是可用于多種多樣的數(shù)字話音、圖像、程序代碼及數(shù)據(jù)存儲(chǔ)應(yīng)用中的串行接口順序存取快閃存儲(chǔ)器。然而,本文件中所描述的技術(shù)可與其它類型的存儲(chǔ)器裝置(包含其它類型的非易失性存儲(chǔ)器裝置及其它類型的快閃或SPI存儲(chǔ)器裝置)一起使用。
[0015]在所圖解說明的實(shí)例中,主機(jī)處理器10及存儲(chǔ)器裝置12中的每一者具有SPI接口,所述SPI接口包含用于連接到SPI總線14的適當(dāng)輸入/輸出引腳。舉例來說,通過芯片選擇引腳(CS)啟用且經(jīng)由包含串行輸入(SI)引腳、串行輸出(SO)引腳及串行時(shí)鐘(SCK)引腳的三線接口存取存儲(chǔ)器裝置12。
[0016]斷言CS引腳會(huì)選擇存儲(chǔ)器裝置12。在所圖解說明的實(shí)例中,當(dāng)撤銷斷言CS引腳時(shí),撤銷選擇所述裝置且通常將其置于備用模式中,且輸出引腳(SO)處于高阻抗?fàn)顟B(tài)中。當(dāng)撤銷選擇存儲(chǔ)器裝置12時(shí),在輸入引腳(SI)上將不接受數(shù)據(jù)。CS引腳上的高到低轉(zhuǎn)變用于開始操作,且低到高轉(zhuǎn)變用于結(jié)束操作。
[0017]SCK引腳用于將時(shí)鐘提供到存儲(chǔ)器裝置12且用于控制數(shù)據(jù)到所述裝置及數(shù)據(jù)從所述裝置的流動(dòng)。在所圖解說明的實(shí)例中,在SCK信號的上升邊緣上鎖存存在于SI引腳上的命令、地址及輸入數(shù)據(jù),而在SCK信號的下降邊緣上時(shí)鐘輸出SO引腳上的輸出數(shù)據(jù)。
[0018]SI引腳用于將數(shù)據(jù)移位到存儲(chǔ)器裝置12中。在所圖解說明的實(shí)例中,SI引腳用于包含命令及地址序列的所有數(shù)據(jù)輸入。在SCK信號的上升邊緣上鎖存SI引腳上的數(shù)據(jù)。每當(dāng)撤銷選擇存儲(chǔ)器裝置12(即,撤銷斷言CS引腳)時(shí),便忽略存在于SI引腳上的數(shù)據(jù)。
[0019]SO引腳用于將數(shù)據(jù)從存儲(chǔ)器裝置12移出。在所圖解說明的實(shí)例中,在SCK信號的下降邊緣上時(shí)鐘輸出SO引腳上的數(shù)據(jù)。每當(dāng)撤銷選擇所述裝置時(shí)(即,當(dāng)撤銷斷言CS時(shí)),SO引腳便處于高阻抗?fàn)顟B(tài)中。
[0020]VCC引腳用于將源電壓供應(yīng)到存儲(chǔ)器裝置12,且在所圖解說明的實(shí)施方案中,接地(GND)參考連接到系統(tǒng)接地。存儲(chǔ)器裝置12還可包含其它引腳。
[0021]主機(jī)處理器10還包含SI引腳、SO引腳、SCK引腳及CS引腳。其還可包含其它引腳,例如,通用輸入/輸出(GS I/O)引腳及用于選擇其它SPI裝置中的一者的其它芯片選擇(CS)引腳。
[0022]圖2圖解說明在一些實(shí)施方案中形成存儲(chǔ)器裝置12的部分且可實(shí)施為單個(gè)集成電路存儲(chǔ)器裝置芯片的部分的各種功能塊。一般來說,存儲(chǔ)器裝置12可包含VCC域塊(即,由VCC電力供電且使用VCC電力操作的功能塊或電路)30、VDD域塊(即,由經(jīng)減小電力電平VDD供電且使用經(jīng)減小電力電平VDD操作的功能塊或電路)32、高電壓電荷泵34及存儲(chǔ)器陣列36。存儲(chǔ)器裝置12自身可由外部VCC電力供應(yīng)器供電且包含低壓降(LDO)調(diào)節(jié)器40,低壓降調(diào)節(jié)器40的輸出用作內(nèi)部芯片上電壓供應(yīng)以將較低VDD電壓電平提供到VDD域塊32、高電壓電荷泵34及存儲(chǔ)器陣列36。因此,VDD域塊32、高電壓電荷泵34及存儲(chǔ)器陣列36由LDO調(diào)節(jié)器40供電。
[0023]在所圖解說明的實(shí)例中,VCC域塊30還包含輸入/輸出緩沖器42、電平移位器44及存儲(chǔ)元件46,存儲(chǔ)元件46存儲(chǔ)LDO調(diào)節(jié)器40的啟用/停用狀態(tài)且可實(shí)施為(舉例來說)例如觸發(fā)器電路的鎖存器。同樣,在所圖解說明的實(shí)例中,VDD塊32包含各種數(shù)字電路,例如:控制器48 ;輸入/輸出控制器50 ;存儲(chǔ)器52 (例如,RAM及/或ROM);命令用戶接口(CUI) 54 ;膠合邏輯56,其用以在其它邏輯單元之間介接;以及XY控制器58,其與存儲(chǔ)器陣列36介接。電平移位器44為在VCC供應(yīng)域與VDD供應(yīng)域之間轉(zhuǎn)換信號的數(shù)字傳送裝置。在一些實(shí)施方案中,VCC域以2.5伏特操作,而VDD域以1.8伏特操作。在其它實(shí)施方案中,所述電壓可不同。
[0024]由來自主機(jī)處理器10的指令控制存儲(chǔ)器裝置12的操作。在所圖解說明的實(shí)例中,有效指令以CS信號的下降邊緣開始,后續(xù)接著8位操作碼(opcode)及緩沖器或主存儲(chǔ)器地址位置。
[0025]在一些應(yīng)用中,存儲(chǔ)器裝置12存儲(chǔ)程序代碼,可在所述應(yīng)用開啟電源之后將所述程序代碼拷貝到外部RAM或嵌入于主機(jī)處理器10中的RAM中。如果直到下一電力循環(huán)才需要存取存儲(chǔ)器裝置12,那么可期望將存儲(chǔ)器裝置12置于盡可能低的電力模式中以便消耗最少電流量。也可存在其中可期望將存儲(chǔ)器裝置12置于斷電模式中的其它情形。如下文所闡釋,可將存儲(chǔ)器裝置12置于其中僅從所述裝置汲取極小電流量的超深斷電模式中。在一些實(shí)施方案中,所述超深斷電模式允許平均電流消耗減少到遠(yuǎn)低于I微安(μ A),且在一些情況中低至300到400納安(ηΑ)。因此,在一些實(shí)施方案中,當(dāng)使裝置在超深斷電模式中操作時(shí),所揭示的技術(shù)可使電流消耗減少到幾乎十分之一。然而,在其它實(shí)施方案中,超深斷電模式中的實(shí)際電力消耗可不同。
[0026]以下段落描述啟用其中完全關(guān)斷存儲(chǔ)器裝置12的在VDD域中操作的組件的超深斷電模式的協(xié)議。所述協(xié)議也使得存儲(chǔ)器裝置12能夠退出超深斷電模式。
[0027]可通過經(jīng)由SPI總線14將唯一預(yù)定8位命令操作碼從主機(jī)處理器10提供到緩沖器42來實(shí)現(xiàn)進(jìn)入超深斷電模式。在接收所述唯一命令操作碼之后,緩沖器42將所述唯一命令操作碼傳遞到命令用戶接口 54。然后,命令用戶接口 54將所述操作碼傳遞到與解碼所述命令相關(guān)聯(lián)的電平移位器44。電平移位器44將所述操作碼轉(zhuǎn)換為適當(dāng)VCC域電壓電平且將所述操作碼傳送到存儲(chǔ)元件46,如上文所提及,存儲(chǔ)元件46可實(shí)施為(舉例來說)觸發(fā)器電路。然后,存儲(chǔ)元件46產(chǎn)生用以致使停用LDO調(diào)節(jié)器40的輸出的信號。停用LDO調(diào)節(jié)器40的輸出意指不再給存儲(chǔ)器裝置12的VDD域塊32以及存儲(chǔ)器陣列36及高電壓電荷泵34供電。因此,在超深斷電模式中,通常由VDD電壓供應(yīng)供電的所有組件完全斷電。與其它低電力模式或備用模式相比,通過關(guān)閉存儲(chǔ)器裝置12中的額外內(nèi)部電路,超深斷電模式可允許存儲(chǔ)器裝置12消耗較少電力。
[0028]由于在超深斷電模式中關(guān)閉幾乎所有作用電路以節(jié)約電力,因此在超深斷電模式期間輸入/輸出控制器50及命令用戶接口 54完全斷電。由于將忽略在存儲(chǔ)器裝置12進(jìn)入超深斷電模式之后(且在其退出所述模式之前)時(shí)鐘輸入到所述存儲(chǔ)器裝置中的任何額外數(shù)據(jù),因此將忽略所有后續(xù)命令(直到裝置退出超深斷電模式為止)。另一方面,由于忽略所有命令,因此超深斷電模式可用作防御編程操作及擦除操作的額外保護(hù)機(jī)制。
[0029]當(dāng)存儲(chǔ)器裝置12處于超深斷電模式中時(shí),所述裝置繼續(xù)由VCC電壓供電,以使得VCC域塊30 (包含存儲(chǔ)元件46、LDO調(diào)節(jié)器40及I/O緩沖器42)保持連接到VCC電壓。然而,在此狀態(tài)中,可實(shí)施為相對小電路的LDO調(diào)節(jié)器40可具有極小泄漏量,借此在超深斷電模式期間幫助使存儲(chǔ)器裝置12的總體電力消耗保持在極低水平。
[0030]如圖3的時(shí)序圖所圖解說明,可通過斷言存儲(chǔ)器裝置12上的CS引腳、時(shí)鐘輸入唯一預(yù)定命令操作碼且然后撤銷斷言CS引腳來實(shí)現(xiàn)進(jìn)入超深斷電模式。在撤銷斷言CS引腳之前,應(yīng)時(shí)鐘輸入完整操作碼。當(dāng)撤銷斷言CS引腳時(shí),存儲(chǔ)器裝置12在時(shí)間“tEUDro”內(nèi)進(jìn)入超深斷電模式。在一些實(shí)施方案中,如果例如編程或擦除循環(huán)的內(nèi)部自我計(jì)時(shí)操作正在進(jìn)行中,那么將忽略超深斷電命令。
[0031]如上文所提及,在超深斷電模式期間,輸入/輸出控制器50及命令用戶接口 54完全斷電,且因此存儲(chǔ)器裝置12在其處于超深斷電模式中時(shí)忽略所有操作碼命令。此意指,在所圖解說明的實(shí)例中,經(jīng)由SPI總線14的SPI數(shù)據(jù)輸出線18發(fā)送的操作碼命令(即,軟件指令)不能用于使存儲(chǔ)器裝置12離開超深斷電模式。
[0032]代替地,為喚醒存儲(chǔ)器裝置12且使其離開超深斷電模式,雙態(tài)切換SPI總線14的SPI芯片選擇線22上的信號,且在存儲(chǔ)器裝置12的CS引腳處接收所述信號。當(dāng)裝置12處于超深斷電模式中時(shí),緩沖器42將芯片選擇信號直接傳遞到存儲(chǔ)元件46,存儲(chǔ)元件46產(chǎn)生用以致使啟用LDO調(diào)節(jié)器40的輸出的信號。啟用LDO調(diào)節(jié)器40的輸出將VDD電壓提供到各種VDD域塊32以及高電壓電荷泵34及存儲(chǔ)器陣列36,因此將存儲(chǔ)器裝置12還原到備用模式。因此,盡管使用軟件命令(即,操作碼)將存儲(chǔ)器裝置12置于超深斷電模式中,但僅使用存儲(chǔ)器裝置12的硬件特征來使所述存儲(chǔ)器裝置離開超深斷電模式。
[0033]如圖4的實(shí)例所圖解說明,為從超深斷電模式退出,給SPI總線14的SPI芯片選擇線22加脈沖以斷言存儲(chǔ)器裝置12的CS引腳。在等待最小時(shí)間“tCSLU”之后,再次撤銷斷言存儲(chǔ)器裝置12的CS引腳。
[0034]為促進(jìn)簡單軟件開發(fā),可經(jīng)由SPI數(shù)據(jù)輸出線18提供虛擬字節(jié)操作碼,同時(shí)給CS引腳加脈沖以致使存儲(chǔ)器裝置12退出超深斷電模式。所述虛擬字節(jié)操作碼簡單地由存儲(chǔ)器裝置12忽略,因?yàn)榇鎯?chǔ)器裝置12仍處于超深斷電模式中。在撤銷斷言存儲(chǔ)器裝置12的CS引腳之后,裝置12將從超深斷電模式退出且將在時(shí)間“tXUDTO”內(nèi)返回到備用模式。在所圖解說明的實(shí)例中,如果在已過去“txuDro”時(shí)間之前重新斷言CS引腳以試圖開始新操作,那么將忽略所述操作且將不會(huì)響應(yīng)于所述操作而執(zhí)行任何操作。代替地,系統(tǒng)等待裝置12返回到備用模式之后才可重新開始正常命令操作。
[0035]其它實(shí)施方案在權(quán)利要求書的范圍內(nèi)。
【權(quán)利要求】
1.一種控制存儲(chǔ)器裝置的電力消耗的方法,其中所述存儲(chǔ)器裝置經(jīng)配置以由電力供應(yīng)器以第一電壓電平供電,所述存儲(chǔ)器裝置包含:第一組件群組,其使用所述第一電壓電平操作;以及第二組件群組,其使用低于所述第一電壓電平的第二電壓電平操作,其中所述存儲(chǔ)器裝置進(jìn)一步包含電壓調(diào)節(jié)器,所述電壓調(diào)節(jié)器使用所述第一電壓電平操作且可操作以將所述第二電壓電平提供為輸出以給所述第二組件群組供電,所述方法包括: 將指示所述存儲(chǔ)器裝置進(jìn)入到斷電模式中的軟件命令提供到所述存儲(chǔ)器裝置;以及響應(yīng)于在所述存儲(chǔ)器裝置中接收到所述軟件命令而自動(dòng)地停用所述電壓調(diào)節(jié)器的所述輸出。
2.根據(jù)權(quán)利要求1所述的方法,其中所述第二組件群組包含命令用戶接口,所述命令用戶接口處置所述軟件命令且在停用所述電壓調(diào)節(jié)器的所述輸出時(shí)被完全關(guān)斷。
3.根據(jù)權(quán)利要求1所述的方法,其中停用所述電壓調(diào)節(jié)器的所述輸出致使所述第二組件群組被完全斷電。
4.根據(jù)權(quán)利要求3所述的方法,其中所述第二組件群組包含一存儲(chǔ)器陣列及若干高電壓電荷泵。
5.根據(jù)權(quán)利要求1所述的方法,其包含: 經(jīng)由串行外圍接口總線在所述存儲(chǔ)器裝置中接收所述軟件命令; 將所述軟件命令傳遞到由所述電壓調(diào)節(jié)器的所述輸出供電的命令用戶接口 ;以及將對應(yīng)于所述軟件命令的第一信號傳遞到將輸出提供到鎖存器的電平移位器,所述鎖存器的輸出控制是啟用還是停用所述電壓調(diào)節(jié)器輸出。
6.根據(jù)權(quán)利要求1所述的方法,其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出且所述電壓調(diào)節(jié)器由所述第一電壓電平供電時(shí),所述存儲(chǔ)器裝置展現(xiàn)少于I微安的平均電流消耗。
7.根據(jù)權(quán)利要求1所述的方法,其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出且所述電壓調(diào)節(jié)器由所述第一電壓電平供電時(shí),所述存儲(chǔ)器裝置展現(xiàn)少于400納安的平均電流消耗。
8.根據(jù)權(quán)利要求1所述的方法,其包含: 在所述存儲(chǔ)器裝置的芯片選擇引腳處接收雙態(tài)切換信號; 響應(yīng)于接收到所述雙態(tài)切換信號,啟用所述電壓調(diào)節(jié)器的所述輸出。
9.根據(jù)權(quán)利要求1所述的方法,其包含:將在所述芯片選擇引腳處接收的所述信號傳遞到鎖存器,所述鎖存器的輸出控制是啟用還是停用所述電壓調(diào)節(jié)器。
10.根據(jù)權(quán)利要求1所述的方法,其中所述第一組件群組包含鎖存器,所述鎖存器的輸出控制是啟用還是停用所述電壓調(diào)節(jié)器。
11.一種可在超深斷電模式中操作的存儲(chǔ)器裝置,所述存儲(chǔ)器裝置包括: 命令用戶接口; 電壓調(diào)節(jié)器,其輸出為所述存儲(chǔ)器裝置的包含所述命令用戶接口的各種組件提供電壓供應(yīng), 喚醒電路,其甚至當(dāng)所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí)也保持通電; 其中所述存儲(chǔ)器裝置可操作以通過接收致使停用所述電壓調(diào)節(jié)器的所述輸出的預(yù)定軟件命令而被置于所述超深斷電模式中,且 其中所述存儲(chǔ)器裝置可操作以通過接收芯片選擇信號而離開所述超深斷電模式,其中在所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí)接收到所述芯片選擇信號致使啟用所述電壓調(diào)節(jié)器的所述輸出,借此將電力提供到所述存儲(chǔ)器裝置的在超深斷電模式期間曾完全斷電的組件。
12.—種經(jīng)配置以由電力供應(yīng)器以第一電壓電平供電的存儲(chǔ)器裝置,所述存儲(chǔ)器裝置包括: 第一組件群組,其使用所述第一電壓電平操作;以及第二組件群組,其使用低于所述第一電壓電平的第二電壓電平操作, 電壓調(diào)節(jié)器,其使用所述第一電壓電平操作且可操作以將所述第二電壓電平提供為輸出以給所述第二組件群組供電; 其中所述第一組件群組包含存儲(chǔ)元件,所述存儲(chǔ)元件具有控制是啟用還是停用所述電壓調(diào)節(jié)器的所述輸出的輸出,且其中所述第二組件群組包含命令用戶接口 ; 電平移位器,其用以在所述第二電壓電平與所述第一電壓電平之間轉(zhuǎn)換來自所述命令用戶接口的信號,且用以按所述第一電壓電平將信號提供到所述存儲(chǔ)元件; 其中由所述命令用戶接口處置所述存儲(chǔ)器裝置對指示所述存儲(chǔ)器裝置進(jìn)入到超深斷電模式中的預(yù)定軟件命令的接收,響應(yīng)于接收到所述預(yù)定軟件命令,所述命令用戶接口通過所述電平移位器將用以停用所述電壓調(diào)節(jié)器的所述輸出的信號傳遞到所述存儲(chǔ)元件; 且其中,當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出時(shí),所述存儲(chǔ)器裝置接收到芯片選擇信號致使所述存儲(chǔ)元件啟用所述電壓調(diào)節(jié)器的所述輸出。
13.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中所述存儲(chǔ)器裝置為通過串行外圍接口總線耦合到主機(jī)裝置的快閃存儲(chǔ)器裝置。
14.根據(jù)權(quán)利要求13所述的存儲(chǔ)器裝置,其中經(jīng)由所述串行外圍接口總線的數(shù)據(jù)線接收所述預(yù)定軟件命令且經(jīng)由所述串行外圍接口總線的芯片選擇線接收所述芯片選擇信號。
15.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中所述第二組件群組進(jìn)一步包含存儲(chǔ)器陣列。
16.根據(jù)權(quán)利要求15所述的存儲(chǔ)器裝置,其中所述第二組件群組進(jìn)一步包含若干高電壓電荷泵。
17.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出時(shí),即使所述電壓調(diào)節(jié)器由所述第一電壓電平供電,所述存儲(chǔ)器裝置也展現(xiàn)少于I微安的平均電流消耗。
18.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出時(shí),即使所述電壓調(diào)節(jié)器由所述第一電壓電平供電,所述存儲(chǔ)器裝置也展現(xiàn)少于400納安的平均電流消耗。
19.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出時(shí),所述第二群組中的所有組件被完全斷電。
20.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中所述存儲(chǔ)元件包括鎖存器。
21.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其中所述存儲(chǔ)元件包括觸發(fā)器電路。
22.根據(jù)權(quán)利要求12所述的存儲(chǔ)器裝置,其進(jìn)一步包含輸入/輸出緩沖器,其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出且所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí),所述芯片選擇信號是從所述輸入/輸出緩沖器直接提供到所述存儲(chǔ)元件,所述存儲(chǔ)元件的輸出控制是啟用還是停用所述電壓調(diào)節(jié)器。
23.—種系統(tǒng),其包括: 主機(jī)控制器; 串行外圍接口總線;以及 存儲(chǔ)器裝置,其通過所述串行外圍接口總線耦合到所述主機(jī)控制器,其中所述存儲(chǔ)器裝置包括: 到提供第一電壓電平的電力供應(yīng)器的連接; 第一組件群組,其使用所述第一電壓電平操作;以及第二組件群組,其使用低于所述第一電壓電平的第二電壓電平操作, 電壓調(diào)節(jié)器,其使用所述第一電壓電平操作且可操作以將所述第二電壓電平提供為輸出以給所述第二組件群組供電; 其中所述第一組件群組包含存儲(chǔ)元件,所述存儲(chǔ)元件具有控制是啟用還是停用所述電壓調(diào)節(jié)器的所述輸出的輸出,且其中所述第二組件群組包含命令用戶接口 ; 電平移位器,其用以在所述第二電壓電平與所述第一電壓電平之間轉(zhuǎn)換來自所述命令用戶接口的信號,且用以按所述第一電壓電平將信號提供到所述存儲(chǔ)元件; 其中由所述命令用戶接口處置所述存儲(chǔ)器裝置對指示所述存儲(chǔ)器裝置進(jìn)入到超深斷電模式中的預(yù)定軟件命令的接收,響應(yīng)于接收到所述預(yù)定軟件命令,所述命令用戶接口通過所述電平移位器將用以停用所述電壓調(diào)節(jié)器的所述輸出的信號傳遞到所述存儲(chǔ)元件,借此將所述存儲(chǔ)器裝置置于所述超深斷電模式中;且 其中當(dāng)停用所述電壓調(diào)節(jié)器的所述輸出時(shí),所述存儲(chǔ)器裝置接收到芯片選擇信號致使所述存儲(chǔ)元件啟用所述電壓調(diào)節(jié)器的所述輸出。
24.根據(jù)權(quán)利要求23所述的系統(tǒng),其中甚至當(dāng)所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí),所述第一組件群組也保持連接到所述第一電壓電平。
25.根據(jù)權(quán)利要求24所述的系統(tǒng),其中當(dāng)所述存儲(chǔ)器裝置處于所述超深斷電模式中時(shí),所述第二組件群組被完全斷電。
【文檔編號】G06F1/32GK104272388SQ201280072951
【公開日】2015年1月7日 申請日期:2012年10月31日 優(yōu)先權(quán)日:2012年7月26日
【發(fā)明者】理查德·V·卡羅, 德努茨·馬尼亞, 王永亮, 斯蒂芬·特里恩, 保羅·希爾 申請人:亞特米斯購并有限公司