亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路的制作方法_3

文檔序號(hào):9578715閱讀:來(lái)源:國(guó)知局
收到數(shù)據(jù)解析成對(duì)應(yīng)的格式發(fā)給相應(yīng)的門(mén)鎖zigbee從機(jī),zigbee從機(jī)對(duì)數(shù)據(jù)進(jìn)行響應(yīng),zigbee從機(jī)解析數(shù)據(jù)后再通過(guò)zigbee集成電路模塊發(fā)給單片機(jī)V4,單片機(jī)V4控制門(mén)鎖開(kāi)啟或關(guān)閉,并且有LED,蜂鳴器提示;MCU集成電路是下載電路,將代碼下載到單片機(jī)V4中從而完成各種邏輯處理。
【主權(quán)項(xiàng)】
1.基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路,其特征在于:包括有MCU模塊集成傳輸電路,與MCU模塊集成傳輸電路連接的MCU集成電路、讀卡發(fā)送和檢測(cè)集成電路、射頻集成電路、門(mén)鎖驅(qū)動(dòng)控制與電量檢測(cè)集成電路、鎖狀態(tài)檢測(cè)及開(kāi)關(guān)集成電路、時(shí)鐘芯片集成電路、存儲(chǔ)器集成電路、電源集成電路和Zigbee模塊集成電路; 所述的MCU模塊集成傳輸電路包括有單片機(jī)V4 ; 所述的MCU集成電路包括有JTAG仿真器J8,晶振Y2,電容C23、C24、C6,電阻Rl5和開(kāi)關(guān)二極管D3 ;所述的JTAG仿真器J8的2腳連接VCC_33,9腳連接地,1、3、5和7腳分別連接單片機(jī)V4的54、55、56和57腳;所述的開(kāi)關(guān)二極管D3的負(fù)極與電阻R15的上端并聯(lián)連接VCC_33,開(kāi)關(guān)二極管的D3正極與R15下端、電容C6的上端并聯(lián)連接到JTAG仿真器J8的11腳,電容C6的下端接地;所述的電容C23的左端和電容C24的左端并聯(lián)接地,電容C23的右端與晶振Y2的上端并聯(lián)連接到單片機(jī)V4的8腳,電容C24的右端與晶振Y2并聯(lián)連接到單片機(jī)V4的9腳; 所述的讀卡發(fā)送和檢測(cè)集成電路包括有插座J9,場(chǎng)效應(yīng)管Q1,電磁感應(yīng)線(xiàn)圈L1、L2,電容C13、C21、C14、C15和C22,電阻R28、R27和R30,開(kāi)關(guān)二極管D2;所述的插座J9的I腳連接ANTA端,插座J9的2腳接地,所述的場(chǎng)效應(yīng)管Ql的柵極連接芯片V6的腳43,場(chǎng)效應(yīng)管Ql的漏極與電磁感應(yīng)線(xiàn)圈LI的下端、電容C21的上端并聯(lián)連接至電容C22的左端,電容C22的右端與電磁感應(yīng)線(xiàn)圈L2的左端連接,場(chǎng)效應(yīng)管Ql的源極與電容C21的下端并聯(lián)接地,電磁感應(yīng)線(xiàn)圈LI的上端與電容C13的左端并聯(lián)接入VCC_33,電容C13的右端接地,電磁感應(yīng)線(xiàn)圈L2的右端、電阻R30上端、開(kāi)關(guān)二極管D2的正極并聯(lián)連接至ANTA端,電阻R30的下端接地,開(kāi)關(guān)二極管D2的負(fù)極與電阻R27的下端并聯(lián)連接至電容C15的左端,電容C15的右端接地;電阻R27的上端與電容C14左端、電阻R28的左端并聯(lián)連接至單片機(jī)V4的3腳,電阻R28的右端和電容C14的右端并聯(lián)接地; 所述的射頻集成電路包括有芯片V6,電容C5、C16、C17、C18、C19和C20、晶振Y3,電阻R29和二極管Dl ;所述的芯片V6的38腳、4腳、5腳和6腳分別連接單片機(jī)V4的28腳、29腳、30腳和31腳,芯片V6的I腳、3腳和39腳均連接單片機(jī)V4的16腳,芯片V6的8腳、21腳、23腳、41腳、46腳接地,芯片V6的7腳、9腳、45腳連接VCC_33,芯片V6的2腳連接電容C5的右端,電容C5的左端接地,芯片V6的10腳、芯片V6的11腳通過(guò)電容C16、芯片V6的12腳通過(guò)電容C17并聯(lián)接入GND端,所述的二極管Dl的正極連接ANTA端,二極管Dl的負(fù)極與電阻R29的上端、電容C18的上端并聯(lián)連接至芯片V6的13腳,電阻R29的下端與電容C18的下端并聯(lián)連接GND端,晶振Y3的左端與電容C19的上端并聯(lián)連接至芯片V6的18腳,晶振Y3的右端與電容C20的上端并聯(lián)連接至芯片V6的19腳,電容C19的下端和電容C20的下端并聯(lián)接地; 所述的門(mén)鎖驅(qū)動(dòng)控制與電量檢測(cè)集成電路包括有PNP三極管T7、T5和T6、NPN三極管T2、T3和 T4、電阻 R12、R13、R18、R19、R21、R22、R23、R24、R25和 R26;所述的 NPN三極管T2、T3和Τ4的發(fā)射極均接地,NPN三極管Τ2的基極連接電阻R21的右端,NPN三極管Τ2的集電極連接電阻R18的左端,電阻R21的左端連接單片機(jī)V4的22腳,電阻R18的右端與電阻R12的左端并聯(lián)連接至PNP三極管Τ6的基極,電阻R12的右端與PNP三極管Τ6的發(fā)射極并聯(lián)連接至VCC_IN,PNP三極管T6的集電極與電阻R26的上端、電阻R13的左端并聯(lián)連接,電阻R13的右端與電阻R19的左端并聯(lián)連接至單片機(jī)V4的2腳,電阻R19的右端接地,電阻R26的下端與PNP三極管T5的發(fā)射極、PNP三極管T7的發(fā)射極并聯(lián)連接,電阻R23的左端與PNP三極管T5的集電極、NPN三極管T3的集電極并聯(lián)連接至LOCK POWERl端,電阻R23的右端連接PNP三極管T7的基極,電阻R22的右端連接PNP三極管T5的基極,電阻R22的左端與PNP三極管T7的集電極、NPN三極管T4的集電極并聯(lián)連接LOCK P0WER2端,所述的電阻R24的右端連接NPN三極管T3的基極,電阻R24的左端連接單片機(jī)V4的20腳,電阻R25的右端連接NPN三極管T4的基極,電阻R25的左端連接單片機(jī)V4的21腳,NPN三極管T3和T4的發(fā)射極均接地; 所述的鎖狀態(tài)檢測(cè)及開(kāi)關(guān)集成電路包括有芯片J1,電容C2和電阻R1、R2、R3、R4、R5和R6 ;所述的芯片Jl的I腳與電容C2的下端并聯(lián)到LOCK POffERl端,芯片Jl的2腳與電容C2的上端并聯(lián)到LOCK P0WER2端,芯片Jl的3腳和7腳接地,芯片Jl的8腳連接VCC_IN端,芯片Jl的4腳連接電阻R6的一端,芯片Jl的5腳連接電阻R5的一端,芯片Jl的6腳連接電阻R4的一端;所述的電阻R6的另一端與電阻R3的一端并聯(lián)到單片機(jī)V4的17腳,電阻R5的另一端與電阻R2的一端并聯(lián)到單片機(jī)V4的18腳,電阻R4的另一端與電阻Rl的一端并聯(lián)到單片機(jī)V4的19腳,電阻的Rl、R2、R3的另一端并聯(lián)連接VCC33 ; 所述的時(shí)鐘芯片集成電路包括有時(shí)鐘芯片U1,電容C9、C7,電阻R8、R9,和晶振Yl;所述的時(shí)鐘芯片Ul的2腳與晶振Yl的左端連接,時(shí)鐘芯片Ul的I腳和晶振Yl的右端并聯(lián)連接至電容C7的左端,時(shí)鐘芯片Ul的8腳與電容C9的上端并聯(lián)連接至VCC_33,時(shí)鐘芯片Ul的4腳與電容C9的下端、電容C7的右端并聯(lián)接地,電阻R8的上端與電阻R9的上端并聯(lián)連接至VCC_33,電阻R8的下端與時(shí)鐘芯片Ul的5腳并聯(lián)連接至單片機(jī)V4的42腳,電阻R9的下端與時(shí)鐘芯片Ul的6腳并聯(lián)連接至單片機(jī)V4的41腳; 所述的存儲(chǔ)器集成電路包括存儲(chǔ)芯片V1、電阻RlO和RlI;所述的存儲(chǔ)芯片Vl的I腳、2腳、3腳、4腳并聯(lián)接地,存儲(chǔ)芯片Vl的5腳與電阻Rll的下端并聯(lián)連接至單片機(jī)V4的腳6,存儲(chǔ)芯片Vl的6腳與電阻RlO的下端并聯(lián)連接至單片機(jī)V4的腳5,存儲(chǔ)芯片Vl的7腳接地,存儲(chǔ)芯片Vl的8腳與電阻RlO的上端、電阻RlI的上端并聯(lián)連接至單片機(jī)V4的腳4; 所述的電源集成電路包括有芯片V2,電容C3、C12和C8,極性電容ClO和C4;電容C3、C12的上端、極性電容C4的正極和芯片V2的輸出端3并聯(lián)連接到VCC_33,電容C3、C12、C8的下端、極性電容C4、ClO的負(fù)極和芯片V2的接地端I并聯(lián)接地,電容C8的上端和極性電容ClO的正極與芯片V2的輸入端2并聯(lián)接入VCC_IN; 所述的zigbee集成電路模塊包括有芯片V5,芯片V5的腳I接地,芯片V5的VDD端接VCC_33,芯片V5的Pl.7端接單片機(jī)V4的腳32,芯片V5的Pl.6端接單片機(jī)V4的腳33,芯片V5的RST端接單片機(jī)V4的腳58。2.根據(jù)權(quán)利要求1所述的基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路,其特征在于:所述的基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路還包括有蜂鳴器報(bào)警集成電路,包括有三極管Tl、電阻R16和蜂鳴器BEEPl,所述的三極管Tl的發(fā)射極接地,三極管Tl的基極連接R16的右端,三極管Tl的集電極連接蜂鳴器BEEPl的下端腳,電阻R16的左端連接所述的單片機(jī)V4的13腳,蜂鳴器BEEPl的上端腳連接VCC_33。3.根據(jù)權(quán)利要求1所述的基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路,其特征在于:所述的基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路還包括有LED集成電路,包括有指示燈LED和電阻R17,指示燈LED的負(fù)極接地,指示燈LED的正極連接電阻R17的右端,R17的左端連接所述的單片機(jī)V4的14腳。
【專(zhuān)利摘要】本發(fā)明公開(kāi)了一種基于Zigbee無(wú)線(xiàn)智能門(mén)鎖的控制電路,包括有MCU模塊集成傳輸電路,與MCU模塊集成傳輸電路連接的MCU集成電路、讀卡發(fā)送和檢測(cè)集成電路、射頻集成電路、門(mén)鎖驅(qū)動(dòng)控制與電量檢測(cè)集成電路、鎖狀態(tài)檢測(cè)及開(kāi)關(guān)集成電路、時(shí)鐘芯片集成電路、存儲(chǔ)器集成電路、電源集成電路和Zigbee模塊集成電路。本發(fā)明采用Zigbee技術(shù),使門(mén)鎖的主控電子裝置實(shí)現(xiàn)近距離的雙向無(wú)線(xiàn)通訊功能,從而對(duì)門(mén)鎖進(jìn)行開(kāi)啟和關(guān)閉,且本發(fā)明采用低功耗設(shè)計(jì),使本產(chǎn)品成本降低,功能穩(wěn)定、可靠。
【IPC分類(lèi)】G05B19/048
【公開(kāi)號(hào)】CN105334783
【申請(qǐng)?zhí)枴緾N201510592644
【發(fā)明人】陳玉梅, 王勉, 余暉, 趙寧, 趙靖, 郭良, 楊慧, 劉瑞
【申請(qǐng)人】安徽天智信息科技集團(tuán)股份有限公司
【公開(kāi)日】2016年2月17日
【申請(qǐng)日】2015年9月17日
當(dāng)前第3頁(yè)1 2 3 
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1