專利名稱:一種快速校時(shí)裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于電子計(jì)時(shí)設(shè)備技術(shù)領(lǐng)域,尤其涉及一種快速校時(shí)裝置。
背景技術(shù):
隨著電子技術(shù)的不斷發(fā)展,越來越多的電子時(shí)鐘或其他的電子計(jì)時(shí)設(shè)備出現(xiàn)在人 們的生活中,伴隨著生活節(jié)奏的不斷加快,人們對時(shí)間的掌握,以及對時(shí)間準(zhǔn)確性的要求也 越來越高。而電子計(jì)時(shí)設(shè)備內(nèi)部的晶體振蕩器受溫度等環(huán)境因素的影響,會出現(xiàn)頻率漂移, 從而導(dǎo)致電子計(jì)時(shí)設(shè)備的計(jì)時(shí)誤差。此時(shí)需要對電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí),使它可以向使用 者提供正確、精準(zhǔn)的時(shí)間信息。現(xiàn)在電子計(jì)時(shí)設(shè)備的校時(shí)主要是通過電子計(jì)時(shí)設(shè)備本身的校時(shí)按鍵實(shí)現(xiàn),通過按 動校時(shí)按鍵對電子計(jì)時(shí)設(shè)備的時(shí)間進(jìn)行調(diào)整,完全通過人工操作完成,但是在酒店之類的 場所,電子計(jì)時(shí)設(shè)備的數(shù)量很多,若由人工分別去對各個(gè)電子計(jì)時(shí)設(shè)備進(jìn)行手動校時(shí),過程 復(fù)雜,費(fèi)時(shí)費(fèi)力,給工作人員造成了很大的負(fù)擔(dān),而且由人工進(jìn)行校時(shí)操作時(shí),可能由于人 為原因造成校時(shí)出現(xiàn)誤差,不能保證校時(shí)的準(zhǔn)確性。
實(shí)用新型內(nèi)容有鑒于此,本實(shí)用新型的目的在于提供一種可以快速對電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí)的 裝置,用以解決上述校時(shí)過程復(fù)雜,費(fèi)時(shí)費(fèi)力及準(zhǔn)確性低的問題。為實(shí)現(xiàn)上述目的,本實(shí)用新型提供如下技術(shù)方案一種快速校時(shí)裝置,包括時(shí)鐘電路、接口電路及連接所述時(shí)鐘電路和接口電路的 微控制器,所述微控制器從所述時(shí)鐘電路中讀取校準(zhǔn)時(shí)間信息并提供給所述接口電路,由 所述接口電路輸送至外部電子計(jì)時(shí)設(shè)備。優(yōu)選的,在上述裝置中,微處理器包括HT46R47芯片,時(shí)鐘電路包括R8025芯片, HT46R47芯片通過串行時(shí)鐘線SCL和串行數(shù)據(jù)線SDA與R8025芯片進(jìn)行數(shù)據(jù)傳輸。優(yōu)選的,在上述裝置中,HT46R47芯片設(shè)置有鍵盤接口,通過該鍵盤接口確定初始 時(shí)間信息,并由HT46R47芯片將初始時(shí)間信息傳輸?shù)絉8025芯片。優(yōu)選的,在上述裝置中,鍵盤接口為獨(dú)立式鍵盤接口。優(yōu)選的,在上述裝置中,接口電路與電子計(jì)時(shí)設(shè)備之間采用紅外連接。 優(yōu)選的,在上述裝置中,接口電路與電子計(jì)時(shí)設(shè)備之間采用無線連接。優(yōu)選的,在上述裝置中,接口電路與電子計(jì)時(shí)設(shè)備之間采用直接連接。優(yōu)選的,在上述裝置中,還包括對時(shí)鐘電路的校準(zhǔn)時(shí)間信息進(jìn)行顯示的顯示單元, 該顯示單元包括驅(qū)動電路和顯示器,驅(qū)動電路分別與微處理器和顯示器連接。優(yōu)選的,在上述裝置中,驅(qū)動電路包括HT1620芯片。優(yōu)選的,在上述裝置中,顯示器為IXD顯示器。由此可見,本實(shí)用新型的有益效果為本實(shí)用新型公開的快速校時(shí)裝置包括時(shí)鐘 電路、微處理器和接口電路,對外部的電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí)操作時(shí),微控制器從時(shí)鐘電路獲取校準(zhǔn)時(shí)間信息,并將此校準(zhǔn)時(shí)間信息提供給接口電路,通過接口電路傳輸至外部的電 子計(jì)時(shí)設(shè)備,在此過程中,完全由快速校時(shí)裝置對外部電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí),簡化了校時(shí) 的操作過程,而且由時(shí)鐘電路提供的校準(zhǔn)時(shí)間信息直接傳輸至外部電子計(jì)時(shí)設(shè)備,避免了 人工操作時(shí)可能出現(xiàn)的操作失誤,保證了時(shí)間的準(zhǔn)確性。
為了更清楚地說明本實(shí)用新型實(shí)施例下面將對實(shí)施例中所需要使用的附圖做簡 單的介紹,顯而易見地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對于本領(lǐng)域普 通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本實(shí)用新型公開的快速校時(shí)裝置的結(jié)構(gòu)示意圖;圖2為本實(shí)用新型實(shí)施例一公開的快速校時(shí)裝置的電路連接圖;圖3為本實(shí)用新型公開的HT46R47芯片的外圍獨(dú)立式鍵盤接口電路圖;圖4為本實(shí)用新型公開的另一種快速校時(shí)裝置的結(jié)構(gòu)示意圖;圖5為本實(shí)用新型實(shí)施例二公開的快速校時(shí)裝置的電路連接圖。
具體實(shí)施方式
下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行 清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部實(shí) 施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下,所 獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)范圍。本實(shí)用新型公開的快速校時(shí)裝置,可以解決對電子計(jì)時(shí)設(shè)備進(jìn)行手動校時(shí)的過程 復(fù)雜、費(fèi)時(shí)費(fèi)力、時(shí)間準(zhǔn)確性低的問題。圖1為本實(shí)用新型公開的快速校時(shí)裝置的結(jié)構(gòu)示意圖,包括時(shí)鐘電路1、微處理 器2和接口電路3。時(shí)鐘電路1和接口電路3分別與微處理器2連接。其中,時(shí)鐘電路1為快速校時(shí)裝置提供校準(zhǔn)時(shí)間信息,微處理器2從時(shí)鐘電路1中 獲取校準(zhǔn)時(shí)間信息,并提供給接口電路3,通過接口電路3傳輸?shù)脚c之連接的外部電子計(jì)時(shí) 設(shè)備,由此實(shí)現(xiàn)對外部電子計(jì)時(shí)設(shè)備的校時(shí)。由于對外部計(jì)時(shí)設(shè)備的校時(shí)完全通過本實(shí)用新型公開的快速校時(shí)裝置實(shí)現(xiàn),簡化 了校時(shí)的過程,而且傳輸至外部電子計(jì)時(shí)設(shè)備的校準(zhǔn)時(shí)間信息是由時(shí)鐘電路1提供的,該 校準(zhǔn)時(shí)間信息通過接口電路3直接傳輸?shù)酵獠康碾娮佑?jì)時(shí)設(shè)備,保證了時(shí)間的準(zhǔn)確性?,F(xiàn)在結(jié)合實(shí)施例一對其進(jìn)行說明。微處理器采用HT46R47芯片,時(shí)鐘電路采用R8025芯片。HT46R47芯片是8位高性能、高效益的精簡指令計(jì)算機(jī)(RISC, reducedinstruction set computer)結(jié)構(gòu)單片機(jī),具有暫停、喚醒、振蕩器選擇和可編程分 頻器等功能,增強(qiáng)了使用靈活度,也同時(shí)保證在實(shí)際應(yīng)用時(shí)只需要最少的外部器件,進(jìn)而降 低了整個(gè)產(chǎn)品的成本。HT46R47芯片具有8個(gè)8位雙向輸入/輸出口,分別為第4管腳ΡΑ0、第3管腳 PAl、第2管腳PA2、第1管腳PA3/PFD、第18管腳PA4/TMR、第17管腳PA5/INT、第16管腳 PA6和第15管腳PA7 ;具有4個(gè)4位雙向輸入/輸出口,分別為第8管腳ΡΒ0/ΑΝ0、第7管腳PB1/AN1、第6管腳PB2/AN2和第5管腳PB3/AN3。HT46R47芯片的第13管腳OSCl和第 14管腳0SC2連接外部晶體振蕩器。R8025時(shí)鐘芯片可對公歷年份的后兩位以及月、日、星期、時(shí)、分、秒的數(shù)據(jù)進(jìn)行設(shè) 定和計(jì)時(shí),并可以自動識別閏年。參見圖2,圖2是本實(shí)用新型實(shí)施例一公開的快速校時(shí)裝置的電路連接圖。
HT46R47芯片的第6管腳PB2/AN2與R8025芯片的第2管腳SCL通過串行時(shí)鐘線 (SCL)連接,HT46R47芯片的第7管腳PB 1/AN1與R8025芯片的第13管腳SDA通過串行數(shù) 據(jù)線(SDA)連接,HT46R47芯片的第17管腳ΡΑ5/ Μ7與R8025芯片的第10管腳MX連接, 而HT46R47芯片的第5管腳PB3/AN3和第8管腳ΡΒ0/ΑΝ0分別與接口電路連接。當(dāng)對外部電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí)操作時(shí),HT46R47芯片通過串行數(shù)據(jù)線和串行時(shí) 鐘線從R8025芯片中讀取校準(zhǔn)時(shí)間信息,并通過輸入/輸出口 PB3/AN3和ΡΒ0/ΑΝ0傳輸至 接口電路。由于本實(shí)用新型公開的快速校時(shí)裝置可能應(yīng)用在時(shí)區(qū)不同的各個(gè)地域,當(dāng)變換使 用區(qū)域時(shí)需要對R8025芯片的初始時(shí)間進(jìn)行調(diào)整,該調(diào)整可以通過HT46R47芯片實(shí)現(xiàn)。在 HT46R47芯片的外圍電路設(shè)置鍵盤接口,在HT46R47芯片獲取R8025芯片中的初始時(shí)間信息 后,用戶通過鍵盤接口調(diào)整HT46R47芯片中的初始時(shí)間信息,并通過串行數(shù)據(jù)線和串行時(shí) 鐘線將調(diào)整后的初始時(shí)間信息傳輸至R8025芯片,實(shí)現(xiàn)R8025芯片中初始時(shí)間的確定。鍵盤可以為獨(dú)立式鍵盤和矩陣式鍵盤,獨(dú)立式鍵盤是最簡單的鍵盤電路,各個(gè)鍵 相互獨(dú)立,每個(gè)按鍵獨(dú)立的與一根數(shù)據(jù)輸入線連接,具有結(jié)構(gòu)簡單、使用方便的優(yōu)點(diǎn)。圖3示出了 HT46R47芯片的外圍獨(dú)立式鍵盤接口電路。當(dāng)按鍵K1、K2、K3和Κ4均未按下時(shí),與之相應(yīng)的管腳ΡΑ0、管腳ΡΑ1、管腳ΡΑ2和管 腳PA3/PFD端通過上拉電阻被連接成高電平;當(dāng)任何一個(gè)按鍵被按下時(shí),與之相應(yīng)的管腳 端被拉成低電平。通過查詢的方式即可獲知是哪個(gè)按鍵被按下,并執(zhí)行與此按鍵相應(yīng)的操 作,實(shí)現(xiàn)對初始時(shí)間信息的修改。在具體實(shí)施中,對外部電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí)的時(shí)間周期可以由用戶隨機(jī)選擇, 當(dāng)用戶需要進(jìn)行校時(shí)操作時(shí),通過按動快速校時(shí)裝置所提供的按鍵啟動校時(shí)操作,由快速 校時(shí)裝置完成對外部計(jì)時(shí)設(shè)備的校時(shí)。也可以由用戶預(yù)先對外部電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí)的 時(shí)間周期進(jìn)行設(shè)置,如一天或一周,當(dāng)?shù)竭_(dá)設(shè)置的時(shí)間周期后,由快速校時(shí)裝置自動完成對 外部計(jì)時(shí)設(shè)備的校時(shí)操作。本實(shí)用新型還公開了另一種快速校時(shí)裝置。圖4示出了其結(jié)構(gòu),包括時(shí)鐘電路1、微處理器2、接口電路3和顯示單元4。與 圖1所示的快速校時(shí)裝置的結(jié)構(gòu)相比,圖4示出的快速校時(shí)裝置進(jìn)一步設(shè)置了顯示單元4, 顯示單元4主要由驅(qū)動電路41和顯示器42組成,其中,驅(qū)動電路41分別與微處理器2和 顯示器42連接,顯示單元4可以對微處理器2中的時(shí)間信息進(jìn)行顯示?,F(xiàn)在結(jié)合實(shí)施例二對其進(jìn)行說明。驅(qū)動電路41采用ΗΤ1620芯片,顯示器42選用IXD顯示器。ΗΤ1620芯片是顯示段數(shù)為128、存儲器映射的多功能IXD驅(qū)動器,適用于各種IXD, 其與主控器(如單片機(jī))之間的通信只需要3至4條線,由于采用了電容型偏置電壓充電 泵,其操作電壓非常小,為2. 4V 3. 3V。[0046]HT1620芯片的第40管腳恧為帶上拉電阻的片選輸入,當(dāng)農(nóng)為高電平時(shí),對 HT1620數(shù)據(jù)和命令的讀/寫被禁止,當(dāng)農(nóng)為低電平時(shí),則讀/寫功能使能;第42管腳M為 帶上拉電阻的寫時(shí)鐘輸入,DATA線上的數(shù)據(jù)在M信號的上升沿鎖存到HT1620 ;第43管腳 DATA為帶上拉電阻的串行數(shù)據(jù)輸入/輸出;第4 第7管腳的C0M0 COM3為IXD顯示器 的公共輸出端;第8 39管腳的SEG0 SEG31為IXD顯示器的段輸出端。圖5為本實(shí)用新型實(shí)施例二公開的快速校時(shí)裝置的電路連接圖。HT46R47芯片的第15管腳PA7、第16管腳PA6及第18管腳PA4/TMR分別與HT1620 芯片的第40管腳農(nóng)、第42管腳TO及第43管腳DATA連接。HT46R47芯片的PA7端輸出低電平,HT1620芯片的農(nóng)接收此低電平后,使能讀/ 寫功能,由PA4/TMR端輸出到DATA端的校準(zhǔn)時(shí)間信息在M信號的上升沿鎖存到HT1620,并 在IXD顯示器進(jìn)行顯示。在實(shí)施中,顯示器42也可以選用LED顯示器,同樣可以對微處理器中的校準(zhǔn)時(shí)間 信息進(jìn)行顯示,其驅(qū)動電路可以為分立元件,如三極管。在上述的各實(shí)施例中,接口電路與外部電子計(jì)時(shí)設(shè)備之間可以采用紅外連接、無 線連接或直接連接。本說明書中各個(gè)實(shí)施例采用遞進(jìn)的方式描述,每個(gè)實(shí)施例重點(diǎn)說明的都是與其他 實(shí)施例的不同之處,各個(gè)實(shí)施例之間相同相似部分互相參見即可。對所公開的實(shí)施例的上述說明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本實(shí)用新 型。對這些實(shí)施例的多種修改對本領(lǐng)域的專業(yè)技術(shù)人員來說將是顯而易見的,本文中所定 義的一般原理可以在不脫離本實(shí)用新型的精神或范圍的情況下,在其它實(shí)施例中實(shí)現(xiàn)。因 此,本實(shí)用新型將不會被限制于本文所示的這些實(shí)施例,而是要符合與本文所公開的原理 和新穎特點(diǎn)相一致的最寬的范圍。
權(quán)利要求一種快速校時(shí)裝置,其特征在于,包括時(shí)鐘電路、接口電路及連接所述時(shí)鐘電路和所述接口電路的微控制器,所述微控制器從所述時(shí)鐘電路中讀取校準(zhǔn)時(shí)間信息并提供給所述接口電路,由所述接口電路輸送至外部電子計(jì)時(shí)設(shè)備。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述微處理器包括HT46R47芯片,所述時(shí) 鐘電路包括R8025芯片,所述HT46R47芯片通過串行時(shí)鐘線SCL和串行數(shù)據(jù)線SDA與所述 R8025芯片進(jìn)行數(shù)據(jù)傳輸。
3.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述HT46R47芯片設(shè)置有鍵盤接口,通過 所述鍵盤接口確定初始時(shí)間信息,并由所述HT46R47芯片將所述初始時(shí)間信息傳輸至所述 R8025芯片。
4.根據(jù)權(quán)利要求3所述的裝置,其特征在于,所述鍵盤接口為獨(dú)立式鍵盤接口。
5.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述接口電路與電子計(jì)時(shí)設(shè)備之間采用 紅外連接。
6.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述接口電路與電子計(jì)時(shí)設(shè)備之間采用 無線連接。
7.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述接口電路與電子計(jì)時(shí)設(shè)備之間采用直接連接。
8.根據(jù)權(quán)利要求1所述的裝置,其特征在于,進(jìn)一步包括對所述時(shí)鐘電路的校準(zhǔn)時(shí)間 信息進(jìn)行顯示的顯示單元,所述顯示單元包括驅(qū)動電路和顯示器,所述驅(qū)動電路分別與所 述微處理器和所述顯示器連接。
9.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述驅(qū)動電路包括HT1620芯片。
10.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述顯示器為IXD顯示器。
專利摘要本實(shí)用新型實(shí)施例公開了一種快速校時(shí)裝置,包括時(shí)鐘電路、接口電路以及連接時(shí)鐘電路和接口電路的微控制器,微控制器從時(shí)鐘電路中讀取校準(zhǔn)時(shí)間信息并提供給接口電路,由接口電路輸送至外部電子計(jì)時(shí)設(shè)備。本實(shí)用新型公開的快速校時(shí)裝置,對外部的電子計(jì)時(shí)設(shè)備進(jìn)行校時(shí)操作時(shí),微控制器從時(shí)鐘電路獲取校準(zhǔn)時(shí)間信息,并將此校準(zhǔn)時(shí)間信息提供給接口電路,通過接口電路傳輸至外部的電子計(jì)時(shí)設(shè)備,在此過程中,完全由快速校時(shí)裝置對外部計(jì)時(shí)設(shè)備進(jìn)行校時(shí),簡化了校時(shí)的操作過程,而且由時(shí)鐘電路提供的校準(zhǔn)時(shí)間信息直接傳輸至外部電子計(jì)時(shí)設(shè)備,避免了人工操作時(shí)可能出現(xiàn)的操作失誤,保證了時(shí)間的準(zhǔn)確性。
文檔編號G04G5/00GK201616003SQ201020117779
公開日2010年10月27日 申請日期2010年2月4日 優(yōu)先權(quán)日2010年2月4日
發(fā)明者曹現(xiàn)貴 申請人:曹現(xiàn)貴