衛(wèi)星信號(hào)的捕獲電路的制作方法
【專利摘要】本實(shí)用新型涉及數(shù)據(jù)采集領(lǐng)域,公開了一種衛(wèi)星信號(hào)的捕獲電路。本實(shí)用新型中,通過采用數(shù)據(jù)壓縮裝置將模數(shù)轉(zhuǎn)換器在不同采樣頻率下采集得到的數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,供后續(xù)電路處理。由于數(shù)據(jù)采集之后將數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,后續(xù)電路只需要處理一種位寬的數(shù)據(jù)即可,無需針對(duì)不同的采樣率設(shè)計(jì)不同的后續(xù)處理電路;另一方面,開發(fā)設(shè)計(jì)人員可以只設(shè)計(jì)一套后續(xù)處理電路,從而可以提高電路開發(fā)的一致性,節(jié)省開發(fā)成本。
【專利說明】衛(wèi)星信號(hào)的捕獲電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及數(shù)據(jù)采集領(lǐng)域,特別涉及一種衛(wèi)星信號(hào)的捕獲電路。
【背景技術(shù)】
[0002]目前,世界上可以提供精確衛(wèi)星定位及導(dǎo)航的通信系統(tǒng)主要有四種,分別為美國的全球定位系統(tǒng)(GPS, Global Posit1ning System)、俄羅斯的格洛納斯(GL0NASS)定位系統(tǒng)、歐洲的伽利略(GALILEO)定位系統(tǒng)和中國的北斗定位系統(tǒng)(BDS,BeiDou Navigat1nSatellite System)。
[0003]GPS的原理是GPS無線終端中的接收機(jī)對(duì)所收到的衛(wèi)星信號(hào)進(jìn)行解碼,獲取載波信號(hào)所攜帶的包含有衛(wèi)星的星圖軌道信息和高精度的時(shí)間信息,通過公式:距離=時(shí)間X速度,再輔以四點(diǎn)定位的原理即可確定用戶的位置。在GPS中,每個(gè)衛(wèi)星發(fā)送兩個(gè)擴(kuò)頻的L頻帶載波信號(hào),稱為LI和L2信號(hào),該LI和L2信號(hào)均采用直接序列擴(kuò)頻以及二相相移鍵控(BPSK,Binary Phase Shift Keying)調(diào)制方式。GPS信號(hào)中一個(gè)完整的導(dǎo)航電文比特為20毫秒長度,其中包含20個(gè)NH碼,每個(gè)NH碼長度為I毫秒,每個(gè)NH碼包含2046個(gè)擴(kuò)頻碼,擴(kuò)頻碼的碼率為2.046MHz ;每毫秒發(fā)送的NH碼是一樣的。
[0004]北斗衛(wèi)星導(dǎo)航系統(tǒng)由空間端、地面端和用戶端三部分組成??臻g端包括5顆靜止軌道衛(wèi)星和30顆非靜止軌道衛(wèi)星。地面端包括主控站、注入站和監(jiān)測(cè)站等若干個(gè)地面站。用戶端由北斗用戶終端以及其他衛(wèi)星導(dǎo)航系統(tǒng)兼容的終端組成。北斗信號(hào)采用正交相移鍵控(QPSK, Quadrature Phase Shift Keying)調(diào)制,根據(jù)速率和結(jié)構(gòu)不同,北斗導(dǎo)航電文分為Dl導(dǎo)航電文和D2導(dǎo)航電文,Dl導(dǎo)航電文調(diào)制有速率為I kbps的二次編碼,內(nèi)容包含基本導(dǎo)航信息,其中Dl導(dǎo)航電文上調(diào)制的二次編碼是Neumann-Hoffman (NH)碼。北斗信號(hào)中一個(gè)完整的導(dǎo)航電文比特為20毫秒長度,其中包含20個(gè)NH碼,每個(gè)NH碼長度為I毫秒,但每毫秒發(fā)的NH碼是不一樣。
[0005]GPS接收機(jī)在對(duì)接收到的射頻前端信號(hào)進(jìn)行處理時(shí),首先要進(jìn)行模數(shù)轉(zhuǎn)換,而模數(shù)轉(zhuǎn)換根據(jù)不同需要會(huì)設(shè)置不同的采樣率,比如說,假設(shè)GPS信號(hào)的數(shù)據(jù)傳輸速率為2Mbps (即每秒2兆比特),而采樣率為8MHz,那么,在I個(gè)比特位寬,會(huì)采樣4次(如圖1所示);又假設(shè)采樣率為16MHz,那么在I個(gè)比特位寬,會(huì)采樣8次,這樣就導(dǎo)致:在不同采樣頻率下,采樣得到的數(shù)據(jù)位寬不一樣,從而導(dǎo)致后續(xù)處理電路處理的位寬也不一致,針對(duì)不同的采樣率和采集得到的數(shù)據(jù)位寬,需要設(shè)計(jì)不同的后續(xù)處理電路。這樣既不利于用戶的使用,也會(huì)給產(chǎn)品的開發(fā)帶來困難,使產(chǎn)品開發(fā)效率降低,開發(fā)成本增加。
實(shí)用新型內(nèi)容
[0006]本實(shí)用新型的目的在于提供一種衛(wèi)星信號(hào)的捕獲電路,使得數(shù)據(jù)采集電路在不同的采樣率下輸出的數(shù)據(jù)一致,從而可以提高電路開發(fā)的一致性,節(jié)省開發(fā)成本。
[0007]為解決上述技術(shù)問題,本實(shí)用新型的實(shí)施方式提供了一種衛(wèi)星信號(hào)的捕獲電路,包含:模數(shù)轉(zhuǎn)換器、數(shù)據(jù)壓縮裝置、采樣時(shí)鐘;
[0008]所述采樣時(shí)鐘與所述模數(shù)轉(zhuǎn)換器、數(shù)據(jù)壓縮裝置和控制器分別相連;采樣時(shí)鐘根據(jù)需要調(diào)整輸出至少兩種采樣頻率;
[0009]所述模數(shù)轉(zhuǎn)換器與所述數(shù)據(jù)壓縮裝置連接,所述數(shù)據(jù)壓縮裝置從所述模數(shù)轉(zhuǎn)換器獲取在不同采樣頻率下采集得到的數(shù)據(jù);
[0010]所述數(shù)據(jù)壓縮裝置將從所述模數(shù)轉(zhuǎn)換器獲取的數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,輸出給后續(xù)電路。
[0011]本實(shí)用新型實(shí)施方式相對(duì)于現(xiàn)有技術(shù)而言,采用數(shù)據(jù)壓縮裝置將模數(shù)轉(zhuǎn)換器在不同采樣頻率下采集得到的數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,供后續(xù)電路處理。由于數(shù)據(jù)采集之后將數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,后續(xù)電路只需要處理一種位寬的數(shù)據(jù)即可,無需針對(duì)不同的采樣率設(shè)計(jì)不同的后續(xù)處理電路;另一方面,開發(fā)設(shè)計(jì)人員可以只設(shè)計(jì)一套后續(xù)處理電路,從而可以提高電路開發(fā)的一致性,節(jié)省開發(fā)成本。
[0012]另外,所述模數(shù)轉(zhuǎn)換器進(jìn)行一路數(shù)據(jù)采集;
[0013]所述數(shù)據(jù)壓縮裝置包含:加法器、緩沖器、輸出寄存器、數(shù)控振蕩器NCO以及NCO頻率置數(shù)寄存器;
[0014]所述加法器的輸入端與所述模數(shù)轉(zhuǎn)換器以及所述緩沖器的反饋線連接,輸出端與所述緩沖器的輸入端連接;
[0015]所述緩沖器的輸出端一路反饋連接至所述加法器,一路與所述輸出寄存器連接;
[0016]所述輸出寄存器的輸出端作為所述數(shù)據(jù)壓縮裝置輸出端;
[0017]所述NCO頻率置數(shù)寄存器與所述NCO連接,所述NCO分別與所述緩沖器和所述輸出寄存器連接。
[0018]另外,所述后續(xù)電路包含:相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;
[0019]所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接;
[0020]所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)壓縮裝置連接,對(duì)所述數(shù)據(jù)壓縮裝置輸出的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0021]另外,所述后續(xù)電路包含:數(shù)據(jù)存儲(chǔ)器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;
[0022]所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接;
[0023]所述數(shù)據(jù)壓縮裝置經(jīng)所述數(shù)據(jù)存儲(chǔ)器與所述相關(guān)運(yùn)算器連接;
[0024]所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器連接,對(duì)所述數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0025]采用數(shù)據(jù)存儲(chǔ)器暫存壓縮數(shù)據(jù),可以簡化控制器的控制邏輯,從而減少邏輯規(guī)模和芯片面積,降低功耗。
[0026]另外,所述后續(xù)電路包含:第一數(shù)據(jù)存儲(chǔ)器、第二數(shù)據(jù)存儲(chǔ)器、選擇器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;
[0027]所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器和所述選擇器連接;
[0028]所述選擇器分別與所述第一數(shù)據(jù)存儲(chǔ)器、第二數(shù)據(jù)存儲(chǔ)器和所述相關(guān)運(yùn)算器連接,乒乓交替接通第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器;同一時(shí)刻,只有第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器兩者之一接通相關(guān)運(yùn)算器;
[0029]所述相關(guān)運(yùn)算器分別與所述選擇器和所述擴(kuò)頻碼存儲(chǔ)器連接,對(duì)所述選擇器接通的第一數(shù)據(jù)存儲(chǔ)器或第二數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0030]通過兩個(gè)存儲(chǔ)器乒乓交替存儲(chǔ)模數(shù)轉(zhuǎn)換器在不同時(shí)刻采集的數(shù)據(jù);并且,乒乓交替接通兩個(gè)存儲(chǔ)器與相關(guān)運(yùn)算器,同一時(shí)刻,只有一個(gè)存儲(chǔ)器接通相關(guān)運(yùn)算器,使得在對(duì)一段接收信號(hào)進(jìn)行相關(guān)運(yùn)算處理的時(shí)間,可以擴(kuò)展到對(duì)下一段接收信號(hào)的接收時(shí)間,從而降低了相關(guān)運(yùn)算器和控制器的硬件實(shí)現(xiàn)難度,并且因?yàn)榭梢院喕壿嫃?fù)用中的控制調(diào)度流程,從而進(jìn)一步減少邏輯規(guī)模和芯片面積,降低功耗。
[0031]另外,所述模數(shù)轉(zhuǎn)換器進(jìn)行I路和Q路的兩路數(shù)據(jù)采集;
[0032]所述數(shù)據(jù)壓縮裝置包含:第一加法器、第一緩沖器、第一輸出寄存器、第二加法器、第二緩沖器、第二輸出寄存器、數(shù)控振蕩器NCO以及NCO頻率置數(shù)寄存器;
[0033]所述第一加法器的輸入端與所述模數(shù)轉(zhuǎn)換器的I路輸出端以及所述第一緩沖器的反饋線連接,輸出端與所述第一緩沖器的輸入端連接;所述第二加法器的輸入端與所述模數(shù)轉(zhuǎn)換器的Q路輸出端以及所述第二緩沖器的反饋線連接,輸出端與所述第二緩沖器的輸入端連接;
[0034]所述第一緩沖器的輸出端一路反饋連接至所述第一加法器,一路與所述第一輸出寄存器連接;所述第二緩沖器的輸出端一路反饋連接至所述第二加法器,一路與所述第二輸出寄存器連接;
[0035]所述第一輸出寄存器和第二輸出寄存器的輸出端分別作為所述數(shù)據(jù)壓縮裝置輸出的I路輸出端和Q路輸出端;
[0036]所述NCO頻率置數(shù)寄存器與所述NCO連接,所述NCO分別與所述第一緩沖器、第二緩沖器、第一輸出寄存器和第二輸出寄存器連接。
[0037]另外,所述后續(xù)電路包含:相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;
[0038]所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接;
[0039]所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)壓縮裝置的I路輸出端以及Q路輸出端連接,對(duì)所述數(shù)據(jù)壓縮裝置輸出的I路壓縮數(shù)據(jù)、Q路壓縮數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0040]另外,所述后續(xù)電路包含:1路數(shù)據(jù)存儲(chǔ)器、Q路數(shù)據(jù)存儲(chǔ)器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;
[0041]所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接;
[0042]所述數(shù)據(jù)壓縮裝置I路輸出端和Q路輸出端分別經(jīng)所述I路數(shù)據(jù)存儲(chǔ)器和Q路數(shù)據(jù)存儲(chǔ)器與所述相關(guān)運(yùn)算器連接;
[0043]所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器、I路數(shù)據(jù)存儲(chǔ)器和Q路數(shù)據(jù)存儲(chǔ)器連接,對(duì)所述I路數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)、Q路數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0044]另外,所述后續(xù)電路包含:第三數(shù)據(jù)存儲(chǔ)器、第四數(shù)據(jù)存儲(chǔ)器、第五數(shù)據(jù)存儲(chǔ)器、第六數(shù)據(jù)存儲(chǔ)器、選擇器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;
[0045]所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器和所述選擇器連接;
[0046]所述選擇器分別與所述第三數(shù)據(jù)存儲(chǔ)器、第四數(shù)據(jù)存儲(chǔ)器、第五數(shù)據(jù)存儲(chǔ)器、第六數(shù)據(jù)存儲(chǔ)器和所述相關(guān)運(yùn)算器連接,第三數(shù)據(jù)存儲(chǔ)器和第四數(shù)據(jù)存儲(chǔ)器存儲(chǔ)不同時(shí)刻的I路壓縮數(shù)據(jù),第五數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器存儲(chǔ)不同時(shí)刻的Q路壓縮數(shù)據(jù);并且,第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器存儲(chǔ)同一時(shí)刻的兩路壓縮數(shù)據(jù);第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器存儲(chǔ)同一時(shí)刻的兩路壓縮數(shù)據(jù);所述選擇器接通第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器,或者接通第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器;同一時(shí)刻,只有第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器,或者第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器兩組之一接通相關(guān)運(yùn)算器;
[0047]所述相關(guān)運(yùn)算器分別與所述選擇器和所述擴(kuò)頻碼存儲(chǔ)器連接,對(duì)選擇器接通的第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù),或第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
【專利附圖】
【附圖說明】
[0048]圖1是根據(jù)現(xiàn)有技術(shù)的采樣頻率與數(shù)據(jù)傳輸速率的關(guān)系示意圖;
[0049]圖2是根據(jù)本實(shí)用新型第一實(shí)施方式的衛(wèi)星信號(hào)的捕獲電路的結(jié)構(gòu)示意圖;
[0050]圖3是根據(jù)本實(shí)用新型第一實(shí)施方式中的衛(wèi)星信號(hào)的捕獲電路中后續(xù)電路的結(jié)構(gòu)示意圖;
[0051]圖4是根據(jù)本實(shí)用新型第一實(shí)施方式中的衛(wèi)星信號(hào)的捕獲電路中另一種后續(xù)電路的結(jié)構(gòu)不意圖;
[0052]圖5是根據(jù)本實(shí)用新型第一實(shí)施方式中的衛(wèi)星信號(hào)的捕獲電路中又一種后續(xù)電路的結(jié)構(gòu)不意圖;
[0053]圖6是根據(jù)本實(shí)用新型第二實(shí)施方式的衛(wèi)星信號(hào)的捕獲電路的結(jié)構(gòu)示意圖;
[0054]圖7是根據(jù)本實(shí)用新型第二實(shí)施方式的衛(wèi)星信號(hào)的捕獲電路中后續(xù)電路的結(jié)構(gòu)示意圖;
[0055]圖8是根據(jù)本實(shí)用新型第二實(shí)施方式中的衛(wèi)星信號(hào)的捕獲電路中另一種后續(xù)電路的結(jié)構(gòu)不意圖;
[0056]圖9是根據(jù)本實(shí)用新型第二實(shí)施方式中的衛(wèi)星信號(hào)的捕獲電路中又一種后續(xù)電路的結(jié)構(gòu)不意圖。
【具體實(shí)施方式】
[0057]為使本實(shí)用新型的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對(duì)本實(shí)用新型的各實(shí)施方式進(jìn)行詳細(xì)的闡述。然而,本領(lǐng)域的普通技術(shù)人員可以理解,在本實(shí)用新型各實(shí)施方式中,為了使讀者更好地理解本申請(qǐng)而提出了許多技術(shù)細(xì)節(jié)。但是,即使沒有這些技術(shù)細(xì)節(jié)和基于以下各實(shí)施方式的種種變化和修改,也可以實(shí)現(xiàn)本申請(qǐng)各權(quán)利要求所要求保護(hù)的技術(shù)方案。
[0058]本實(shí)用新型的第一實(shí)施方式涉及一種衛(wèi)星信號(hào)的捕獲電路,該電路包含:模數(shù)轉(zhuǎn)換器、數(shù)據(jù)壓縮裝置、采樣時(shí)鐘;其中,采樣時(shí)鐘與模數(shù)轉(zhuǎn)換器、數(shù)據(jù)壓縮裝置分別相連;采樣時(shí)鐘根據(jù)需要調(diào)整輸出至少兩種采樣頻率。模數(shù)轉(zhuǎn)換器與數(shù)據(jù)壓縮裝置連接,數(shù)據(jù)壓縮裝置從模數(shù)轉(zhuǎn)換器獲取在不同采樣頻率下采集得到的數(shù)據(jù);數(shù)據(jù)壓縮裝置將從模數(shù)轉(zhuǎn)換器獲取的數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,輸出給后續(xù)電路。
[0059]本實(shí)施方式通過采用數(shù)據(jù)壓縮裝置將模數(shù)轉(zhuǎn)換器在不同采樣頻率下采集得到的數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,供后續(xù)電路處理。由于數(shù)據(jù)采集之后將數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,后續(xù)電路只需要處理一種位寬的數(shù)據(jù)即可,無需針對(duì)不同的采樣率設(shè)計(jì)不同的后續(xù)處理電路;另一方面,開發(fā)設(shè)計(jì)人員可以只設(shè)計(jì)一套后續(xù)處理電路,從而可以提高電路開發(fā)的一致性,節(jié)省開發(fā)成本。
[0060]請(qǐng)參閱圖2所示,本實(shí)施方式模數(shù)轉(zhuǎn)換器進(jìn)行一路數(shù)據(jù)采集。數(shù)據(jù)壓縮裝置進(jìn)一步包含:加法器、緩沖器、輸出寄存器、數(shù)控振蕩器NCO以及NCO頻率置數(shù)寄存器。
[0061]其中,加法器用于對(duì)模數(shù)轉(zhuǎn)換器采集得到的數(shù)據(jù)進(jìn)行累加;具體地說,加法器的輸入端與模數(shù)轉(zhuǎn)換器以及緩沖器的反饋線連接,輸出端與緩沖器的輸入端連接。
[0062]緩沖器用于存儲(chǔ)加法器進(jìn)行累加的中間結(jié)果;并且,緩沖器的輸出端一路反饋連接至加法器,一路與輸出寄存器連接;輸出寄存器的輸出端作為數(shù)據(jù)壓縮裝置輸出端;NC0頻率置數(shù)寄存器與NCO連接,NCO分別與緩沖器和輸出寄存器連接。當(dāng)NCO輸出清零脈沖信號(hào)時(shí),緩沖器將其存儲(chǔ)的值送入輸出寄存器,同時(shí)將緩沖器自身的值清零;輸出寄存器的輸出作為數(shù)據(jù)壓縮裝置輸出的壓縮數(shù)據(jù)。
[0063]值得說明的是,根據(jù)采樣頻率與數(shù)據(jù)傳輸速率的關(guān)系,設(shè)置NCO頻率置數(shù)寄存器的值,控制NCO輸出清零脈沖信號(hào);也就是說,通過設(shè)置NCO頻率置數(shù)值,即可達(dá)到不同n:m的壓縮比例;比如,輸入采樣率為8MHz,輸出采樣率為2MHz,只需設(shè)置一個(gè)數(shù)值給NC0,即可達(dá)到4:1的壓縮率。
[0064]在實(shí)際應(yīng)用中,后續(xù)電路可以是相關(guān)運(yùn)算器,也就是說,數(shù)據(jù)壓縮裝置輸出的壓縮數(shù)據(jù)直接送入相關(guān)運(yùn)算器進(jìn)行相關(guān)運(yùn)算。請(qǐng)參閱圖3所示,這里后續(xù)電路包含:相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;其中,采樣時(shí)鐘與控制器連接,控制器分別與擴(kuò)頻碼存儲(chǔ)器、相關(guān)運(yùn)算器連接。擴(kuò)頻碼存儲(chǔ)器用于存儲(chǔ)衛(wèi)星的擴(kuò)頻碼;控制器根據(jù)采樣時(shí)鐘產(chǎn)生控制信號(hào);相關(guān)運(yùn)算器分別與擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)壓縮裝置連接,根據(jù)控制器輸出的控制信號(hào),對(duì)數(shù)據(jù)壓縮裝置輸出的數(shù)據(jù)與從擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0065]此外,還可以在數(shù)據(jù)壓縮裝置之后設(shè)置用于存儲(chǔ)壓縮數(shù)據(jù)的數(shù)據(jù)存儲(chǔ)器,然后將數(shù)據(jù)存儲(chǔ)器里的壓縮數(shù)據(jù)輸入相關(guān)運(yùn)算器。請(qǐng)參閱圖4所示,后續(xù)電路具體包含:數(shù)據(jù)存儲(chǔ)器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器;采樣時(shí)鐘與控制器連接,控制器分別與擴(kuò)頻碼存儲(chǔ)器、相關(guān)運(yùn)算器連接;數(shù)據(jù)壓縮裝置經(jīng)數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器連接。擴(kuò)頻碼存儲(chǔ)器用于存儲(chǔ)衛(wèi)星的擴(kuò)頻碼;控制器根據(jù)采樣時(shí)鐘產(chǎn)生控制信號(hào);數(shù)據(jù)存儲(chǔ)器存儲(chǔ)數(shù)據(jù)壓縮裝置輸出的數(shù)據(jù);相關(guān)運(yùn)算器分別與擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器連接,根據(jù)控制器輸出的控制信號(hào),對(duì)數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)與從擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。采用數(shù)據(jù)存儲(chǔ)器暫存壓縮數(shù)據(jù),可以簡化控制器的控制邏輯,從而減少邏輯規(guī)模和芯片面積,降低功耗。
[0066]進(jìn)一步地,數(shù)據(jù)存儲(chǔ)器可以為一乒乓數(shù)據(jù)存儲(chǔ)器,也就是設(shè)有兩個(gè)數(shù)據(jù)存儲(chǔ)器交替存儲(chǔ)不同時(shí)刻的壓縮數(shù)據(jù)。具體如圖5所示,后續(xù)電路包含:第一數(shù)據(jù)存儲(chǔ)器、第二數(shù)據(jù)存儲(chǔ)器、選擇器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器。采樣時(shí)鐘與控制器連接,控制器分別與擴(kuò)頻碼存儲(chǔ)器、相關(guān)運(yùn)算器和選擇器連接。擴(kuò)頻碼存儲(chǔ)器用于存儲(chǔ)衛(wèi)星的擴(kuò)頻碼;控制器根據(jù)采樣時(shí)鐘產(chǎn)生存儲(chǔ)控制信號(hào),第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器乒乓交替存儲(chǔ)數(shù)據(jù)壓縮裝置在不同時(shí)刻輸出的壓縮數(shù)據(jù)。
[0067]選擇器分別與第一數(shù)據(jù)存儲(chǔ)器、第二數(shù)據(jù)存儲(chǔ)器和相關(guān)運(yùn)算器連接,乒乓交替接通第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器;同一時(shí)刻,只有第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器兩者之一接通相關(guān)運(yùn)算器。
[0068]而相關(guān)運(yùn)算器分別與選擇器和擴(kuò)頻碼存儲(chǔ)器連接,對(duì)選擇器接通的第一數(shù)據(jù)存儲(chǔ)器或第二數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù)與從擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。通過兩個(gè)存儲(chǔ)器乒乓交替存儲(chǔ)模數(shù)轉(zhuǎn)換器在不同時(shí)刻采集的數(shù)據(jù);并且,乒乓交替接通兩個(gè)存儲(chǔ)器與相關(guān)運(yùn)算器,同一時(shí)刻,只有一個(gè)存儲(chǔ)器接通相關(guān)運(yùn)算器,使得在對(duì)一段接收信號(hào)進(jìn)行相關(guān)運(yùn)算處理的時(shí)間,可以擴(kuò)展到對(duì)下一段接收信號(hào)的接收時(shí)間,從而降低了相關(guān)運(yùn)算器和控制器的硬件實(shí)現(xiàn)難度,并且因?yàn)榭梢院喕壿嫃?fù)用中的控制調(diào)度流程,從而進(jìn)一步減少邏輯規(guī)模和芯片面積,降低功耗。
[0069]本實(shí)用新型的第二實(shí)施方式涉及一種衛(wèi)星信號(hào)的捕獲電路。第二實(shí)施方式與第一實(shí)施方式大致相同,主要不同之處在于:在本實(shí)用新型第一實(shí)施方式中,模數(shù)轉(zhuǎn)換器對(duì)一路信號(hào)進(jìn)行采樣和壓縮;在本實(shí)用新型第二實(shí)施方式中,模數(shù)轉(zhuǎn)換器對(duì)兩路信號(hào)進(jìn)行采樣和壓縮。比如,在GPS信號(hào)的采集中,涉及I路和Q路兩路信號(hào)的采集。
[0070]請(qǐng)參閱圖5所示,模數(shù)轉(zhuǎn)換器分別對(duì)I路和Q路進(jìn)行數(shù)據(jù)采集,對(duì)應(yīng)有兩路數(shù)據(jù)壓縮。具體地說,數(shù)據(jù)壓縮裝置包含:第一加法器、第一緩沖器、第一輸出寄存器、第二加法器、第二緩沖器、第二輸出寄存器、數(shù)控振蕩器NCO以及NCO頻率置數(shù)寄存器;
[0071]第一加法器和第二加法器用于分別對(duì)模數(shù)轉(zhuǎn)換器采集得到的I路和Q路數(shù)據(jù)進(jìn)行累加;具體地說,第一加法器的輸入端與模數(shù)轉(zhuǎn)換器的I路輸出端以及第一緩沖器的反饋線連接,輸出端與第一緩沖器的輸入端連接;第二加法器的輸入端與模數(shù)轉(zhuǎn)換器的Q路輸出端以及第二緩沖器的反饋線連接,輸出端與第二緩沖器的輸入端連接。
[0072]第一緩沖器和第二緩沖器用于分別存儲(chǔ)第一加法器和第二加法器進(jìn)行累加的中間結(jié)果。第一緩沖器的輸出端一路反饋連接至第一加法器,一路與第一輸出寄存器連接;第二緩沖器的輸出端一路反饋連接至第二加法器,一路與第二輸出寄存器連接。第一輸出寄存器和第二輸出寄存器的輸出端分別作為數(shù)據(jù)壓縮裝置輸出的I路輸出端和Q路輸出端;NCO頻率置數(shù)寄存器與NCO連接,NCO分別與第一緩沖器、第二緩沖器、第一輸出寄存器和第二輸出寄存器連接。并且,當(dāng)NCO輸出清零脈沖信號(hào)時(shí),第一緩沖器將其存儲(chǔ)的值送入第一輸出寄存器,第二緩沖器將其存儲(chǔ)的值送入第二輸出寄存器,同時(shí)將第一緩沖器和第二緩沖器自身的值清零;第一輸出寄存器和第二輸出寄存器的輸出分別作為數(shù)據(jù)壓縮裝置輸出的I路壓縮數(shù)據(jù)和Q路壓縮數(shù)據(jù)。
[0073]與第一實(shí)施方式類似,根據(jù)采樣頻率與數(shù)據(jù)傳輸速率的關(guān)系,設(shè)置NCO頻率置數(shù)寄存器的值,控制NCO輸出清零脈沖信號(hào)。此外,值得說明的是,由于I路數(shù)據(jù)壓縮和Q路數(shù)據(jù)壓縮采用同一 NCO控制,因此I路數(shù)據(jù)域Q路數(shù)據(jù)是同步的。
[0074]在實(shí)際應(yīng)用中,后續(xù)電路也可有與第一實(shí)施方式類似的三種形式,分別為:
[0075]1、數(shù)據(jù)壓縮裝置直接連接相關(guān)運(yùn)算器,如圖7所示,與第一實(shí)施方式類似,采樣時(shí)鐘與控制器連接,控制器分別與擴(kuò)頻碼存儲(chǔ)器、相關(guān)運(yùn)算器連接;而相關(guān)運(yùn)算器分別與擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)壓縮裝置的I路輸出端以及Q路輸出端連接,對(duì)數(shù)據(jù)壓縮裝置輸出的I路壓縮數(shù)據(jù)、Q路壓縮數(shù)據(jù)與從擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0076]2、數(shù)據(jù)壓縮裝置經(jīng)數(shù)據(jù)存儲(chǔ)器連接至相關(guān)運(yùn)算器,如圖8所示,采樣時(shí)鐘與控制器連接,控制器分別與擴(kuò)頻碼存儲(chǔ)器、相關(guān)運(yùn)算器連接;數(shù)據(jù)壓縮裝置I路輸出端和Q路輸出端分別經(jīng)I路數(shù)據(jù)存儲(chǔ)器和Q路數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器連接;相關(guān)運(yùn)算器分別與擴(kuò)頻碼存儲(chǔ)器、I路數(shù)據(jù)存儲(chǔ)器和Q路數(shù)據(jù)存儲(chǔ)器連接,對(duì)I路數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)、Q路數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)與從擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0077]3、數(shù)據(jù)壓縮裝置經(jīng)乒乓數(shù)據(jù)存儲(chǔ)器連接至相關(guān)運(yùn)算器,如圖9所示,采樣時(shí)鐘與控制器連接,控制器分別與擴(kuò)頻碼存儲(chǔ)器、相關(guān)運(yùn)算器和選擇器連接。
[0078]選擇器分別與第三數(shù)據(jù)存儲(chǔ)器、第四數(shù)據(jù)存儲(chǔ)器、第五數(shù)據(jù)存儲(chǔ)器、第六數(shù)據(jù)存儲(chǔ)器和相關(guān)運(yùn)算器連接,第三數(shù)據(jù)存儲(chǔ)器和第四數(shù)據(jù)存儲(chǔ)器存儲(chǔ)不同時(shí)刻的I路壓縮數(shù)據(jù),第五數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器存儲(chǔ)不同時(shí)刻的Q路壓縮數(shù)據(jù);并且,第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器存儲(chǔ)同一時(shí)刻的兩路壓縮數(shù)據(jù);第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器存儲(chǔ)同一時(shí)刻的兩路壓縮數(shù)據(jù)。
[0079]選擇器接通第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器,或者接通第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器;同一時(shí)刻,只有第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器,或者第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器兩組之一接通相關(guān)運(yùn)算器。
[0080]相關(guān)運(yùn)算器分別與選擇器和擴(kuò)頻碼存儲(chǔ)器連接,對(duì)選擇器接通的第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù),或第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù)與從擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
[0081]本領(lǐng)域的普通技術(shù)人員可以理解,上述各實(shí)施方式是實(shí)現(xiàn)本實(shí)用新型的具體實(shí)施例,而在實(shí)際應(yīng)用中,可以在形式上和細(xì)節(jié)上對(duì)其作各種改變,而不偏離本實(shí)用新型的精神和范圍。
【權(quán)利要求】
1.一種衛(wèi)星信號(hào)的捕獲電路,其特征在于,包含:模數(shù)轉(zhuǎn)換器、數(shù)據(jù)壓縮裝置、采樣時(shí)鐘; 所述采樣時(shí)鐘與所述模數(shù)轉(zhuǎn)換器、數(shù)據(jù)壓縮裝置分別相連;采樣時(shí)鐘根據(jù)需要調(diào)整輸出至少兩種采樣頻率; 所述模數(shù)轉(zhuǎn)換器與所述數(shù)據(jù)壓縮裝置連接,所述數(shù)據(jù)壓縮裝置從所述模數(shù)轉(zhuǎn)換器獲取在不同采樣頻率下采集得到的數(shù)據(jù); 所述數(shù)據(jù)壓縮裝置將從所述模數(shù)轉(zhuǎn)換器獲取的數(shù)據(jù)壓縮成一致的數(shù)據(jù)位寬,輸出給后續(xù)電路。
2.根據(jù)權(quán)利要求1所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述模數(shù)轉(zhuǎn)換器進(jìn)行一路數(shù)據(jù)采集; 所述數(shù)據(jù)壓縮裝置包含:加法器、緩沖器、輸出寄存器、數(shù)控振蕩器NCO以及NCO頻率置數(shù)寄存器; 所述加法器的輸入端與所述模數(shù)轉(zhuǎn)換器以及所述緩沖器的反饋線連接,輸出端與所述緩沖器的輸入端連接; 所述緩沖器的輸出端一路反饋連接至所述加法器,一路與所述輸出寄存器連接; 所述輸出寄存器的輸出端作為所述數(shù)據(jù)壓縮裝置輸出端; 所述NCO頻率置數(shù)寄存器與所述NCO連接,所述NCO分別與所述緩沖器和所述輸出寄存器連接。
3.根據(jù)權(quán)利要求2所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述后續(xù)電路包含:相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器; 所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接; 所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)壓縮裝置連接,對(duì)所述數(shù)據(jù)壓縮裝置輸出的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
4.根據(jù)權(quán)利要求2所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述后續(xù)電路包含:數(shù)據(jù)存儲(chǔ)器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器; 所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接; 所述數(shù)據(jù)壓縮裝置經(jīng)所述數(shù)據(jù)存儲(chǔ)器與所述相關(guān)運(yùn)算器連接; 所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器連接,對(duì)所述數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
5.根據(jù)權(quán)利要求2所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述后續(xù)電路包含:第一數(shù)據(jù)存儲(chǔ)器、第二數(shù)據(jù)存儲(chǔ)器、選擇器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器; 所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器和所述選擇器連接; 所述選擇器分別與所述第一數(shù)據(jù)存儲(chǔ)器、第二數(shù)據(jù)存儲(chǔ)器和所述相關(guān)運(yùn)算器連接,乒乓交替接通第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器;同一時(shí)刻,只有第一數(shù)據(jù)存儲(chǔ)器和第二數(shù)據(jù)存儲(chǔ)器兩者之一接通相關(guān)運(yùn)算器; 所述相關(guān)運(yùn)算器分別與所述選擇器和所述擴(kuò)頻碼存儲(chǔ)器連接,對(duì)所述選擇器接通的第一數(shù)據(jù)存儲(chǔ)器或第二數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
6.根據(jù)權(quán)利要求1所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述模數(shù)轉(zhuǎn)換器進(jìn)行I路和Q路的兩路數(shù)據(jù)采集; 所述數(shù)據(jù)壓縮裝置包含:第一加法器、第一緩沖器、第一輸出寄存器、第二加法器、第二緩沖器、第二輸出寄存器、數(shù)控振蕩器NCO以及NCO頻率置數(shù)寄存器; 所述第一加法器的輸入端與所述模數(shù)轉(zhuǎn)換器的I路輸出端以及所述第一緩沖器的反饋線連接,輸出端與所述第一緩沖器的輸入端連接;所述第二加法器的輸入端與所述模數(shù)轉(zhuǎn)換器的Q路輸出端以及所述第二緩沖器的反饋線連接,輸出端與所述第二緩沖器的輸入端連接; 所述第一緩沖器的輸出端一路反饋連接至所述第一加法器,一路與所述第一輸出寄存器連接;所述第二緩沖器的輸出端一路反饋連接至所述第二加法器,一路與所述第二輸出寄存器連接; 所述第一輸出寄存器和第二輸出寄存器的輸出端分別作為所述數(shù)據(jù)壓縮裝置輸出的I路輸出端和Q路輸出端; 所述NCO頻率置數(shù)寄存器與所述NCO連接,所述NCO分別與所述第一緩沖器、第二緩沖器、第一輸出寄存器和第二輸出寄存器連接。
7.根據(jù)權(quán)利要求6所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述后續(xù)電路包含:相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器; 所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接; 所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器和數(shù)據(jù)壓縮裝置的I路輸出端以及Q路輸出端連接,對(duì)所述數(shù)據(jù)壓縮裝置輸出的I路壓縮數(shù)據(jù)、Q路壓縮數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
8.根據(jù)權(quán)利要求6所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述后續(xù)電路包含:1路數(shù)據(jù)存儲(chǔ)器、Q路數(shù)據(jù)存儲(chǔ)器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器; 所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器連接; 所述數(shù)據(jù)壓縮裝置I路輸出端和Q路輸出端分別經(jīng)所述I路數(shù)據(jù)存儲(chǔ)器和Q路數(shù)據(jù)存儲(chǔ)器與所述相關(guān)運(yùn)算器連接; 所述相關(guān)運(yùn)算器分別與所述擴(kuò)頻碼存儲(chǔ)器、I路數(shù)據(jù)存儲(chǔ)器和Q路數(shù)據(jù)存儲(chǔ)器連接,對(duì)所述I路數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)、Q路數(shù)據(jù)存儲(chǔ)器存儲(chǔ)的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
9.根據(jù)權(quán)利要求6所述的衛(wèi)星信號(hào)的捕獲電路,其特征在于,所述后續(xù)電路包含:第三數(shù)據(jù)存儲(chǔ)器、第四數(shù)據(jù)存儲(chǔ)器、第五數(shù)據(jù)存儲(chǔ)器、第六數(shù)據(jù)存儲(chǔ)器、選擇器、相關(guān)運(yùn)算器、擴(kuò)頻碼存儲(chǔ)器和控制器; 所述采樣時(shí)鐘與所述控制器連接,所述控制器分別與所述擴(kuò)頻碼存儲(chǔ)器、所述相關(guān)運(yùn)算器和所述選擇器連接; 所述選擇器分別與所述第三數(shù)據(jù)存儲(chǔ)器、第四數(shù)據(jù)存儲(chǔ)器、第五數(shù)據(jù)存儲(chǔ)器、第六數(shù)據(jù)存儲(chǔ)器和所述相關(guān)運(yùn)算器連接,第三數(shù)據(jù)存儲(chǔ)器和第四數(shù)據(jù)存儲(chǔ)器存儲(chǔ)不同時(shí)刻的I路壓縮數(shù)據(jù),第五數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器存儲(chǔ)不同時(shí)刻的Q路壓縮數(shù)據(jù);并且,第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器存儲(chǔ)同一時(shí)刻的兩路壓縮數(shù)據(jù);第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器存儲(chǔ)同一時(shí)刻的兩路壓縮數(shù)據(jù);所述選擇器接通第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器,或者接通第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器與相關(guān)運(yùn)算器;同一時(shí)刻,只有第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器,或者第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器兩組之一接通相關(guān)運(yùn)算器; 所述相關(guān)運(yùn)算器分別與所述選擇器和所述擴(kuò)頻碼存儲(chǔ)器連接,對(duì)選擇器接通的第三數(shù)據(jù)存儲(chǔ)器和第五數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù),或第四數(shù)據(jù)存儲(chǔ)器和第六數(shù)據(jù)存儲(chǔ)器中的數(shù)據(jù)與從所述擴(kuò)頻碼存儲(chǔ)器讀取的衛(wèi)星擴(kuò)頻碼進(jìn)行相關(guān)運(yùn)算。
【文檔編號(hào)】G01S19/24GK204154901SQ201420423309
【公開日】2015年2月11日 申請(qǐng)日期:2014年7月29日 優(yōu)先權(quán)日:2014年7月29日
【發(fā)明者】吳駿, 李瑞寒, 文力, 王永平, 馮衛(wèi)鋒, 宋志豪, 遲朋, 段桂平, 劉精軼, 孫楓葉, 劉寶, 舒志萍, 李義梅, 蔡之君 申請(qǐng)人:豪芯微電子科技(上海)有限公司