專利名稱:電子樂(lè)器伴奏發(fā)生器用集成電路的制作方法
本發(fā)明涉及一種電子樂(lè)器伴奏發(fā)生器用集成電路,是高中檔電子樂(lè)器伴奏系統(tǒng)的關(guān)鍵器件。
現(xiàn)有市場(chǎng)出售的電子樂(lè)器的伴奏系統(tǒng),有兩種形式一是采用七片計(jì)算機(jī)通用集成電路EPROM2716及計(jì)算器,振蕩器,譯碼器組合應(yīng)用;二是采用專用集成電路M259。上述兩項(xiàng)技術(shù)的缺點(diǎn)是,EPROM2716容易丟失信息而產(chǎn)生錯(cuò)誤,存貯時(shí)程序需一片片寫(xiě)入,不便于批量生產(chǎn),且配套器件較多,成本高。M259專用集成電路,內(nèi)存區(qū)域采用通常等矩陣排列分配方式,只能存貯12首節(jié)奏曲,并且是將節(jié)奏及和弦信號(hào)分裝在一片電路內(nèi),使應(yīng)用范圍受到限制并且需外部電路提供時(shí)鐘信號(hào)。
本發(fā)明的任務(wù)在于克服已有技術(shù)的上述缺點(diǎn),設(shè)計(jì)一種將時(shí)鐘、編碼器、譯碼器、計(jì)數(shù)器、存貯器集成一體的電子樂(lè)器伴奏發(fā)生器用電路。
解決任務(wù)的關(guān)鍵是采用了集成電路內(nèi)存區(qū)域的不等矩陣排列以及將節(jié)奏與伴奏分別分裝的形式。
本發(fā)明集成電路的內(nèi)存區(qū)域不等矩陣排列,對(duì)不同節(jié)奏的掃描周期,時(shí)序脈沖為32個(gè),48個(gè),64個(gè)三種變化形式。節(jié)奏代碼和伴奏代碼分別分裝在兩片集成電路內(nèi),既可單獨(dú)應(yīng)用,又可組合使用。根據(jù)集成電路內(nèi)存區(qū)域不等矩陣排列的特性,使節(jié)奏編碼擴(kuò)充到20種。
本發(fā)明采用國(guó)際通用雙列24管腳塑封,12V單相電源供電,使用時(shí)可將集成電路直接焊接在相關(guān)器件的主板上。
本發(fā)明有兩種應(yīng)用形式,一是兩片共用,產(chǎn)生全部節(jié)奏與伴奏效果,二是只用其中一片產(chǎn)生節(jié)奏或伴奏效果。
圖1為本發(fā)明兩片聯(lián)用時(shí)的電路方框圖。
圖2、圖3為一片的電路方框圖。
圖4為本發(fā)明的邏輯圖。(圖4為說(shuō)明書(shū)摘要附圖)1-時(shí)鐘振蕩電路 2-時(shí)序發(fā)生器 3-控制編碼器 4-輸入編碼器 5-存貯器 6-解碼器 7-輸出驅(qū)動(dòng)器 8-節(jié)奏選擇器 9-節(jié)奏音源發(fā)生器 10-重拍指示器 11-伴奏音源發(fā)生器結(jié)合附圖,敘述本
發(fā)明內(nèi)容
如圖4,由A、B非門(mén)和C驅(qū)動(dòng)門(mén)構(gòu)成時(shí)鐘振蕩電路(1),計(jì)算器構(gòu)成時(shí)序發(fā)生器(2),由L、M、N非門(mén)構(gòu)成輸入編碼器(4),由門(mén)D與F或G、E非門(mén)構(gòu)成解碼器(6),由H、I、J、K非門(mén)構(gòu)成控制編碼器(3),P構(gòu)成編碼存貯器(5),輸出驅(qū)動(dòng)器(7)。
和現(xiàn)有技術(shù)相比,本發(fā)明的優(yōu)點(diǎn)在于,存貯的舞曲節(jié)奏多而豐富,存貯的數(shù)據(jù)碼不易去失,成本低,內(nèi)存空間得到充分利用,外圍附助器件少,功耗低,輸出驅(qū)動(dòng)能力大,應(yīng)用廣泛。
實(shí)施例一如圖1示,兩片集成電路聯(lián)用,構(gòu)成伴奏和節(jié)奏發(fā)生器,外圍控制器直接并聯(lián),可驅(qū)動(dòng)11條輸出線,其中7條做打擊樂(lè)驅(qū)動(dòng)信號(hào)輸出,6條線做一個(gè)八度貝司音的兩種曲式變奏輸出,三條線做自動(dòng)和弦伴奏驅(qū)動(dòng)信號(hào)的三種變奏輸出,一條線做強(qiáng)迫顯示輸出。
實(shí)施例二如圖2示,只用一片集成電路,這時(shí)只有20種節(jié)奏和一種和弦輸出以及強(qiáng)拍顯示信號(hào)輸出。
權(quán)利要求
1.一種電子樂(lè)器伴奏發(fā)生器用集成電路由時(shí)鐘電路(1),時(shí)序發(fā)生器(2),控制編碼器(3),輸入編碼器(4),存貯器(5),解碼器(6),輸出驅(qū)動(dòng)器(7)組成。其特征在于采用編碼器(3)實(shí)現(xiàn)內(nèi)存區(qū)域不等矩陣排列,存貯器(5)內(nèi)的16K位數(shù)據(jù)的節(jié)奏與伴奏碼分別封裝。
2.根據(jù)權(quán)利要求
1的集成電路,其特征在于所述的控制編碼器(3)所實(shí)施的不等區(qū)域存貯方式,掃描周期脈沖時(shí)序數(shù)有32、48、64三種變化形式。
3.根據(jù)權(quán)利要求
1的其特征在于所述存貯器(5)內(nèi)的16K位的數(shù)碼中8K位的節(jié)奏數(shù)碼與8K位的伴奏數(shù)碼分別分裝在兩個(gè)管座內(nèi)。
專利摘要
一種電子樂(lè)器伴奏發(fā)生器集成電路,適用于高檔電子樂(lè)器伴奏系統(tǒng),本發(fā)明采用雙列24線塑封,將時(shí)鐘、計(jì)數(shù)器存貯器、譯碼器、編碼器的功能單元集成于一體,可存貯二十種舞曲節(jié)奏。對(duì)不同的節(jié)奏掃描周期脈沖時(shí)序數(shù)有32、48、64三種變化形式,使內(nèi)存空間得到充分利用。
文檔編號(hào)G10H1/42GK87105034SQ87105034
公開(kāi)日1988年3月30日 申請(qǐng)日期1987年7月11日
發(fā)明者閻百勝, 李丁, 李靈健 申請(qǐng)人:閻百勝, 李丁, 李靈健導(dǎo)出引文BiBTeX, EndNote, RefMan