本申請基于2015年9月4日提交的日本專利申請N0.2015-174524并主張其優(yōu)先權利益,其全部內容以引用的方式包含于此。
技術領域
本實施方式涉及液晶顯示裝置以及液晶顯示方法。
背景技術:
液晶顯示裝置具有輕量、薄型、低消耗電力等的特征,作為個人計算機等的OA(office automation:辦公自動化)設備、電視等的顯示裝置使用于各種領域中。近年來,液晶顯示裝置并未停留在移動電話等的移動用終端設備,也作為車輛導航裝置等的車載用顯示器、平板型PC、引導標示用途的顯示器而使用。
另一方面,在液晶顯示裝置中,已知有在每個像素中具有能夠存儲數據的存儲器的所謂的MIP(Memory In Pixel:像素內存)方式的液晶顯示裝置。在MIP方式的液晶顯示裝置中,在使用保持于存儲器的信息而進行顯示的情況下,無需以幀周期執(zhí)行影像信號的寫入動作,因此能夠減少消耗電力。
然而,在液晶顯示裝置中,例如對液晶層賦予電場,使液晶分子的取向狀態(tài)變化,由此使透過率變化并顯示圖像。但是,在采用不使賦予的電壓的極性變化的直流驅動的情況下,由于液晶層中的雜質離子的存在等,導致電場分布變化,因此圖像的顯示品質降低。因此,通常采用使賦予的電壓的極性按照每個規(guī)定的間隔而相反的交流驅動。
在MIP方式的液晶顯示裝置中,在使用保持于存儲器的信息進行顯示的情況下,使用了按照一水平期間單位使賦予的電壓的極性變化的行反轉驅動作為交流驅動方式。然而,在MIP方式的液晶顯示裝置中,更需求消耗電力的進一步減少。
技術實現要素:
本發(fā)明是鑒于這種事情而完成的,目的在于提供一種在像素中具有能夠存儲數據的存儲器的液晶顯示裝置中的、能夠減少消耗電力的液晶顯示裝置以及液晶顯示方法。
通常,根據一個實施例,在液晶顯示裝置中,具備:像素電極PE,具有多個單位像素電極,并排列為矩陣狀;各個像素電路,向各個所述單位像素電極供給用于通過面積灰度方式進行灰度顯示的白電壓或者黑電壓;第1以及第2極性電壓線,沿所述像素電極PE所排列的行延伸地并列設置,并分別向所述像素電路供給所述白電壓以及所述黑電壓;以及控制部,將所述第1、第2極性電壓線中的至少極性反轉驅動對象的極性電壓線匯集為多個塊單位,并以該塊單位對所述極性反轉驅動對象的極性電壓線賦予極性反轉信號,所述像素電路具有:像素開關,使二值的影像信號導通、斷開;存儲器,從所述像素開關接收所述二值的影像信號并保持;以及極性選擇部,與所保持的所述二值的影像信號對應地選擇所述第1或第2極性電壓線中的某一方的電壓信號。
附圖說明
參照附圖來說明實施本發(fā)明諸多特征的總體結構。附圖及其相關說明是提供用來說明本發(fā)明的實施例,而非意在限制本發(fā)明的范圍。
圖1是表示第1實施方式的液晶顯示裝置的構成的一個概略的示意俯視圖。
圖2是表示第1實施方式的液晶顯示裝置的像素陣列部的剖面的一個示意圖。
圖3是表示第1實施方式的液晶顯示裝置的像素電路的構成例的一個示意框圖。
圖4是表示第1實施方式的液晶顯示裝置的像素電路的時鐘反相器的構成例的一個示意圖。
圖5是表示第1實施方式的液晶顯示裝置的次像素的單位像素電極的構成的一個示意圖。
圖6是表示第1實施方式的液晶顯示裝置中的像素內的次像素的配置與次像素的單位像素電極的構成的一個示意圖。
圖7是表示第1實施方式的液晶顯示裝置的像素電路的配置的一個示意圖。
圖8是表示安裝于第1實施方式的液晶顯示裝置的像素電路的元件的配置的一個示意圖。
圖9是用于說明第1實施方式的液晶顯示裝置的交流驅動方法(反轉驅動方法)的一個示意圖。
圖10是用于說明第1實施方式的液晶顯示裝置的極性電壓線的構成的一個示意圖。
圖11是用于說明第1實施方式的液晶顯示裝置的極性反轉方法的一個示意時序圖。
圖12是表示先于第1實施方式的液晶顯示裝置研究的極性電壓線的構成的一個示意圖。
圖13是表示先于第1實施方式的液晶顯示裝置研究的極性反轉方法的一個示意時序圖。
圖14是用于說明第2實施方式的液晶顯示裝置的極性電壓線的構成的一個示意圖。
具體實施方式
以下,參照附圖對本發(fā)明的各實施方式進行說明。
通常,根據一個實施例,在液晶顯示裝置10中,具備:像素電極PE,具有多個單位像素電極PE0、PE1、PE2,并排列為矩陣狀;各個像素電路G0、G1、G2,向各個所述單位像素電極PE0、PE1、PE2供給用于通過面積灰度方式進行灰度顯示的白電壓或者黑電壓;第1以及第2極性電壓線POLA、POLB,沿所述像素電極PE所排列的行延伸地并列設置,并分別向所述像素電路G0、G1、G2供給所述白電壓以及所述黑電壓;以及控制部3、221A、221B、222A、222B,將所述第1、第2極性電壓線POLA、POLB中的至少極性反轉驅動對象的極性電壓線匯集為多個塊單位,并以該塊單位對所述極性反轉驅動對象的極性電壓線賦予極性反轉信號,所述像素電路G0、G1、G2具有:像素開關61,使二值的影像信號導通、斷開;存儲器62,從所述像素開關61接收所述二值的影像信號并保持;以及極性選擇部63,與所保持的所述二值的影像信號對應地選擇所述第1或第2極性電壓線POLA、POLB中的某一方的電壓信號。
以下,參照附圖對本發(fā)明的各實施方式進行說明。
此外,公開只是一個例子,對于本領域技術人員來說,保留發(fā)明的主旨的適當的變更是容易想到的,因此當然包含在本發(fā)明的范圍中。另外,附圖用于更地明確地進行說明,因此雖然與實際的方式相比,有時對各部分的寬度、厚度、形狀等示意性地表示,但其只是一個例子,并非用來限定本發(fā)明的解釋。另外,在本說明書與各圖中,有時關于已述的圖、對與上述相同的要素標注相同的附圖標記,并適當地省略詳細的說明。
[第1實施方式]
以下,列舉在每個像素中具有能夠存儲數據的存儲器的、所謂的MIP(Memory In Pixel)方式的反射型液晶顯示裝置(LCD:Liquid Crystal Display)為例進行說明。
MIP方式的反射型液晶顯示裝置能夠實現基于模擬顯示模式的顯示、以及基于存儲器顯示模式的顯示。在模擬顯示模式中,模擬地顯示像素的灰度。在存儲器顯示模式中,通過使像素內具有存儲數據的存儲器,由此基于存儲于像素內的存儲器的2值信息(邏輯“1”/邏輯“0”)數字地顯示像素的灰度。
在存儲器顯示模式的情況下,由于使用保持于存儲器的信息,因此無需以幀周期執(zhí)行影像信號的寫入動作。因此,在存儲器顯示模式的情況下,與以幀周期執(zhí)行影像信號的寫入動作的模擬顯示模式的情況相比,消耗電力更少。因此,能夠實現液晶顯示裝置的低消耗電力化。另一方面,在存儲器顯示模式中,由于在每個像素中只能由1比特表現2灰度,因此作為灰度表現方式,例如采用了面積灰度法。這里,面積灰度法指的是對像素面積(像素電極的面積)進行例如2:1的加權而由2比特表現4灰度的灰度表現方式。之后詳細敘述面積灰度法。
圖1是表示第1實施方式的液晶顯示裝置的構成的概略的俯視圖。此外,為了方便說明,在圖1中,僅將主要的構成簡略地記載。
如圖1所示,第1實施方式的MIP方式的反射型液晶顯示裝置10成為在透明基板(例如,玻璃基板)1上形成TFT電路部2、在相同的基板1上通過COG(Chip On Glass:玻璃覆晶)方法安裝有驅動器IC3的模塊構成。對于該模塊構成的反射型液晶顯示裝置10,從外部控制器(或CPU等)40,經由柔性印刷電路基板50收發(fā)各種命令以及數據。驅動器IC3基于收發(fā)到的信號,向TFT電路部2輸出驅動信號、數據。
TFT電路部2具有像素陣列部21、垂直驅動部22A、22B、以及水平驅動部23。另外,這里,對于TFT電路部2,將該TFT電路部2所具有的所需最低限度的功能框圖化而表示。TFT電路部2并不限定于該構成。
在像素陣列部21中,像素(MIP的像素)4被二維配置成行列狀來構成顯示部。在像素4中內置有能夠存儲數據的存儲器。之后詳細敘述像素4的電路構成。
在像素陣列部21中,相對于m行n列的像素配置,在每一像素行沿行方向(像素行的像素的排列方向)布線有掃描線24(241~24m)。掃描線24(241~24m)的各個兩端連接于垂直驅動部22A、22B的對應行的各輸出端。在像素陣列部21中,還相對于m行n列的像素配置在每一像素列沿列方向(像素列的像素的排列方向)布線有信號線25(251~25n)。信號線25(251~25n)的各個一端連接于水平驅動部23的對應列的輸出端。
垂直驅動部22A、22B分別具有垂直驅動器221A、221B以及V地址鎖存222A、222B。垂直驅動器221A、221B能夠按照像素行單位任意地選擇像素陣列部21的各像素4。V地址鎖存222A、222B將由驅動器IC3給予的與行地址、即與垂直(V)方向的地址有關的信息進行儲存。
垂直驅動器221A、221B例如具備解碼器。垂直驅動器221A、221B分別將儲存于V地址鎖存222A、222B中的地址信息解碼,通過解碼后的信息對指定的像素行輸出掃描信號。被輸出有掃描信號的像素行的各像素4成為動作狀態(tài)。
垂直驅動器221A、221B具備解碼器,由此能夠任意地選擇像素行、即任意地進行地址指定。由此,當改寫像素陣列部21的各像素4的數據時,1畫面單位的數據當然能夠改寫,且也能夠通過像素行單位的地址指定對特定的區(qū)域進行數據的改寫。
另外,在本實施方式中構成為垂直驅動部22A、22B配置于像素陣列部21的左右兩側,但這只是一個例子。即,也能夠采用將垂直驅動部22A、22B僅配置于像素陣列部21的左右的一側的構成。其中,出于將從垂直驅動部22A、22B輸出的掃描信號的傳輸延遲抑制為最小限度的觀點,優(yōu)選將垂直驅動部22A、22B配置于像素陣列部21的左右兩側而不是僅配置于一側。
如圖1所示,水平驅動部23具備水平驅動器231以及緩沖電路232。水平驅動部23對通過垂直驅動部22A、22B選擇的像素列的各像素4寫入像素數據。作為由水平驅動部23進行的像素數據的寫入方式,能夠采用對選擇行的各像素4同時寫入像素數據的線序方式、按照像素單位對選擇行的各像素4依次寫入像素數據的點序方式等各種方式。
如之前敘述那樣,驅動器IC3與TFT電路部2COG安裝于相同的透明基板1上。從外部控制器40例如經由柔性印刷電路基板50將數據以及命令供給到驅動器IC3。所供給的數據是用于將保持于像素陣列部21的各像素4的存儲器的數據改寫的數據(圖像數據/像素數據)。所供給的命令是用于指令像素陣列部21的各像素4的數據的改寫的命令。該命令包含開始數據的改寫的定時、與區(qū)域有關的信息。具體而言,在命令中包含例如與進行數據的改寫的區(qū)域有關的區(qū)域信息,即XY開始地址、XY結束地址的信息,或指令數據的改寫的改寫指令等的信息。
這里,用于改寫的數據和指示改寫的命令(例如,畫面更新指令)以數據、接著是命令的順序按照時間序列從外部控制器40對驅動器IC3傳送。
驅動器IC3使從外部控制器40供給的數據與命令分離,并且生成各種定時信號。然后,基于各種定時信號,對TFT電路部2、具體而言是TFT電路部2內的水平驅動部23輸出數據。驅動器IC3將命令中所包含的改寫區(qū)域的XY開始地址、XY結束地址的信息抽出。然后,驅動器IC3進一步基于各種定時信號將驅動垂直驅動部22A、22B、水平驅動部23的驅動信號對TFT電路部2進行輸出。
圖2是表示第1實施方式的液晶顯示裝置的像素陣列部21的剖面的圖。液晶顯示裝置10具備陣列基板100、對置基板200、以及夾持在該一對基板100、200之間的液晶LQ。
在對置基板200設有濾色器層CF以及對置電極CE。濾色器層CF包含與構成像素的次像素對應地配置的紅(R)、綠(G)、藍(B)、白(W)各顏色的著色層。對置電極CE是用于對液晶LQ施加電壓的一方的電極。對置電極CE與供給恒電位的公用電壓線VCOM電連接。
陣列基板100具備透明基板1、屏蔽電極SE、以及像素電極PE。像素電極PE是用于向液晶LQ施加電壓的另一方的電極。像素電極PE作為反射電極發(fā)揮功能,因此在像素電極PE的與液晶LQ對置的面設有反射光的Ag(銀)、Al(鋁)等的金屬。在透明基板1上,與驅動器IC3一同設有后述的像素電路。像素電路與像素電極PE經由設于屏蔽電極SE的接觸孔而電連接。此外,在進行彩色顯示時,出于提高反射率這一點,優(yōu)選的是在像素電極PE的與液晶LQ對置的面使用Ag(銀)。
如上述那樣,在本實施方式中,像素由紅(R)、綠(G)、藍(B)、非彩色(W)這四個次像素構成。因此,如圖2所示,次像素分別具備具有R、G、B、W中某一方的著色層的濾色器CF、對置電極CE、液晶LQ、像素電極PE、屏蔽電極SE、透明基板1。
接著,對第1實施方式的液晶顯示裝置的像素電路6進行說明。本實施方式的液晶顯示裝置10為了使用存儲器實現多位色化(multi-bit color display)而采用了面積灰度法。這里,面積灰度法是以網點的大小再現灰度的手法。因此,將成為顯示區(qū)域的次像素的像素電極分割為在面積上進行了加權的多個單位像素電極,并將根據灰度而選擇的單位像素電極組合,由此進行灰度顯示。此外,之后敘述面積灰度法的具體的內容。
圖3是表示第1實施方式的液晶顯示裝置的像素電路6的構成例的框圖。該像素電路6在本實施方式的液晶顯示裝置中設于每一個單位像素電極。因此,一個次像素具備多個像素電路6。此外,以下,將掃描線24記載為掃描線Gate(y)、/Gate(y)。施加于掃描線Gate(y)的信號是與施加于掃描線/Gate(y)的信號反相的信號。另外,將信號線25記載為信號線Sig(x)。
像素電路6具備像素開關61、存儲器62、以及極性選擇開關63。像素開關61在規(guī)定的定時獲取來自信號線Sig(x)的二值(白、黑)信號而向存儲器62輸出。這里,二值信號是用于使液晶白顯示或黑顯示的信號。存儲器62保持獲取的二值信號,并且將保持的二值信號向極性選擇開關63輸出。在極性選擇開關63連接有極性電壓線POLA、POLB,該極性電壓線POLA、POLB用于向液晶LQ的次像素電極PE的單位像素電極施加使液晶白顯示的白電壓或者使液晶黑顯示的黑電壓。極性選擇開關63根據來自存儲器62的二值信號,選擇極性電壓線POLA、POLB中的某一方的電壓信號并向次像素電極PE的單位像素電極輸出。由此,與來自信號線Sig(x)的二值(白、黑)信號對應地液晶LQ被設定為白顯示或者黑顯示的狀態(tài)。極性選擇開關63作為極性選擇部發(fā)揮功能。
接著,詳細地說明上述的像素電路6的構成。
像素開關61由將Nch(N溝道)晶體管與Pch(P溝道)晶體管并聯地連接的傳輸門構成。在像素開關61的輸入端子電連接有信號線Sig(x),像素開關61的輸出端子與存儲器62的輸入端子電連接。而且,在Nch晶體管的柵極電連接有掃描線Gate(y),在Pch晶體管的柵極電連接有掃描線/Gate(y)。這里,掃描線Gate(y)的信號與掃描線/Gate(y)的信號是互為反相的信號。通過用傳輸門構成像素開關61,能夠使來自信號線Sig(x)的二值(白、黑)信號的電壓不降低地向存儲器62輸出。
在存儲器62設有反相器(INV)62a與時鐘反相器(C-INV)62b。反相器62a的輸出信號被輸入到時鐘反相器62b,時鐘反相器62b的輸出信號被反饋并被輸入到反相器62a。通過如此構成反饋電路,從而將輸入到反相器(INV)62a的信號保持(存儲)。此外,作為用于控制時鐘反相器62b的反相動作的時鐘信號,使用了掃描線Gate(y)的信號與掃描線/Gate(y)的信號。
在極性選擇開關63設有模擬開關(ASW-A)63a、模擬開關(ASW-B)63b。在模擬開關63a的輸入端子連接有用于供給使液晶LQ黑顯示的電壓的極性電壓線POLA。在模擬開關63b的輸入端子連接有用于供給使液晶LQ白顯示的電壓的極性電壓線POLB。而且,模擬開關63a的輸出端子以及模擬開關63b的輸出端子一同連接于次像素電極PE的單位像素電極。
模擬開關63a、63b將Nch晶體管與Pch晶體管連接為對稱形而構成。而且,反相器62a的輸出信號被輸入模擬開關63a的Nch晶體管的柵極端子與模擬開關63b的Pch晶體管的柵極端子。時鐘反相器62b的輸出信號被輸入模擬開關63a的Pch晶體管的柵極端子與模擬開關63b的Nch晶體管的柵極端子。因此,通過來自存儲器62的輸出信號(反相器62a的輸出信號、以及時鐘反相器62b的輸出信號)來控制模擬開關63a、63b的開/關的切換。
接著,參照圖3詳細地說明像素電路6的動作。
水平驅動器231向信號線Sig(x)輸出白電壓(10V)或者黑電壓(0V)。若垂直驅動器221A、221B向掃描線Gate(y)供給高(High)電壓,則像素開關61導通(接通),信號線Sig(x)的電壓被輸出到存儲器62。
向存儲器62輸入的輸入信號通過反相器62a反轉,成為時鐘反相器62b的輸入信號。時鐘反相器62b僅在掃描線Gate(y)為低(Low)電壓時進行反相動作。因此,掃描線Gate(y)成為高電壓,像素開關61的輸出電壓即信號線Sig(x)的電壓通過反相器62a反轉而輸出到時鐘反相器62b之后,在掃描線Gate(y)成為低電壓時,時鐘反相器62b的輸出(與信號線Sig(x)同相的電壓)被輸入到反相器62a。其結果,利用反相器形成環(huán)形電路,信號線Sig(x)的電壓以及與信號線Sig(x)反相的電壓被保持。
在極性選擇開關63中,在信號線Sig(x)的電壓為白電壓(10V)的情況下,模擬開關63b導通,來自極性電壓線POLB的使液晶LQ白顯示的電壓被施加于次像素電極PE的單位像素電極。在信號線Sig(x)的電壓為黑電壓(0V)的情況下,模擬開關63a導通,來自極性電壓線POLA的使液晶LQ黑顯示的電壓被施加于次像素電極PE的單位像素電極。
圖4是表示第1實施方式的液晶顯示裝置的像素電路6的時鐘反相器的構成例的圖。
時鐘反相器62b具備Pch晶體管Q1、Q2,Nch晶體管Q3、Q4。晶體管Q1、Q2、Q3、Q4以該順序串聯地連接。晶體管Q1的漏極端子與高電壓線VDD電連接,晶體管Q4的漏極端子與低電壓線VSS電連接。在晶體管Q2、Q3的柵極端子連接有輸入信號線,在晶體管Q2、Q3的源極端子連接有輸出信號線。而且,在晶體管Q1的柵極端子連接有掃描線Gate(y),在晶體管Q4的柵極端子連接有掃描線/Gate(y)。
這樣,通過將由兩條時鐘信號線驅動的2通道(channel)的時鐘反相器(clocked inverter、拍頻倒相器)62b使用于存儲器62的電路,能夠將掃描線Gate(y)與掃描線/Gate(y)用作時鐘信號線。如果不使用這樣的兩條時鐘信號線,而是使用由一條時鐘信號線驅動的1通道的時鐘反相器電路的情況下,需要使該時鐘信號的電壓為比反相器的輸入輸出電壓高的電壓。因此,此時需要新設置用于供給比輸入電壓高的電壓的另一時鐘信號線。在本實施方式中,能夠不增設新的電源電路地構成存儲器62。
接下來,對本實施方式的面積灰度法進行說明。
圖5是表示第1實施方式的液晶顯示裝置的次像素的單位像素電極的構成的圖。
面積灰度法是用在使面積比為20、21、22、····、2N-1的情況下加權的N個單位像素電極來表現2N級灰度的灰度表現方式。圖5所示的像素4的次像素電極PE被分割為在面積上進行了加權的三個單位像素電極PE0、PE1、PE2。各個單位像素電極PE0、PE1、PE2的面積比為1:2:4。因此,能夠由組合了單位像素電極PE0、PE1、PE2而成的網點的大小表示灰度,換言之,能夠表現由3比特表示的灰度、即8(=23)級灰度。
圖6是表示第1實施方式的液晶顯示裝置中的像素內的次像素的配置與次像素的單位像素電極的構成的圖。
圖6所示的像素是SQ(Square:方形)變形像素,大致在左上方配置有綠色(G)用的次像素,在右上方配置有紅色(R)用的次像素,在左下方配置有藍色(B)用的次像素,在右下方配置有非彩色(W)用的次像素。而且,如圖6所示,單位像素電極相對于將像素分割為兩個部分(兩個次像素組)的一條分界線對稱,相對于另一分界線不對稱。即,一條分界線與另一分界線交叉。此外,變形像素是指R、G、B、W的次像素的尺寸不相等。其中,本申請的像素并不限定于SQ變形像素。通常,也可以使用被稱作WhiteMagic(商標)的且R、G、B、W的各自的次像素尺寸相等的SQ(Square)正方像素。通過使用R、G、B、W的各自的次像素尺寸相等的SQ(Square)正方像素,能夠將非彩色(W)代替為RGB的一部分,因此能夠實現亮度的提高。
圖7是表示第1實施方式的液晶顯示裝置的像素電路的配置的圖。
在與圖6所示的次像素的配置重疊的位置的透明基板1上配置有像素電路。例如,在左上方的綠色(G)用的像素電路中,像素電路G2、G0、G1分別設于與單位像素電極PE2、PE0、PE1的配置對應的位置。像素電路G0、G1、G2的輸出信號經由屏蔽電極SE的接觸孔,分別被供給到單位像素電極PE0、PE1、PE2。對于紅色(R)用的像素電路、藍色(B)用的像素電路、非彩色(W)用的像素電路也是相同的。
圖8是表示安裝于第1實施方式的液晶顯示裝置的像素電路的元件的配置的圖。
在圖8所示的像素電路區(qū)域的上部,左右排列地安裝有像素開關61與存儲器62,在像素電路區(qū)域的下部配置有極性選擇開關63。而且,掃描線Gate(y)、/Gate(y)以夾著像素開關61與存儲器62的方式沿行方向延伸。極性電壓線POLA、POLB以夾著極性選擇開關63的方式沿行方向延伸。另外,在每個像素電路中沿列方向延伸有信號線Sig(x)、高電壓線VDD、低電壓線VSS。
圖9是用于說明第1實施方式的液晶顯示裝置的交流驅動方法(反轉驅動方法)的圖。圖9是針對白顯示電壓與黑顯示電壓之差(范圍)為5V的液晶(5V液晶)、并且是常白的液晶而示出的例子。
在5V液晶中,經由公用電壓線VCOM向對置電極CE施加恒壓5V。因此,使液晶LQ進行白顯示的極性電壓線POLB的電壓為5V。使液晶LQ進行黑顯示的極性電壓線POLA的電壓為0V或者10V。因此,在交流驅動方法(反轉驅動方法)中,使極性電壓線POLB的電壓為一定值5V,使極性電壓線POLA的電壓交替變化為0V與10V。通過這樣驅動,能夠使液晶的極性反轉。
圖10是用于說明第1實施方式的液晶顯示裝置的極性電壓線的構成的圖。
如圖10所示,極性電壓線POLA、POLB被分別分配于包含沿列方向連續(xù)地排列的多個極性電壓線的塊。例如,被分配于K個塊、(POLA_01、POLB_01)、(POLA_02、POLB_02)、···、(POLA_k、POLB_k)。此外,各塊所包含的極性電壓線POLA、POLB在圖10中分別為三條,但當然都不限定于三條。此外,各個塊中的條數也可以不是一定值,也可以在每個塊中為任意的條數。而且,用于使液晶的極性反轉的驅動信號以塊單位被賦予極性電壓線POLA、POLB。
此外,由垂直驅動器221A、221B以及V地址鎖存222A、222B基于來自驅動器IC3的指示,控制使極性電壓線POLA、POLB匯集為塊單位的動作、以及向匯集后的極性電壓線POLA、POLB賦予驅動信號的動作。即,驅動器IC3、垂直驅動器221A、221B以及V地址鎖存222A、222B構成控制部。
圖11是用于說明第1實施方式的液晶顯示裝置的極性反轉方法的時序圖。
對電連接于對置電極CE的公用電壓線VCOM賦予的電壓為一定值的直流電壓(這里是5V)。此外,如上述那樣,對屬于各個塊的極性電壓線POLB也賦予了一定值的直流電壓(這里是5V)。因此,施加于極性電壓線POLA的電壓被反轉驅動。
在時刻ts1,對屬于塊POLA_01的極性電壓線POLA賦予的電壓從0V向10V變化。接著,在經過Δt時間之后,對屬于塊POLA_02的極性電壓線POLA賦予的電壓從0V向10V變化。之后,同樣地,每經過規(guī)定的時間依次以塊單位對極性電壓線POLA賦予的電壓從0V向10V變化。
在時刻te1,對屬于塊POLA_01的極性電壓線POLA賦予的電壓從10V向0V變化。之后,同樣地,每經過規(guī)定的時間依次以塊單位對極性電壓線POLA賦予的電壓從10V向0V變化。
此外,從一個塊的極性反轉開始起至隨后的塊的極性反轉開始為止的時間Δt,為直至基于極性反轉的液晶LQ的充放電穩(wěn)定為止的時間(約1~2微秒)以上即可。例如,若極性反轉的重復頻率為60Hz(重復周期≒16ms),塊數為16,則ΔT≒1ms,因此能夠充放電不集中地執(zhí)行極性反轉。
這里,在MIP方式的液晶顯示裝置中,需要留意的是向存儲器寫入信號的動作與極性反轉動作能夠獨立地執(zhí)行。因此,一個塊的極性反轉持續(xù)時間(在圖11中例如是時刻ts1~時刻te1為止的時間T)能夠采用適當的任意時間。另外,無需使進行極性反轉動作的周期與幀周期一致。
圖12是表示先于第1實施方式的液晶顯示裝置而研究的極性電壓線的構成的圖。圖13是表示先于第1實施方式的液晶顯示裝置而研究的極性反轉方法的時序圖。
在圖12、圖13所示的那種將全部的極性電壓線POLA的電壓一并反轉的方式中存在下述課題:在極性反轉時,液晶LQ的充放電一起同時產生,因此伴隨著電壓變動的消耗電力增大,且由整個液晶LQ一起極性反轉所導致的顯示品質降低。
與此相對,在第1實施方式的液晶顯示裝置中,將極性電壓線POLA、POLB內的至少反轉對象的極性電壓線分配為多個塊。各個塊包含沿列方向連續(xù)排列的多個極性電壓線。而且,依次以塊單位按照規(guī)定的時間間隔向極性電壓線附加極性反轉信號。根據該方式,以塊單位執(zhí)行極性反轉動作,因此能夠抑制伴隨著極性反轉時的電壓變動的消耗電力的增大、極性反轉所導致的顯示品質的降低。
[第2實施方式]
在第2實施方式中,將極性電壓線匯集于塊的方法與第1實施方式不同。對與第1實施方式相同的部位標注相同的附圖標記,并省略其詳細的說明。
圖14是用于說明第2實施方式的液晶顯示裝置的極性電壓線的構成的圖。此外,第2實施方式的液晶顯示裝置的極性反轉的定時與圖11的時序圖所示的第1實施方式的定時相同。
在第2實施方式中,將極性電壓線POLA、POLB內的至少反轉對象的兩條以上的極性電壓線分配于多個塊。各個塊包含沿列方向每隔L行(L:2以上的整數)而排列的多個極性電壓線。而且,依次以塊單位按照規(guī)定的時間間隔向極性電壓線附加極性反轉信號。根據該方式,以塊單位執(zhí)行極性反轉動作,因此能夠抑制伴隨著極性反轉時的電壓變動的消耗電力的增大、極性反轉所導致的顯示品質的降低。另外,由于向每隔L行的極性電壓線附加極性反轉信號,因此分散了對極性反轉的顯示造成的影響,能夠抑制視覺確認到閃爍。
[第3實施方式]
在第3實施方式中,將極性電壓線匯集于塊的方法與第1實施方式不同。對與第1實施方式相同的部位標注相同的附圖標記,并省略其詳細的說明。
如上述那樣,在MIP方式的液晶顯示裝置中,極性反轉動作能夠與向液晶LQ寫入信號的動作獨立地執(zhí)行。另外,進行極性反轉動作的順序、周期也能夠任意地設定。因此,在第3實施方式的液晶顯示裝置中,將極性電壓線POLA、POLB內的至少反轉對象的兩條以上的極性電壓線分配于多個塊。各個塊包含多條極性電壓線。而且,以塊單位按照規(guī)定的時間間隔向極性電壓線附加極性反轉信號。根據該方式,以塊單位執(zhí)行極性反轉動作,因此能夠抑制伴隨著極性反轉時的電壓變動的消耗電力的增大、極性反轉所導致的顯示品質的降低。
關于本領域技術人員可基于作為本發(fā)明的實施方式的上述顯示裝置適當地設計變更而實施得到的全部的顯示裝置,只要包含本發(fā)明的主旨,便屬于本發(fā)明的范圍。
在本發(fā)明的思想范圍內,如果是本領域技術人員,則能夠想到各種變更例以及修改例,可知這些變更例以及修改例也屬于本發(fā)明的范圍。例如,對于上述的各實施方式,本領域技術人員適當地對構成要素進行的追加、刪除或設計變更、或者對工序進行的追加、省略或條件變更,只要具備本發(fā)明的主旨,便包含在本發(fā)明的范圍內。
另外,關于由本實施方式中的已述的方式所帶來的其他作用效果,如果是根據本說明書記載可知、或者本領域技術人員能夠適當地想到,則當然也被理解為可通過本發(fā)明而得到。
通過在上述實施方式中公開的多個構成要素的適當的組合,能夠形成各種發(fā)明。例如,也可以從實施方式所示的全部構成要素中刪除幾個構成要素。而且,也可以適當地組合不同實施方式中的構成要素。
雖然已經說明了本發(fā)明的某些實施例,該實施例僅僅作為示例呈現,而非意在限制本發(fā)明的范圍。實際上,本文所述的新穎方法和系統可以用諸多其他形式實施;此外,可以對本文所述方法和系統的形式進行諸多省略、替代和改變,而不背離本發(fā)明的精神。附加權利要求及其等價物意在覆蓋落入本發(fā)明范圍和精神之內的形式或修改。