Goa單元、柵極驅(qū)動(dòng)電路及顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,具體地,涉及一種GOA單元、柵極驅(qū)動(dòng)電路及顯示裝置。
【背景技術(shù)】
[0002]在顯示裝置中,柵極驅(qū)動(dòng)電路提供開啟信號(hào),使多行像素依次、逐行開啟,實(shí)現(xiàn)顯示。一般地,柵極驅(qū)動(dòng)電路包括多級(jí)移位寄存器,每級(jí)移位寄存器與一行像素對(duì)應(yīng);在一行像素開啟時(shí),該行像素對(duì)應(yīng)的移位寄存器生成驅(qū)動(dòng)信號(hào),輸入到與該行像素連接的柵線中,從而驅(qū)動(dòng)該行像素開啟。
[0003]目前,為了實(shí)現(xiàn)顯示裝置的輕薄化,越來越多的柵極驅(qū)動(dòng)電路采用GOA技術(shù)(Gateon Array,即把柵驅(qū)動(dòng)芯片制備在陣列基板上),在采用GOA技術(shù)的柵極驅(qū)動(dòng)電路中,其移位寄存器稱之為GOA單元。
[0004]在現(xiàn)有的顯示裝置中,每級(jí)GOA單元在驅(qū)動(dòng)其對(duì)應(yīng)的一行像素開啟后輸出關(guān)閉信號(hào),且處于懸浮(Flooding)狀態(tài);在此情況下,由于信號(hào)串?dāng)_,處于懸浮狀態(tài)的GOA單元容易被耦合進(jìn)入的信號(hào)誤開啟,從而導(dǎo)致與該GOA單元對(duì)應(yīng)的一行像素被充電,從而顯示錯(cuò)誤的圖像,即所謂“畫異”現(xiàn)象。
【發(fā)明內(nèi)容】
[0005]本發(fā)明旨在至少解決現(xiàn)有技術(shù)中存在的技術(shù)問題之一,提出了一種GOA單元、柵極驅(qū)動(dòng)電路及顯示裝置,其可以避免柵線的誤開啟,使像素不會(huì)被充電,顯示錯(cuò)誤的圖像,這樣就克服所謂“畫異”現(xiàn)象。
[0006]為實(shí)現(xiàn)本發(fā)明的目的而提供一種GOA單元,其包括驅(qū)動(dòng)模塊,所述驅(qū)動(dòng)模塊用于將第一時(shí)鐘信號(hào)從所述GOA單元的輸出端輸出,所述GOA單元還包括下拉模塊,所述下拉模塊與驅(qū)動(dòng)模塊連接,以及和至少一個(gè)低電壓端連接,其用于在所述GOA單元輸出關(guān)閉信號(hào)時(shí),將至少一個(gè)低電壓端提供的低電壓信號(hào)輸入到驅(qū)動(dòng)模塊的控制端,以使所述驅(qū)動(dòng)模塊在該低電壓端的控制下處于關(guān)閉狀態(tài)。
[0007]其中,所述下拉模塊包括第一子模塊、第二子模塊和第三子模塊;所述第一子模塊的第一端與驅(qū)動(dòng)模塊的控制端連接,第二端與一低電壓端連接,第三端與第二子模塊和第三子模塊連接;所述第二子模塊的第一端連接輸入信號(hào)端,第二端連接第二時(shí)鐘信號(hào),第三端和第一子模塊連接;第三子模塊的第一端與一低電壓端連接,第二端與驅(qū)動(dòng)模塊的控制端連接,第三端與第一子模塊連接。
[0008]其中,所述下拉單元還包括第四子模塊;所述第四子模塊的第一端與所述GOA單元的輸出端連接,第二端與一低電壓端連接,第三端與第二子模塊和第三子模塊連接。
[0009]其中,所述第一子模塊包括第四晶體管;所述第四晶體管的控制極屬于第一子模塊的第三端,其和第二子模塊、第三子模塊連接;源極屬于第一子模塊的第二端,其和一低電壓端連接;漏極屬于第一子模塊的第一端,其與驅(qū)動(dòng)模塊的控制端連接。
[0010]其中,所述第四子模塊包括第五晶體管;所述第五晶體管的控制極為第四子模塊的第三端,其與第二子模塊、第三子模塊連接;源極為第四子模塊的第二端,其和一低電壓端連接;漏極為第四子模塊的第一端,其與所述GOA單元的輸出端連接。
[0011]其中,所述第二子模塊包括第一晶體管和第二晶體管;所述第一晶體管的控制極為所述第二子模塊的第二端,其與第二時(shí)鐘信號(hào)連接;源極為所述第二子模塊的第一端,其與輸入信號(hào)端連接;漏極與第二晶體管的控制極和源極連接;所述第二晶體管的漏極為所述第二子模塊的第三端,其與第一子模塊連接;所述輸入信號(hào)端為高電壓端或第二時(shí)鐘信號(hào)。
[0012]其中,所述第三子模塊包括第三晶體管;所述第三晶體管的控制極為所述第三子模塊的第二端,其與驅(qū)動(dòng)模塊的控制端連接;源極為所述第三子模塊的第一端,其與一低電壓端連接;漏極為所述第三子模塊的第三端,其與第一子模塊連接。
[0013]其中,所述第一子模塊包括第四晶體管;所述第二子模塊包括第一晶體管和第二晶體管;所述第三子模塊包括第三晶體管;
[0014]所述第一晶體管的控制極與第二時(shí)鐘信號(hào)連接,源極與輸入信號(hào)端連接,漏極與第二晶體管的控制極和源極連接;
[0015]所述第二晶體管的漏極與第四晶體管的控制極連接;
[0016]所述第三晶體管的控制極與驅(qū)動(dòng)模塊的控制端連接,源極與一低電壓端連接,漏極與第四晶體管的控制極連接;
[0017]所述第四晶體管的源極與一低電壓端連接,漏極與驅(qū)動(dòng)模塊的控制端連接;所述輸入信號(hào)端為高電壓端或第二時(shí)鐘信號(hào)。
[0018]其中,與所述第三晶體管的源極連接的低電壓端和與第四晶體管的源極連接的低電壓端為同一電壓端。
[0019]其中,所述下拉模塊還包括第四子模塊,所述第四子模塊包括第五晶體管;所述第五晶體管的控制極與第二子模塊、第三子模塊連接;源極和一低電壓端連接;漏極與所述GOA單元的輸出端連接。
[0020]其中,與所述第三晶體管的源極連接的低電壓端、與第四晶體管的源極連接的低電壓端和與第五晶體管的源極連接的低電壓端為同一電壓端。
[0021]其中,所述GOA單元還包括上拉模塊,所述上拉模塊的輸出端與驅(qū)動(dòng)模塊連接,用于向所述驅(qū)動(dòng)模塊輸入上拉信號(hào),所述上拉信號(hào)使所述驅(qū)動(dòng)模塊開啟。
[0022]其中,所述驅(qū)動(dòng)模塊包括驅(qū)動(dòng)晶體管;
[0023]所述驅(qū)動(dòng)晶體管的控制極為驅(qū)動(dòng)模塊的控制端,其與所述上拉模塊的輸出端連接;所述驅(qū)動(dòng)晶體管的源極與第一時(shí)鐘信號(hào)連接,漏極與所述GOA單元的輸出端連接。
[0024]其中,所述GOA單元還包括復(fù)位模塊,所述復(fù)位模塊與驅(qū)動(dòng)模塊連接,用于向所述驅(qū)動(dòng)模塊及所述GOA單元的輸出端輸入低電壓信號(hào),將所述驅(qū)動(dòng)模塊關(guān)閉,以及將所述GOA單元輸出的信號(hào)下拉。
[0025]其中,所述上拉模塊包括第六晶體管和第一電容;
[0026]所述第六晶體管的控制極和源極與上拉信號(hào)連接,漏極與驅(qū)動(dòng)晶體管的控制極連接;
[0027]所述第一電容的第一端連接在所述第六晶體管的漏極與驅(qū)動(dòng)晶體管的控制極之間,第二端與所述GOA單元的輸出端連接。
[0028]其中,所述復(fù)位模塊包括第八晶體管和第九晶體管;
[0029]所述第八晶體管的控制極與復(fù)位信號(hào)端連接,源極與一低電壓端連接,漏極與驅(qū)動(dòng)模塊的控制端連接;
[0030]所述第九晶體管的控制極與復(fù)位信號(hào)端連接,源極與一低電壓端連接,漏極與所述GOA單元的輸出端連接。
[0031 ] 其中,所述輸入信號(hào)端輸出的電壓等于柵極驅(qū)動(dòng)電路的開啟電壓。
[0032]作為另一個(gè)技術(shù)方案,本發(fā)明還提供一種柵極驅(qū)動(dòng)電路,其包括本發(fā)明提供的上述GOA單元。
[0033]作為另一個(gè)技術(shù)方案,本發(fā)明還提供一種顯示裝置,其包括本發(fā)明提供的上述柵極驅(qū)動(dòng)電路。
[0034]本發(fā)明具有以下有益效果:
[0035]本發(fā)明提供的GOA單元,在其輸出關(guān)閉信號(hào)時(shí),下拉模塊將所述驅(qū)動(dòng)模塊的控制端與至少一個(gè)低電壓端連通,這樣,所述低電壓端向驅(qū)動(dòng)模塊的控制端輸入低電壓信號(hào),會(huì)使驅(qū)動(dòng)模塊在該過程中會(huì)始終保持關(guān)閉,從而,可以避免驅(qū)動(dòng)模塊被因信號(hào)串?dāng)_而耦合進(jìn)入的信號(hào)開啟,在此情況下,GOA單元會(huì)始終維持輸出關(guān)閉信號(hào)的狀態(tài),而不會(huì)如現(xiàn)有技術(shù)中所述的錯(cuò)誤地輸出開啟信號(hào),進(jìn)而,避免了柵線的誤開啟,使像素不會(huì)被充電,顯示錯(cuò)誤的圖像,這樣就克服所謂“畫異”現(xiàn)象。
[0036]本發(fā)明提供的柵極驅(qū)動(dòng)電路,其采用本發(fā)明提供的GOA單元,可以避免柵線的誤開啟,使像素不會(huì)被充電,顯示錯(cuò)誤的圖像,這樣就克服所謂“畫異”現(xiàn)象。
[0037]本發(fā)明提供的顯示裝置,其采用本發(fā)明提供的柵極驅(qū)動(dòng)電路,可以避免柵線的誤開啟,使像素不會(huì)被充電,顯示錯(cuò)誤的圖像,這樣就克服所謂“畫異”現(xiàn)象。
【附圖說明】
[0038]附圖是用來提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說明書的一部分,與下面的【具體實(shí)施方式】一起用于解釋本發(fā)明,但并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
[0039]圖1為本發(fā)明實(shí)施方式提供的GOA單元的示意圖;
[0040]圖2為圖1所示GOA單元的一種電路圖;
[0041]圖3為圖2所示電路圖中各信號(hào)的時(shí)序圖;
[0042]圖4為圖1所示GOA單元的另一種電路圖;
[0043]圖5為第四晶體管的源極和第三晶體管的源極所連接的低電壓端不同時(shí)的示意圖;
[0044]圖6為第四晶體管和第五晶體管的源極和第三晶體管的源極連接的低電壓端不同時(shí)的示意圖。
[0045]其中,附圖標(biāo)記:
[0046]1:驅(qū)動(dòng)模塊;2:下拉模塊;3:上拉模塊;4:復(fù)位模塊;21:第一子模塊;22:第二子模塊;23:第三子模塊;24:第四子模塊。
【具體實(shí)施方式】
[0047]以下結(jié)合附圖對(duì)本發(fā)明的【具體實(shí)施方式】進(jìn)行詳細(xì)說明。應(yīng)當(dāng)理解的是,此處所描述的【具體實(shí)施方式】?jī)H用于說明和解釋本發(fā)明,并不