TO源極的電壓仍為V3,驅(qū)動(dòng)晶體管TO輸出的驅(qū)動(dòng)總電流信號(hào)的大小仍為I總=K(VData-VDD-Vth)2。由于第一電容Cl的作用,各第二開關(guān)晶體管T2的柵極的電壓仍為T2階段時(shí)對(duì)應(yīng)的SDn的大小。因此在此階段,與SDl對(duì)應(yīng)的第二開關(guān)晶體管T2輸出的驅(qū)動(dòng)分電流穩(wěn)定在I總R2/(R1+R2),與SD2對(duì)應(yīng)的第二開關(guān)晶體管T2輸出的驅(qū)動(dòng)分電流穩(wěn)定在I總R1/(R1+R2),各發(fā)光器件穩(wěn)定的發(fā)光。
[0078]本發(fā)明實(shí)施例提供的上述像素電路,由于多個(gè)分流發(fā)光控制模塊可以根據(jù)對(duì)應(yīng)的分流控制信號(hào)的大小對(duì)驅(qū)動(dòng)晶體管輸出的驅(qū)動(dòng)總電流信號(hào)進(jìn)行分流,從而使輸出到對(duì)應(yīng)的發(fā)光器件的驅(qū)動(dòng)分電流信號(hào)小于驅(qū)動(dòng)總電流信號(hào),從而可以在不改變現(xiàn)有技術(shù)中數(shù)據(jù)信號(hào)的電壓調(diào)節(jié)范圍的基礎(chǔ)上,實(shí)現(xiàn)在等同亮度下降低發(fā)光器件的驅(qū)動(dòng)電流,進(jìn)而可以實(shí)現(xiàn)高電流效率發(fā)光器件的各種灰階顯示的調(diào)整。
[0079]上述實(shí)例一是以不具有補(bǔ)償驅(qū)動(dòng)晶體管閾值電壓功能的像素電路為例進(jìn)行說明的。在具體實(shí)施時(shí),驅(qū)動(dòng)控制模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0080]較佳地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,驅(qū)動(dòng)控制模塊還可以用于補(bǔ)償驅(qū)動(dòng)晶體管的閾值電壓,和/或補(bǔ)償電源電壓降(IR drop),本領(lǐng)域技術(shù)人員知曉可用于補(bǔ)償驅(qū)動(dòng)晶體管的閾值電壓,和/或補(bǔ)償電源電壓降(IR drop)的其他電路結(jié)構(gòu),這里不再贅述。
[0081]實(shí)例二:
[0082]具體地,如圖7所示,在本發(fā)明實(shí)施例提供的上述像素電路中,驅(qū)動(dòng)晶體管為P型晶體管;驅(qū)動(dòng)控制模塊I具體包括:第二電容C2,初始化子模塊11,驅(qū)動(dòng)子模塊12和補(bǔ)償子模塊13 ;其中,
[0083]初始化子模塊11的第一輸入端Ila用于接收初始化控制信號(hào)Int,第二輸入端Ilb用于接收初始化信號(hào)Vint,輸出端Ilc與驅(qū)動(dòng)晶體管TO的柵極相連;初始化子模塊11用于在初始化控制信號(hào)Int的控制下將初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管TO的柵極;
[0084]補(bǔ)償子模塊13的第一輸入端13a用于接收補(bǔ)償控制信號(hào)G2,第二輸入端13b用于接收數(shù)據(jù)信號(hào)Data,第一輸出端13d與第二電容C2的第一端相連,第二輸出端13e與第二電容C2的第二端相連,第三輸入端13c與驅(qū)動(dòng)晶體管TO的漏極相連;補(bǔ)償子模塊13用于在補(bǔ)償控制信號(hào)G2的控制下,將數(shù)據(jù)信號(hào)Data寫入到第二電容C2的第一端,將驅(qū)動(dòng)晶體管TO的閾值電壓寫入到第二電容C2的第二端;
[0085]驅(qū)動(dòng)子模塊12的第一輸入端12a用于接收驅(qū)動(dòng)控制信號(hào)Gl,第二輸入端12b分別與驅(qū)動(dòng)晶體管TO的源極和第四參考電壓源V4相連,輸出端12c與第二電容C2的第一端相連;驅(qū)動(dòng)子模塊12用于在驅(qū)動(dòng)控制信號(hào)Gl的控制下,和第二電容C2 —同控制驅(qū)動(dòng)晶體管TO輸出驅(qū)動(dòng)總電流。
[0086]上述實(shí)例二只是以一種具有補(bǔ)償驅(qū)動(dòng)晶體管閾值電壓的功能的像素電路為例進(jìn)行說明的,具體可以有多種實(shí)現(xiàn)方式,在此不限于此。
[0087]實(shí)例三:
[0088]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖8a所示,初始化子模塊具體可以包括:第三開關(guān)晶體管T3,其中,
[0089]第三開關(guān)晶體管T3,其柵極為初始化子模塊11的第一輸入端11a,源極為初始化子模塊11的第二輸入端11b,漏極為初始化子模塊11的輸出端11c。
[0090]進(jìn)一步地,在具體實(shí)施時(shí),第三開關(guān)晶體管T3可以N型晶體管,如圖8a所示,第三開關(guān)晶體管T3也可以為P型晶體管,在此不作限定。
[0091]以上僅是舉例說明像素電路中初始化子模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),初始化子模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0092]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖8a所示,補(bǔ)償子模塊13具體可以包括:第四開關(guān)晶體管T4和第五開關(guān)晶體管T5 ;其中,
[0093]第四開關(guān)晶體管T4,其柵極為補(bǔ)償子模塊13的第一輸入端13a,源極補(bǔ)償子模塊13的第二輸出端13e,漏極為補(bǔ)償子模塊13的第三輸入端13c ;
[0094]第五開關(guān)晶體管T5,其柵極為補(bǔ)償子模塊13的第一輸入端13a,源極為補(bǔ)償子模塊13的第二輸入端13b,漏極為補(bǔ)償子模塊13的第一輸出端13d。
[0095]進(jìn)一步地,在具體實(shí)施時(shí),第四開關(guān)晶體管T4和第五開關(guān)晶體管T5可以N型晶體管,如圖8a所示,第四開關(guān)晶體管T4和第五開關(guān)晶體管T5也可以為P型晶體管,在此不作限定。
[0096]以上僅是舉例說明像素電路中補(bǔ)償子模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),補(bǔ)償子模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0097]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖8a所示,驅(qū)動(dòng)子模塊12具體可以包括:第六開關(guān)晶體管T6 ;其中,
[0098]第六開關(guān)晶體管T6,其柵極為驅(qū)動(dòng)子模塊12的第一輸入端12a,源極為驅(qū)動(dòng)子模塊12的第二輸入端12b,漏極為驅(qū)動(dòng)子模塊12的輸出端12c。
[0099]進(jìn)一步地,在具體實(shí)施時(shí),第六開關(guān)晶體管T6可以N型晶體管,如圖8a所示,第六開關(guān)晶體管T6也可以為P型晶體管,在此不作限定。
[0100]以上僅是舉例說明像素電路中驅(qū)動(dòng)子模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),驅(qū)動(dòng)子模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0101]在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的上述像素電路中,由于驅(qū)動(dòng)晶體管TO為P型晶體管。因此P型晶體管的閾值電壓Vth為負(fù)值,為了保證驅(qū)動(dòng)晶體管TO能正常工作,第一參考電壓源Vl的電壓一般接地或?yàn)樨?fù)值,第四參考電壓源V4的電壓一般為正電壓。
[0102]較佳地,在具體實(shí)施時(shí),如圖Sb所示,第二參考電壓源V2可以與第四參考電壓源V4為同一電壓源。
[0103]較佳地,本發(fā)明實(shí)施例提供的上述像素電路中提到的驅(qū)動(dòng)晶體管和開關(guān)晶體管可以全部采用P型晶體管設(shè)計(jì),這樣可以簡化像素電路的制作工藝流程。
[0104]下面以圖Sb所示的像素電路的結(jié)構(gòu)為例對(duì)其工作過程作以描述,對(duì)應(yīng)的輸入時(shí)序圖如圖9所示。具體地,選取如圖9所示的輸入時(shí)序圖中的T1、T2、T3和T4四個(gè)階段。,且下述描述中以I表示高電平信號(hào),O表示低電平信號(hào)。
[0105]在Tl 階段,Int = 0,G1 = 1,G2 = 1,SD1 至 SDn = 1,ΕΜη = I。所有第一開關(guān)晶體管Tl、所有的第二開關(guān)晶體管Τ2、第四開關(guān)晶體管Τ4、第五開關(guān)晶體管Τ5和第六開關(guān)晶體管Τ6均處于截止?fàn)顟B(tài),第三開關(guān)晶體管Τ3處于導(dǎo)通狀態(tài),驅(qū)動(dòng)晶體管TO柵極的電壓為Vint,驅(qū)動(dòng)晶體管TO源極的電壓為V4。
[0106]在Τ2 階段,Int = 1,G1 = 1,G2 = 0,SD1 至 SDn = 1,ΕΜη = I。所有第一開關(guān)晶體管Tl、所有的第二開關(guān)晶體管Τ2、第三開關(guān)晶體管Τ3和第六開關(guān)晶體管Τ6均處于截止?fàn)顟B(tài),第四開關(guān)晶體管Τ4和第五開關(guān)晶體管Τ5處于導(dǎo)通狀態(tài),驅(qū)動(dòng)晶體管TO柵極的電壓變?yōu)閂4+Vth,驅(qū)動(dòng)晶體管TO源極的電壓為V4,第二電容C2第一端的電壓變?yōu)閂Data。
[0107]在T3 階段,Int = 1,Gl = 0,G2 = 1,SDl 至 SDn = 0,EMn = O。第三開關(guān)晶體管T3、第四開關(guān)晶體管T4、第五開關(guān)晶體管T5和第六開關(guān)晶體管T6均處于截止?fàn)顟B(tài),所有第一開關(guān)晶體管Tl處于導(dǎo)通狀態(tài),各第二開關(guān)晶體管T2的導(dǎo)通程度由對(duì)應(yīng)的SDn的大小決定。此階段,第二電容C2第一端的電壓變?yōu)閂4,根據(jù)電容電量守恒原理,第二電容C2第二端的電壓即驅(qū)動(dòng)晶體管TO的柵極的電壓變?yōu)?V4+Vth-VData,驅(qū)動(dòng)晶體管TO源極的電壓為V4,驅(qū)動(dòng)晶體管TO輸出的驅(qū)動(dòng)總電流信號(hào)的大小為I總=K (Vcs-Vth)2= K (2V4+V th_VData -V4-Vth)2= K(V4-VData)2,各發(fā)光器件Dln在對(duì)應(yīng)的SDn的控制下逐漸發(fā)光。假設(shè)圖Sb中只有兩個(gè)分流發(fā)光控制模塊,即η = 2,在SDl的控制下,與SDl對(duì)應(yīng)的第二開關(guān)晶體管Τ2的內(nèi)阻為R1,在SD2的控制下,與SD2對(duì)應(yīng)的第二開關(guān)晶體管Τ2的內(nèi)阻為R2。在此階段,與SDl對(duì)應(yīng)的第二開關(guān)晶體管Τ2輸出的驅(qū)動(dòng)分電流逐漸變?yōu)镮總R2/(R1+R2),與SD2對(duì)應(yīng)的第二開關(guān)晶體管T2輸出的驅(qū)動(dòng)分電流逐漸變?yōu)镮總R1/(R1+R2)。
[0108]在T4 階段,Int = 1,G1 = 0,G2 = 1,SD1 至 SDn = l,EMn = I。第三開關(guān)晶體管T3、第四開關(guān)晶體管T4、第五開關(guān)晶體管T5、第六開關(guān)晶體管T6以及所有第一開關(guān)晶體管Tl均處于截止?fàn)顟B(tài)。由于第二電容C2的作用,驅(qū)動(dòng)晶體管TO柵極的電壓仍為2V4+Vth-VData,驅(qū)動(dòng)晶體管TO源極的電壓仍為V4,驅(qū)動(dòng)晶體管TO輸出的驅(qū)動(dòng)總電流信號(hào)的大小仍為I總=K (V4-VData)2。由于第一電容Cl的作用,各第二開關(guān)晶體管T2的柵極的電壓仍為T3階段時(shí)對(duì)應(yīng)的SDn的大小。因此在此階段,與SDl對(duì)應(yīng)的第二開關(guān)晶體管T2輸出的驅(qū)動(dòng)分電流穩(wěn)定在I總R2/(R1+R2),與SD2對(duì)應(yīng)的第二開關(guān)晶體管T2輸出的驅(qū)動(dòng)分電流穩(wěn)定在I總Rl/(R1+R2),各發(fā)光器件穩(wěn)