一種像素電路、有機電致發(fā)光顯示面板及顯示裝置的制造方法
【技術領域】
[0001]本發(fā)明涉及有機電致發(fā)光技術領域,尤其涉及一種像素電路、有機電致發(fā)光顯示面板及顯示裝置。
【背景技術】
[0002]有機電致發(fā)光二極管(Organic Light Emitting D1de,0LED)顯示器是當今平板顯示器研宄領域的熱點之一,與液晶顯示器相比,OLED顯示器具有低能耗、生產(chǎn)成本低、自發(fā)光、寬視角及響應速度快等優(yōu)點,目前,在手機、PDA、數(shù)碼相機等平板顯示領域,OLED顯示器已經(jīng)開始取代傳統(tǒng)的液晶顯示屏(Liquid Crystal Display,IXD)。其中,像素電路設計是OLED顯示器核心技術內(nèi)容,具有重要的研宄意義。
[0003]與LCD利用電壓控制亮度不同,OLED屬于電流驅動,需要采用電流來控制發(fā)光。例如現(xiàn)有的2T1C的像素電路中,如圖1所示,該電路由I個驅動晶體管T2,一個開關晶體管Tl、一個存儲電容Cs和一個OLED組成,其中開關晶體管Tl起開關作用,驅動晶體管T2起控制流經(jīng)OLED上電流大小的作用。當OLED發(fā)光時,根據(jù)驅動晶體管T2的飽和電流公式:1=K(Vcs-Vth)2= K(VData-VDD-Vth)2可知,驅動晶體管T2的電流大小由數(shù)據(jù)信號Data的電壓Vllata與直流信號VDD的電壓Vdd的差值決定,而直流信號VDD為一個固定信號,因此決定驅動晶體管T2電流大小的主要因素是數(shù)據(jù)信號Data的電壓VData。
[0004]但是,隨著OLED電流效率的不斷提高,實現(xiàn)相同亮度所需要驅動晶體管T2提供的電流越來越小,從而導致要實現(xiàn)256灰階顯示,所需的數(shù)據(jù)信號Data的電壓Vllata范圍越來越小,尤其是最小灰階所需的電壓將會變得非常小,從而使得驅動IC很難精確的提供如此小的電壓數(shù)值。
【發(fā)明內(nèi)容】
[0005]有鑒于此,本發(fā)明實施例提供一種像素電路、有機電致發(fā)光顯示面板及顯示裝置,用以實現(xiàn)高電流效率發(fā)光器件的各種灰階顯示的調(diào)整。
[0006]因此,本發(fā)明實施例提供的一種像素電路,包括:驅動晶體管、驅動控制模塊、至少兩個分流發(fā)光控制模塊、以及與各所述分流發(fā)光控制模塊的輸出端分別一一對應連接的發(fā)光器件;其中,
[0007]所述驅動控制模塊的輸入端用于接收驅動控制信號,第一輸出端與所述驅動晶體管的柵極相連,第二輸出端與所述驅動晶體管的源極相連;所述驅動控制模塊用于在所述驅動控制信號的控制下,控制所述驅動晶體管輸出驅動總電流信號;
[0008]各所述分流發(fā)光控制模塊的第一輸入端均與所述驅動晶體管的漏極相連,第二輸入端用于接收對應的分流控制信號,第三輸入端用于接收對應的發(fā)光控制信號,輸出端與對應的所述發(fā)光器件的一端相連;所述發(fā)光器件另一端與第一參考電壓源相連;各所述分流發(fā)光控制模塊用于在對應的發(fā)光控制信號的控制下,根據(jù)對應的分流控制信號對所述驅動晶體管的漏極輸出的驅動總電流信號進行分流,形成與對應的分流控制信號所對應的驅動分電流信號,并將形成的各所述驅動分電流信號提供給對應的發(fā)光器件。
[0009]在一種可能的實施方式中,在本發(fā)明實施例提供的上述像素電路中,所述分流發(fā)光控制模塊,具體包括:第一開關晶體管、第一電容、第二開關晶體管和第二參考電壓源;其中,
[0010]所述第一開關晶體管,其柵極為所述分流發(fā)光控制模塊的第三輸入端,源極為所述分流發(fā)光控制模塊的第二輸入端,漏極與所述第二開關晶體管的柵極和所述第一電容的第一端相連;
[0011]所述第二開關晶體管,其源極為所述分流發(fā)光控制模塊的第一輸入端,漏極為所述分流發(fā)光控制模塊的輸出端;
[0012]所述第一電容的第二端與所述第二參考電壓源相連。
[0013]較佳地,在本發(fā)明實施例提供的上述像素電路中,各所述分流發(fā)光控制模塊對應同一發(fā)光控制信號。
[0014]較佳地,在本發(fā)明實施例提供的上述像素電路中,所述第一開關晶體管和所述第二開關晶體管均為P型晶體管或N型晶體管。
[0015]較佳地,在本發(fā)明實施例提供的上述像素電路中,所述驅動晶體管為P型晶體管或N型晶體管。
[0016]在一種可能的實施方式中,在本發(fā)明實施例提供的上述像素電路中,所述驅動控制模塊具體包括:第二電容、第三開關晶體管和第三參考電壓源;其中,
[0017]所述第三開關晶體管,其柵極用于接收所述驅動控制信號,源極用于接收數(shù)據(jù)信號,漏極分別與所述第二電容的第一端和所述驅動晶體管的柵極相連,所述第二電容的第二端分別與所述第三參考電壓源和所述驅動晶體管的源極相連。
[0018]較佳地,在本發(fā)明實施例提供的上述像素電路中,所述驅動控制模塊還用于補償所述驅動晶體管的閾值電壓;和/或補償電源電壓降。
[0019]在一種可能的實施方式中,在本發(fā)明實施例提供的上述像素電路中,所述驅動控制模塊具體包括:第二電容,初始化子模塊,驅動子模塊、補償子模塊和第四參考電壓源;其中,
[0020]所述初始化子模塊的第一輸入端用于接收初始化控制信號,第二輸入端用于接收初始化信號,輸出端與所述驅動晶體管的柵極相連;所述初始化子模塊用于在所述初始化控制信號的控制下將所述初始化信號提供給所述驅動晶體管的柵極;
[0021]所述補償子模塊的第一輸入端用于接收補償控制信號,第二輸入端用于接收數(shù)據(jù)信號,第一輸出端與所述第二電容的第一端相連,第二輸出端與所述第二電容的第二端相連,第三輸入端與所述驅動晶體管的漏極相連;所述補償子模塊用于在所述補償控制信號的控制下,將所述數(shù)據(jù)信號寫入到所述第二電容的第一端,將所述驅動晶體管的閾值電壓寫入到所述第二電容的第二端;
[0022]所述驅動子模塊的第一輸入端用于接收所述驅動控制信號,第二輸入端分別與所述驅動晶體管的源極和所述第四參考電壓源相連,輸出端與所述第二電容的第一端相連;所述驅動子模塊用于在所述驅動控制信號的控制下,和所述第二電容一同控制所述驅動晶體管輸出驅動總電流。
[0023]在一種可能的實施方式中,在本發(fā)明實施例提供的上述像素電路中,所述初始化子模塊具體包括:第三開關晶體管,其中,
[0024]所述第三開關晶體管,其柵極為所述初始化子模塊的第一輸入端,源極為所述初始化子模塊的第二輸入端,漏極為所述初始化子模塊的輸出端。
[0025]在一種可能的實施方式中,在本發(fā)明實施例提供的上述像素電路中,所述補償子模塊具體包括:第四開關晶體管和第五開關晶體管;其中,
[0026]所述第四開關晶體管,其柵極為所述補償子模塊的第一輸入端,源極所述補償子模塊的第二輸出端,漏極為所述補償子模塊的第三輸入端;
[0027]所述第五開關晶體管,其柵極為所述補償子模塊的第一輸入端,源極為所述補償子模塊的第二輸入端,漏極為所述補償子模塊的第一輸出端。
[0028]在一種可能的實施方式中,在本發(fā)明實施例提供的上述像素電路中,所述驅動子模塊具體包括:第六開關晶體管;其中,
[0029]所述第六開關晶體管,其柵極為所述驅動子模塊的第一輸入端,源極為所述驅動子模塊的第二輸入端,漏極為所述驅動子模塊的輸出端。
[0030]相應地,本發(fā)明實施例還提供了一種有機電致發(fā)光顯示面板,包括:若干呈矩陣排列的像素單元,以及與各所述像素單元對應的像素電路,以至少兩個沿行方向相鄰的像素單元為一像素單元組,每一所述像素單元組分別對應一個本發(fā)明實施例提供的上述任一種像素電路,且各所述像素單元組中的像素單元的數(shù)量等于對應像素電路中分流發(fā)光控制模塊的數(shù)量。
[0031]相應地,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明實施例提供的上述有機電致發(fā)光顯示面板。
[0032]本發(fā)明實施例提供的上述像素電路、有機電致發(fā)光顯示面板及顯示裝置,像素電路包括:驅動晶體管、驅動控制模塊、至少兩個分流發(fā)光控制模塊、以及與各分流發(fā)光控制模塊的輸出端分別一一對應連接的發(fā)光器件。由于多個分流發(fā)光控制模塊可以根據(jù)對應的分流控制信號的大小對驅動晶體管輸出的驅動總電流信號進行分流,從而使輸出到對應的發(fā)光器件的驅動分電流信號小于驅動總電流信號,從而可以在不改變現(xiàn)有技術中電壓的調(diào)節(jié)范圍的基礎上,實現(xiàn)在等同亮度下降低發(fā)光器件的驅動電流,進而可以實現(xiàn)高電流效率發(fā)光器件的各種灰階顯示的調(diào)整。
【附圖說明】
[0033]圖1為現(xiàn)有的像素電路的結構示意圖;
[0034]圖2為本發(fā)明實施例提供的像素電路的結構示意圖;
[0035]圖3a為本發(fā)明實施例提供的像素電路的具體結構示意圖之一;
[0036]圖3b為本發(fā)明實施例提供的像素電路的具體結構示意圖之二 ;
[0037]圖4為本發(fā)明實施例提供的像素電路的具體結構示意圖之三;
[0038]圖5a為本發(fā)明實施例提供的像素電路的具體結構示意圖之四;
[0039]圖5b為本發(fā)明實施例提供的像素電路的具體結構示意圖之五;
[0040]圖6為圖5b所不的像素電路的電路時序不意圖;
[0041]圖7為本發(fā)明實施例提供的像素電路的具體結構示意圖之六;
[0042]圖8a為本發(fā)明實施例提供的像素電路的具體結構示意圖之七;
[0043]圖8b為本發(fā)明實施例提供的像素電路的具體結構示意圖之八;
[0044]圖9為圖8b所不的像素電路的電路時序不意圖;
[0045]圖10為本發(fā)明實施例提供的有機電致發(fā)光顯示面板中一個像素單元