本發(fā)明涉及顯示技術(shù)領(lǐng)域,更具體地講,本發(fā)明涉及一種柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路及其驅(qū)動(dòng)方法,以及一種顯示裝置。
背景技術(shù):
現(xiàn)有顯示面板技術(shù)中,為了實(shí)現(xiàn)低成本和窄邊框,不少產(chǎn)品都會(huì)采用goa(gatedriveronarray)技術(shù),即將柵極驅(qū)動(dòng)電路通過(guò)薄膜晶體管工藝集成在面板內(nèi)部,從而實(shí)現(xiàn)降低ic及裝配成本等優(yōu)勢(shì)。而通常的goa電路是設(shè)置在有效顯示區(qū)域的兩側(cè),需要一定寬度的bm遮擋,這樣就導(dǎo)致panel本身會(huì)有一定寬度的邊框,其次goa的功耗相對(duì)gate-ic也相對(duì)較高,此外,goa電路時(shí)由薄膜晶體管工藝制作在panel上,因此設(shè)計(jì)時(shí)還要重點(diǎn)考慮goa電路內(nèi)各個(gè)薄膜晶體管的柵極偏壓時(shí)間,防止閾值電壓漂移(vthshift)過(guò)大導(dǎo)致goa電路失效,導(dǎo)致工作壽命不滿足設(shè)計(jì)要求。否則goa電路容易失效,壽命會(huì)降低。從用戶的舒適性和操作性等方面考慮,窄邊框,低功耗,高穩(wěn)定性是目前l(fā)cd產(chǎn)品的發(fā)展趨勢(shì)。
技術(shù)實(shí)現(xiàn)要素:
為了解決現(xiàn)有技術(shù)中存在的缺陷,本發(fā)明的各方面提供了一種柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路及其驅(qū)動(dòng)方法,以及一種顯示裝置。
根據(jù)本發(fā)明的一方面,一種柵極驅(qū)動(dòng)單元,包括:上拉模塊,響應(yīng)于上拉控制節(jié)點(diǎn)的信號(hào)電平控制輸出端的輸出信號(hào)的電平;輸入模塊,響應(yīng)于上拉控制信號(hào)將輸入控制信號(hào)輸出至所述上拉控制節(jié)點(diǎn);去噪聲模塊,響應(yīng)于噪聲控制節(jié)點(diǎn)的電平消除所述上拉控制節(jié)點(diǎn)的噪聲;噪聲控制模塊,響應(yīng)于噪聲控制驅(qū)動(dòng)信號(hào)將噪聲控制信號(hào)輸出至所述噪聲控制節(jié)點(diǎn);以及復(fù)位模塊,響應(yīng)于復(fù)位控制信號(hào)重置所述上拉控制節(jié)點(diǎn)的電平。所述輸入模塊和所述噪聲控制模塊配置為在拉起所述噪聲控制節(jié)點(diǎn)的電平之前,將所述上拉控制節(jié)點(diǎn)拉低至低電平。
可選地,所述去噪聲模塊還響應(yīng)于所述噪聲控制信號(hào)去除所述輸出端的信號(hào)噪聲。
可選地,所述噪聲控制模塊包括第一噪聲控制模塊,在所述上拉控制節(jié)點(diǎn)的信號(hào)電平拉起之前,將所述噪聲控制節(jié)點(diǎn)拉低至低電平。
可選地,所述噪聲控制模塊包括第二噪聲控制模塊,在所述上拉控制節(jié)點(diǎn)的信號(hào)電平拉低至低電平之后,將所述噪聲控制節(jié)點(diǎn)拉起。
根據(jù)本發(fā)明的另一方面,一種柵極驅(qū)動(dòng)電路,包括多個(gè)級(jí)聯(lián)的根據(jù)本發(fā)明的柵極驅(qū)動(dòng)單元。
根據(jù)本發(fā)明的又一方面,一種驅(qū)動(dòng)?xùn)艠O驅(qū)動(dòng)電路的方法包括:
第一時(shí)間段,啟動(dòng)信號(hào)信號(hào)通過(guò)輸入模塊將上拉控制節(jié)點(diǎn)的電平拉高,同時(shí)將噪聲控制節(jié)點(diǎn)的電平拉低;
第二時(shí)間段,第一時(shí)鐘信號(hào)升高,上拉控制節(jié)點(diǎn)通過(guò)上拉控制模塊將第一時(shí)鐘信號(hào)高電平傳遞到輸出端,同時(shí)輸入模塊繼續(xù)將噪聲控制節(jié)點(diǎn)的電平拉低;
第三時(shí)間段,復(fù)位信號(hào)通過(guò)復(fù)位模塊將上拉控制節(jié)點(diǎn)的電平拉低,輸出端處的電荷通過(guò)上拉模塊進(jìn)行放電。
可選地,在第一時(shí)間段,第n-1級(jí)柵極驅(qū)動(dòng)單元的上拉控制信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制驅(qū)動(dòng)信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制模塊,拉低第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
可選地,在第一時(shí)間段,第n-4級(jí)柵極驅(qū)動(dòng)單元的輸出信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制驅(qū)動(dòng)信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制模塊,拉低第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
可選地,在第三時(shí)間段,第n+1級(jí)柵極驅(qū)動(dòng)單元的上拉控制信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制驅(qū)動(dòng)信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制模塊,拉起第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
可選地,在第二時(shí)間段,第n+1級(jí)柵極驅(qū)動(dòng)單元的上拉控制信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)的信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的上拉模塊,其中n是正整數(shù)。
可選地,在第三時(shí)間段,第n+4級(jí)柵極驅(qū)動(dòng)單元的輸出信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的復(fù)位信號(hào),重置第n級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
可選地,第一時(shí)鐘信號(hào)的信號(hào)占空比小于50%。
可選地,第一時(shí)鐘信號(hào)的信號(hào)占空比在40%-50%之間。
可選地,所述啟動(dòng)信號(hào)包括脈沖啟動(dòng)信號(hào)。
根據(jù)本發(fā)明的在一方面,提供了一種顯示裝置,包括根據(jù)本發(fā)明的柵極驅(qū)動(dòng)電路。
根據(jù)本發(fā)明的一種柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路,柵極驅(qū)動(dòng)單元包括:上拉模塊,響應(yīng)于上拉控制節(jié)點(diǎn)的信號(hào)電平控制輸出端的輸出信號(hào)的電平;輸入模塊,響應(yīng)于上拉控制信號(hào)將輸入控制信號(hào)輸出至所述上拉控制節(jié)點(diǎn);去噪聲模塊,響應(yīng)于噪聲控制節(jié)點(diǎn)的電平消除所述上拉控制節(jié)點(diǎn)的噪聲;噪聲控制模塊,響應(yīng)于噪聲控制驅(qū)動(dòng)信號(hào)將噪聲控制信號(hào)輸出至所述噪聲控制節(jié)點(diǎn);以及復(fù)位模塊,響應(yīng)于復(fù)位控制信號(hào)重置所述上拉控制節(jié)點(diǎn)的電平。所述輸入模塊和所述噪聲控制模塊配置為在拉起所述噪聲控制節(jié)點(diǎn)的電平之前,將所述上拉控制節(jié)點(diǎn)拉低至低電平。因此,能夠?qū)艠O驅(qū)動(dòng)單元的噪聲控制模塊和輸入模塊進(jìn)行優(yōu)化,從而能夠在保持tft的最大偏壓時(shí)間的基礎(chǔ)上,避免同一個(gè)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)和噪聲控制節(jié)點(diǎn)同時(shí)處于高電平,從而防止影響上拉控制節(jié)點(diǎn)的充電以及時(shí)鐘信號(hào)的漏電流,從而能夠降低輸出信號(hào)延遲,并且有助于降低柵極驅(qū)動(dòng)電路的功耗,提高柵極驅(qū)動(dòng)電路的穩(wěn)定性。因此,能夠使柵極驅(qū)動(dòng)電路具有更好的壽命,更好的功耗表現(xiàn)和更好的工作穩(wěn)定性。
附圖說(shuō)明
附圖是用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說(shuō)明書(shū)的一部分,與下面的具體實(shí)施方式一起用于解釋本發(fā)明,但并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
圖1是一種柵極驅(qū)動(dòng)單元的示意性框圖;
圖2是圖1的柵極驅(qū)動(dòng)單元的一種具體實(shí)現(xiàn)方式的示意性電路圖;
圖3是用于圖2的電路的示意性時(shí)序圖;
圖4是圖2的柵極驅(qū)動(dòng)單元構(gòu)成的柵極驅(qū)動(dòng)電路的示意圖;
圖5是根據(jù)本發(fā)明實(shí)施例的一種柵極驅(qū)動(dòng)單元的具體實(shí)現(xiàn)方式的示意性電路圖;
圖6是用于圖5的電路的示意性時(shí)序圖;
圖7是圖5的柵極驅(qū)動(dòng)單元構(gòu)成的柵極驅(qū)動(dòng)電路的示意圖;
圖8是根據(jù)本發(fā)明實(shí)施例的一種柵極驅(qū)動(dòng)單元的具體實(shí)現(xiàn)方式的示意性電路圖;
圖9是根據(jù)本發(fā)明實(shí)施例的一種柵極驅(qū)動(dòng)單元的具體實(shí)現(xiàn)方式的示意性電路圖;以及
圖10是根據(jù)本發(fā)明實(shí)施例的一種柵極驅(qū)動(dòng)單元的具體實(shí)現(xiàn)方式的示意性電路圖。
具體實(shí)施方式
為使本領(lǐng)域的技術(shù)人員更好地理解本公開(kāi)的技術(shù)方案,下面結(jié)合附圖和具體實(shí)施方式對(duì)本公開(kāi)所提供的一種柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路作進(jìn)一步詳細(xì)描述。
圖1是一種柵極驅(qū)動(dòng)單元的示意性框圖,圖2是圖1的柵極驅(qū)動(dòng)單元的一種具體實(shí)現(xiàn)方式的示意性電路圖,圖3是用于圖2的電路的示意性時(shí)序圖,圖4是圖2的柵極驅(qū)動(dòng)單元構(gòu)成的柵極驅(qū)動(dòng)電路的示意圖。參照?qǐng)D1至圖4,柵極驅(qū)動(dòng)電路可以采用直流去噪模式。
在本示例中,以6個(gè)時(shí)鐘信號(hào)clk組成一組goa電路為例進(jìn)行說(shuō)明,并且各組時(shí)鐘信號(hào)組成的goa電路之間通常彼此獨(dú)立工作,互不影響。然而本發(fā)明不限于此。例如,在實(shí)際應(yīng)用中,根據(jù)實(shí)際負(fù)載要求以及刷新率,可以使用8clk或10clk等電路布局。
通常,goa電路實(shí)現(xiàn)的是移位寄存功能,作用是在一幀內(nèi)對(duì)所有柵線逐行提供一個(gè)一定寬度的脈沖信號(hào),其時(shí)間寬度一般為每行所分配充電時(shí)間的一倍至數(shù)倍,波形通常為方波。而源極驅(qū)動(dòng)電路,會(huì)配合柵線脈沖產(chǎn)生時(shí)間,對(duì)各像素逐行提供正確的視頻信號(hào)電壓,從而實(shí)現(xiàn)畫(huà)面的正常顯示。
通常地,為了便于設(shè)計(jì)與生產(chǎn),goa電路會(huì)有一個(gè)最小goa單元電路,對(duì)中小尺寸顯示產(chǎn)品,如手機(jī),平板電腦等,一般采用單側(cè)驅(qū)動(dòng)方式,即,對(duì)應(yīng)每一行的柵線,使用一個(gè)goa單元電路進(jìn)行驅(qū)動(dòng),一側(cè)驅(qū)動(dòng)奇數(shù)行柵線,另一側(cè)驅(qū)動(dòng)偶數(shù)行柵線,兩側(cè)交替開(kāi)啟。對(duì)中大尺寸顯示產(chǎn)品,如筆記本電腦(notebook),監(jiān)視器(monitor),tv等,一般采用雙邊驅(qū)動(dòng)方式,既對(duì)一行柵線,使用左右各一個(gè)goa單元電路對(duì)其進(jìn)行驅(qū)動(dòng),兩側(cè)goa單元電路同時(shí)對(duì)柵線輸出完全一樣的脈沖信號(hào),以減小輸出的延遲時(shí)間。
由上所述,在工作過(guò)程中,每一個(gè)goa單元電路,會(huì)在每一幀內(nèi)向其對(duì)應(yīng)的柵線輸出一個(gè)脈沖信號(hào)。
goa單元電路的控制信號(hào),通常有啟動(dòng)信號(hào)(input),時(shí)鐘信號(hào)(clk),低電平信號(hào)(vgl),復(fù)位信號(hào)(reset),以及可選的高電平(vgh)信號(hào)等其他信號(hào)。啟動(dòng)信號(hào)一般由本行g(shù)oa前面某行g(shù)oa產(chǎn)生,對(duì)最開(kāi)始一個(gè)或數(shù)個(gè)goa單元,系統(tǒng)會(huì)對(duì)其提供專用的方波信號(hào)作為input信號(hào),用于每幀開(kāi)始時(shí)對(duì)其提供脈沖啟動(dòng)信號(hào),一般稱為stv信號(hào)。
goa單元電路的輸出信號(hào)一般為對(duì)柵線提供的輸出信號(hào)(output),以及對(duì)其下goa單元電路的啟動(dòng)信號(hào),其可以共用柵線輸出信號(hào)output,也可以是單獨(dú)產(chǎn)生的啟動(dòng)信號(hào)(最后一個(gè)goa單元無(wú)需輸出input信號(hào),其復(fù)位信號(hào)也由系統(tǒng)提供,或者會(huì)制作專用的復(fù)位電路對(duì)其提供復(fù)位信號(hào),該電路一般由數(shù)個(gè)晶體管組成,占用面積小于一個(gè)goa單元電路的面積)。
在a-si或者氧化物工藝等不能實(shí)現(xiàn)coms器件的goa電路中,一般采用boot-strapping結(jié)構(gòu),該種結(jié)構(gòu)中一般會(huì)具有2個(gè)重要節(jié)點(diǎn),上拉節(jié)點(diǎn)pu(pullingup)和下拉節(jié)點(diǎn)pd(pullingdown),這2個(gè)節(jié)點(diǎn)一般采用互為反向器(inverter)的設(shè)計(jì)結(jié)構(gòu),下面進(jìn)行詳細(xì)介紹。
參照?qǐng)D1,根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)單元可以包括:上拉模塊110,響應(yīng)于上拉控制節(jié)點(diǎn)pu的信號(hào)電平控制輸出端output的輸出信號(hào)的電平;輸入模塊120,響應(yīng)于上拉控制信號(hào)將輸入控制信號(hào)stv輸出至上拉控制節(jié)點(diǎn)pu;去噪聲模塊130、140,響應(yīng)于噪聲控制節(jié)點(diǎn)pd的電平消除上拉控制節(jié)點(diǎn)pu的噪聲;噪聲控制模塊150,響應(yīng)于噪聲控制驅(qū)動(dòng)信號(hào)將噪聲控制信號(hào)gch輸出至噪聲控制節(jié)點(diǎn)pd;以及復(fù)位模塊160,響應(yīng)于復(fù)位控制信號(hào)rst_pu重置上拉控制節(jié)點(diǎn)pu的電平。此外,柵極驅(qū)動(dòng)電路還可以包括下拉模塊170,響應(yīng)于下拉控制信號(hào)gcl控制輸出端output的輸出信號(hào)的電平。
在圖2所示的具體實(shí)現(xiàn)電路中,m1(m表示開(kāi)關(guān)元件,例如,可以是晶體管)、m6、m8可以構(gòu)成輸入模塊120,m5、m9可以構(gòu)成噪聲控制模塊150,m3可以構(gòu)成上拉模塊110,m2可以構(gòu)成復(fù)位模塊160,m4可以構(gòu)成下拉模塊170,m10、m11可以分別構(gòu)成噪聲控制模塊130、140。下面將結(jié)合圖3中所示的時(shí)序圖更詳細(xì)地描述圖2所示的電路的工作流程。
如圖3所示,①階段為輸入階段,stv信號(hào)通過(guò)輸入模塊將上拉控制節(jié)點(diǎn)pu點(diǎn)拉高,同時(shí)將噪聲控制模塊相關(guān)信號(hào)(包括噪聲控制點(diǎn)pd)拉低。
②階段為輸出階段,第一時(shí)鐘信號(hào)clk升高,上拉控制節(jié)點(diǎn)pu通過(guò)上拉控制模塊將第一時(shí)鐘信號(hào)clk高電平傳遞到輸出端output,而輸出端output可以連接到顯示面板中的柵線,因此柵線電壓變?yōu)楦唠娖?,此時(shí)顯示面板中的像素開(kāi)始充電到需要的電壓,以顯示正常視頻信號(hào)。同時(shí)輸入模塊會(huì)繼續(xù)將噪聲控制模塊相關(guān)信號(hào)(包括噪聲控制點(diǎn)pd)拉低。
③階段為復(fù)位階段,復(fù)位信號(hào)rst_pu通過(guò)復(fù)位模塊將pu點(diǎn)拉低,輸出端output處的電荷也可以通過(guò)上拉模塊進(jìn)行放電。第一時(shí)鐘信號(hào)clk的信號(hào)占空比小于50%(40%~50%之間),一行g(shù)oa輸出之后通過(guò)m3進(jìn)行output放電。
在一幀內(nèi),①②③周期性工作。采用gch高電平去噪,去噪能力較好,顯示期間,噪聲控制節(jié)點(diǎn)pd控制一直高電平,降噪tft在消隱時(shí)間(blankingtime)內(nèi)休息。gcl通過(guò)m4在消隱(blanking)期間給所有行的輸出端output放電。
在圖3時(shí)序中,第一時(shí)鐘信號(hào)clk和第二時(shí)鐘信號(hào)clkb輸出互反的方波信號(hào),并交替作為goa單元的第一時(shí)鐘信號(hào)clk和第二時(shí)鐘信號(hào)clkb,以此實(shí)現(xiàn)柵極逐行輸出的功能。
圖4所示的柵極驅(qū)動(dòng)電路中,多個(gè)根據(jù)前述實(shí)施例的柵極驅(qū)動(dòng)單元彼此級(jí)聯(lián),并且采用高電平gch作為控制信號(hào)。由于第一時(shí)鐘信號(hào)clk是goa控制信號(hào)中頻率最高的信號(hào),因此goa單元的功率損耗,很大部分是對(duì)第一時(shí)鐘信號(hào)clk信號(hào)上的電容負(fù)載進(jìn)行充放電產(chǎn)生的功耗。因此,這種方式仍然存在一定的問(wèn)題。
例如,在圖3中①時(shí)間段內(nèi),需要上拉控制節(jié)點(diǎn)pu拉低噪聲控制節(jié)點(diǎn)pd以及噪聲控制模塊的控制節(jié)點(diǎn)pd_cn,在m6,m8等開(kāi)關(guān)(例如tft)設(shè)計(jì)過(guò)小,m10設(shè)計(jì)過(guò)大,或者工藝差異引起m6,m8等遷移率過(guò)小,m10遷移率過(guò)大時(shí),噪聲控制節(jié)點(diǎn)pd下拉速度過(guò)慢,上拉控制節(jié)點(diǎn)pu點(diǎn)上拉速度過(guò)慢,在①時(shí)間段內(nèi)上拉控制節(jié)點(diǎn)pu無(wú)法達(dá)到設(shè)定值,影響充電。
在圖3中③時(shí)間段內(nèi),在m6,m8等開(kāi)關(guān)(例如tft)設(shè)計(jì)過(guò)大,m11,m10設(shè)計(jì)過(guò)小時(shí),或者工藝差異引起m6,m8,m3遷移率過(guò)大,m10,m11遷移率設(shè)計(jì)過(guò)小時(shí),上拉控制節(jié)點(diǎn)pu電壓下拉速度過(guò)慢,噪聲控制節(jié)點(diǎn)pd電壓上拉速度過(guò)慢,導(dǎo)致第一時(shí)鐘信號(hào)clk通過(guò)m3,m11等短路至低電平信號(hào)vss,造成功率損耗。
在本發(fā)明的另一個(gè)實(shí)施例中,將輸入模塊120和噪聲控制模塊150配置為在拉起噪聲控制節(jié)點(diǎn)pd的電平之前,將上拉控制節(jié)點(diǎn)pu拉低至低電平。
根據(jù)本實(shí)施例,去噪聲模塊可以包括第一去噪聲模塊130和第二去噪聲模塊140,其中,第一去噪聲模塊130可以響應(yīng)于噪聲控制節(jié)點(diǎn)pd的電平消除上拉控制節(jié)點(diǎn)pu的噪聲,第二去噪聲模塊140可以響應(yīng)于噪聲控制信號(hào)去除輸出端output的信號(hào)噪聲。
更具體地,下面將參照本發(fā)明進(jìn)一步實(shí)施例詳細(xì)地描述本發(fā)明。圖5是根據(jù)本發(fā)明實(shí)施例的一種柵極驅(qū)動(dòng)單元的具體實(shí)現(xiàn)方式的示意性電路圖,圖6是用于圖5的電路的示意性時(shí)序圖,圖7是圖5的柵極驅(qū)動(dòng)單元構(gòu)成的柵極驅(qū)動(dòng)電路的示意圖,如圖7所示,根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)電路包括多個(gè)級(jí)聯(lián)的柵極驅(qū)動(dòng)單元。
參照?qǐng)D5至圖7,根據(jù)該實(shí)施例的柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路的電路結(jié)構(gòu)與前述實(shí)施例基本相同,其區(qū)別主要在于:將前一級(jí)柵極驅(qū)動(dòng)單元(goa)的上拉控制節(jié)點(diǎn)的信號(hào)prior_pu作為控制信號(hào)輸入至m6、m8的柵極,確保在①時(shí)間段內(nèi)噪聲控制節(jié)點(diǎn)pd和噪聲控制模塊的控制節(jié)點(diǎn)pd_cn點(diǎn)可以先降至低電平,方便當(dāng)前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu速度拉起。另外,當(dāng)前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu在當(dāng)前級(jí)時(shí)間內(nèi)只控制本行的goa單元的m3。另外,將下一級(jí)上拉控制節(jié)點(diǎn)的信號(hào)next_pu作為控制信號(hào)輸入至m6’、m8’的柵極,確保在③時(shí)間段內(nèi)延遲噪聲控制節(jié)點(diǎn)pd的拉起,避免當(dāng)前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu和噪聲控制節(jié)點(diǎn)pd同時(shí)為高電平造成第一時(shí)鐘信號(hào)clk漏電。
根據(jù)本實(shí)施例,用上一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的電壓(prior_pu)控制前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd的電壓,使得前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd點(diǎn)電壓在前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu電壓拉起之前就已經(jīng)降低,因此前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu能夠更好更快的拉起。
另外,根據(jù)本實(shí)施例,用下一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的電壓(next_pu)控制前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd的電壓拉起時(shí)間點(diǎn),延遲前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd點(diǎn)電壓拉起。首先,前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu完全拉低,m3完全關(guān)閉后,然后,下一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)(next_pu)拉低,從而m6’,m8’關(guān)閉,使得當(dāng)前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd不再對(duì)地(vss)通路,開(kāi)始拉起。避免了由于延遲造成前級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu和噪聲控制節(jié)點(diǎn)pd的同時(shí)高電平,導(dǎo)致第一時(shí)鐘信號(hào)clk通過(guò)m3和m11短路至vss造成的漏電。
另外,根據(jù)本實(shí)施例,使用第n+4級(jí)柵極驅(qū)動(dòng)單元的輸出output作為第n級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的重置(reset)信號(hào),能夠增加了③時(shí)間段內(nèi)goa放電時(shí)間。
在本實(shí)施例中,開(kāi)關(guān)元件m8和m6可以構(gòu)成第一噪聲控制模塊,在上拉控制節(jié)點(diǎn)pu的信號(hào)電平拉起之前,第一噪聲控制模塊將噪聲控制節(jié)點(diǎn)pd拉低至低電平。
另外,開(kāi)關(guān)元件m8’和m6’可以構(gòu)成第二噪聲控制模塊,在上拉控制節(jié)點(diǎn)pu的信號(hào)電平拉低至低電平之后,第二噪聲控制模塊將所述噪聲控制節(jié)點(diǎn)拉起。
換言之,在根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)電路中,第n-1級(jí)柵極驅(qū)動(dòng)單元的上拉控制信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制驅(qū)動(dòng)信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制模塊,拉低第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
另外,在根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)電路中,第n+4級(jí)柵極驅(qū)動(dòng)單元的輸出信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的復(fù)位信號(hào),重置第n級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
因此,根據(jù)本發(fā)明的一種柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路,柵極驅(qū)動(dòng)單元包括:上拉模塊,響應(yīng)于上拉控制節(jié)點(diǎn)的信號(hào)電平控制輸出端的輸出信號(hào)的電平;輸入模塊,響應(yīng)于上拉控制信號(hào)將輸入控制信號(hào)輸出至所述上拉控制節(jié)點(diǎn);去噪聲模塊,響應(yīng)于噪聲控制節(jié)點(diǎn)的電平消除所述上拉控制節(jié)點(diǎn)的噪聲;噪聲控制模塊,響應(yīng)于噪聲控制驅(qū)動(dòng)信號(hào)將噪聲控制信號(hào)輸出至所述噪聲控制節(jié)點(diǎn);以及復(fù)位模塊,響應(yīng)于復(fù)位控制信號(hào)重置所述上拉控制節(jié)點(diǎn)的電平。所述輸入模塊和所述噪聲控制模塊配置為在拉起所述噪聲控制節(jié)點(diǎn)的電平之前,將所述上拉控制節(jié)點(diǎn)拉低至低電平。因此,能夠?qū)艠O驅(qū)動(dòng)單元的噪聲控制模塊和輸入模塊進(jìn)行優(yōu)化,從而能夠在保持tft的最大偏壓時(shí)間的基礎(chǔ)上,避免同一個(gè)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)和噪聲控制節(jié)點(diǎn)同時(shí)處于高電平,從而防止影響上拉控制節(jié)點(diǎn)的充電以及時(shí)鐘信號(hào)的漏電流,從而能夠降低輸出信號(hào)延遲,并且有助于降低柵極驅(qū)動(dòng)電路的功耗,提高柵極驅(qū)動(dòng)電路的穩(wěn)定性。因此,能夠使柵極驅(qū)動(dòng)電路具有更好的壽命,更好的功耗表現(xiàn)和更好的工作穩(wěn)定性。
上述實(shí)施例中以nmostft工藝的電路進(jìn)行說(shuō)明,而本發(fā)明顯然也是用于pmostft工藝的電路結(jié)構(gòu)。例如,在pmostft電路結(jié)構(gòu)中,各工作電壓和時(shí)序可以與nmostft電路中的工作電壓和時(shí)序反相。
另外,應(yīng)當(dāng)理解的是,本公開(kāi)的方案適用于a-si,oxide,ltps,htps等各種制造工藝。
以上參照具體的電路結(jié)構(gòu)詳細(xì)地描述了本發(fā)明的方案,然而本發(fā)明不限于上述具體的電路結(jié)構(gòu)。例如,在本發(fā)明的其它實(shí)施例中,可以采用其它的具體電路結(jié)構(gòu),以在拉起噪聲控制節(jié)點(diǎn)pd的電平之前,將上拉控制節(jié)點(diǎn)pu拉低至低電平。
圖8至圖10分別是根據(jù)本發(fā)明實(shí)施例的另一種柵極驅(qū)動(dòng)單元的具體實(shí)現(xiàn)方式的示意性電路圖。圖8至圖10的實(shí)施例與前述實(shí)施例基本相同,下面將主要描述圖8至圖10的實(shí)施例與前述實(shí)施例的區(qū)別,并且將省略重復(fù)性的描述。
參照?qǐng)D8,根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)單元與前述實(shí)施例的主要區(qū)別在于利用第n-4級(jí)柵極驅(qū)動(dòng)單元的輸出out_n(n-4)代替前述實(shí)施例中的前一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的電壓prior_pu,以在①時(shí)間段拉低噪聲控制節(jié)點(diǎn)pd的電壓。
換言之,在根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)電路中,第n-4級(jí)柵極驅(qū)動(dòng)單元的輸出信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制驅(qū)動(dòng)信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制模塊,拉低第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
根據(jù)本實(shí)施例,應(yīng)用另一種電路結(jié)構(gòu),同樣實(shí)現(xiàn)了在拉起噪聲控制節(jié)點(diǎn)pd的電平之前,將上拉控制節(jié)點(diǎn)pu拉低至低電平。
參照?qǐng)D9,根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)單元與前述實(shí)施例的主要區(qū)別在于除了用下一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的電壓(next_pu)控制前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd的電壓拉起時(shí)間點(diǎn)之外,還將該電壓(next_pu)輸出至上拉模塊m3的控制端,以控制柵極驅(qū)動(dòng)單元的輸出output。
換言之,在根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)電路中,第n+1級(jí)柵極驅(qū)動(dòng)單元的上拉控制信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制驅(qū)動(dòng)信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制模塊,以在③時(shí)間段拉起第n級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)的電平,其中n是正整數(shù)。
另外,在根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)電路中,第n+1級(jí)柵極驅(qū)動(dòng)單元的上拉控制信號(hào)作為第n級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)的信號(hào)輸入至第n級(jí)柵極驅(qū)動(dòng)單元的上拉模塊,以在②時(shí)間段控制輸出端的電平,其中n是正整數(shù)。
另外,柵極驅(qū)動(dòng)單元還可以具有其它的電路結(jié)構(gòu)。例如,圖10示出了一種雙vgl的柵極驅(qū)動(dòng)電路。在圖10中,在根據(jù)本實(shí)施例的柵極驅(qū)動(dòng)單元中,通過(guò)使用前一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的電壓,使用下一級(jí)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)pu的電壓(next_pu)控制前級(jí)柵極驅(qū)動(dòng)單元的噪聲控制節(jié)點(diǎn)pd的電壓拉起時(shí)間點(diǎn),能夠在第③時(shí)間段首先拉低pu,然后拉升pd,避免了pu和pd同時(shí)為為高電平的情況。
雖然已經(jīng)參照若干個(gè)具體的電路結(jié)構(gòu)描述了本公開(kāi)的實(shí)現(xiàn)方式,然而本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,本公開(kāi)的實(shí)施例也可以應(yīng)用于其它的電路結(jié)構(gòu)中。
本發(fā)明的另一個(gè)實(shí)施例還提供了一種,顯示裝置,包括根據(jù)前述任一實(shí)施例的柵極驅(qū)動(dòng)電路。所述顯示裝置可以是液晶顯示器(lcd),然而本發(fā)明不限于此,所述顯示裝置也可以是其他類型的顯示裝置,例如有機(jī)發(fā)光二極管(oled)顯示器、電子紙顯示器、電致發(fā)光顯示器等任何可應(yīng)用根據(jù)前述實(shí)施例的柵極驅(qū)動(dòng)電路的顯示裝置。
根據(jù)本發(fā)明的一種柵極驅(qū)動(dòng)單元和柵極驅(qū)動(dòng)電路,柵極驅(qū)動(dòng)單元包括:上拉模塊,響應(yīng)于上拉控制節(jié)點(diǎn)的信號(hào)電平控制輸出端的輸出信號(hào)的電平;輸入模塊,響應(yīng)于上拉控制信號(hào)將輸入控制信號(hào)輸出至所述上拉控制節(jié)點(diǎn);去噪聲模塊,響應(yīng)于噪聲控制節(jié)點(diǎn)的電平消除所述上拉控制節(jié)點(diǎn)的噪聲;噪聲控制模塊,響應(yīng)于噪聲控制驅(qū)動(dòng)信號(hào)將噪聲控制信號(hào)輸出至所述噪聲控制節(jié)點(diǎn);以及復(fù)位模塊,響應(yīng)于復(fù)位控制信號(hào)重置所述上拉控制節(jié)點(diǎn)的電平。所述輸入模塊和所述噪聲控制模塊配置為在拉起所述噪聲控制節(jié)點(diǎn)的電平之前,將所述上拉控制節(jié)點(diǎn)拉低至低電平。因此,能夠?qū)艠O驅(qū)動(dòng)單元的噪聲控制模塊和輸入模塊進(jìn)行優(yōu)化,從而能夠在保持tft的最大偏壓時(shí)間的基礎(chǔ)上,避免同一個(gè)柵極驅(qū)動(dòng)單元的上拉控制節(jié)點(diǎn)和噪聲控制節(jié)點(diǎn)同時(shí)處于高電平,從而防止影響上拉控制節(jié)點(diǎn)的充電以及時(shí)鐘信號(hào)的漏電流,從而能夠降低輸出信號(hào)延遲,并且有助于降低柵極驅(qū)動(dòng)電路的功耗,提高柵極驅(qū)動(dòng)電路的穩(wěn)定性。因此,能夠使柵極驅(qū)動(dòng)電路具有更好的壽命,更好的功耗表現(xiàn)和更好的工作穩(wěn)定性。
可以理解的是,以上實(shí)施方式僅僅是為了說(shuō)明本發(fā)明的原理而采用的示例性實(shí)施方式,然而本發(fā)明并不局限于此。對(duì)于本領(lǐng)域內(nèi)的普通技術(shù)人員而言,在不脫離本發(fā)明的精神和實(shí)質(zhì)的情況下,可以做出各種變型和改進(jìn),這些變型和改進(jìn)也視為本發(fā)明的保護(hù)范圍。