1.一種OLED驅(qū)動(dòng)電路,其特征在于,所述OLED驅(qū)動(dòng)電路用于產(chǎn)生驅(qū)動(dòng)電流以驅(qū)動(dòng)OLED,所述OLED驅(qū)動(dòng)電路包括開關(guān)薄膜晶體管、驅(qū)動(dòng)薄膜晶體管、存儲(chǔ)電容以及補(bǔ)償電路,所述開關(guān)薄膜晶體管及所述驅(qū)動(dòng)薄膜晶體管均包括柵極、第一端及第二端,所述開關(guān)薄膜晶體管的第一端接收數(shù)據(jù)信號(hào),所述開關(guān)薄膜晶體管的柵極接收第n級(jí)掃描信號(hào)(SCAN[n]),所述開關(guān)薄膜晶體管的第二端電連接所述驅(qū)動(dòng)薄膜晶體管的第二端,所述驅(qū)動(dòng)薄膜晶體管的柵極通過所述存儲(chǔ)電容電連接至一電壓源,所述驅(qū)動(dòng)薄膜晶體管的第二端通過所述補(bǔ)償電路中的部分元件電連接至所述OLED的正極,所述OLED的負(fù)極加載低電平,所述補(bǔ)償電路用于補(bǔ)償由于所述驅(qū)動(dòng)薄膜晶體管的閾值電壓的漂移而帶來的所述OLED的驅(qū)動(dòng)電流的變化,且所述補(bǔ)償電路還用于穩(wěn)定所述驅(qū)動(dòng)薄膜晶體管的柵極的電位;其中,所述第一端為源極,所述第二端為漏極;或者所述第一端為漏極,所述第二端為源極。
2.如權(quán)利要求1所述的OLED驅(qū)動(dòng)電路,其特征在于,所述補(bǔ)償電路包括:第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管及第四薄膜晶體管,所述第一薄膜晶體管、所述第二薄膜晶體管、所述第三薄膜晶體管及所述第四薄膜晶體管均包括柵極、第一端及第二端;
所述第一薄膜晶體管的柵極接收第(n-1)級(jí)掃描信號(hào)(SCAN[n-1]),所述第一薄膜晶體管的第一端電連接所述驅(qū)動(dòng)薄膜晶體管的柵極,所述第一薄膜晶體管的第二端接收低電平(Vint),其中,所述第n級(jí)掃描信號(hào)(SCAN[n])相較于所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])延遲T/M,其中,M為正整數(shù),T為掃描信號(hào)的周期;
所述第二薄膜晶體管的柵極接收使能信號(hào)(Em),所述第二薄膜晶體管的第一端電連接所述OLED的正極,所述第二薄膜晶體管的第二端電連接所述驅(qū)動(dòng)薄膜晶體管的第二端;
所述第三薄膜晶體管的柵極接收第n級(jí)掃描信號(hào)(SCAN[n]),所述第三薄膜晶體管的第一端電連接所述驅(qū)動(dòng)薄膜晶體管的第一端,所述第三薄膜晶體管的第二端電連接所述驅(qū)動(dòng)薄膜晶體管的柵極;
所述第四薄膜晶體管的柵極接收所述使能信號(hào)(Em),所述第四薄膜晶體管的第一端電連接所述驅(qū)動(dòng)薄膜晶體管的第一端,所述第四薄膜晶體管的第二端電連接所述電壓源;
在發(fā)光階段內(nèi):所述驅(qū)動(dòng)薄膜晶體管的柵極的電位為所述數(shù)據(jù)信號(hào)的電壓與所述驅(qū)動(dòng)薄膜晶體管的閾值電壓的絕對(duì)值之和,所述使能信號(hào)(Em)為第一電平,所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])及所述第n級(jí)掃描信號(hào)(SCAN[n])均為第二電平,所述第二薄膜晶體管及所述第四薄膜晶體管導(dǎo)通,所述第一薄膜晶體管、所述第三薄膜晶體管及所述開關(guān)薄膜晶體管均截止,所述電壓源至所述OLED負(fù)極的通路導(dǎo)通,所述驅(qū)動(dòng)薄膜晶體管的柵極電壓控制所述驅(qū)動(dòng)所述OLED的驅(qū)動(dòng)電流的大小。
3.如權(quán)利要求2所述的OLED驅(qū)動(dòng)電路,其特征在于,在驅(qū)動(dòng)薄膜晶體管柵極電壓重置階段內(nèi):所述使能信號(hào)(Em)為第二電平,所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])為第一電平,所述第n級(jí)掃描信號(hào)(SCAN[n])為第二電平,所述第一薄膜晶體管導(dǎo)通,所述第二薄膜晶體管、所述第三薄膜晶體管、所述第四薄膜晶體管及所述開關(guān)薄膜晶體管均截止;
在數(shù)據(jù)寫入與閾值電壓補(bǔ)償階段:所述使能信號(hào)(Em)為第二電平,所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])為第二電平,所述第n級(jí)掃描信號(hào)(SCAN[n])為第一電平,所述第三薄膜晶體管及所述開關(guān)薄膜晶體管導(dǎo)通,所述第一薄膜晶體管、所述第二薄膜晶體管及所述第四薄膜晶體管均截止,此時(shí),所述驅(qū)動(dòng)薄膜晶體管的柵極的電位為所述數(shù)據(jù)信號(hào)的電壓與所述驅(qū)動(dòng)薄膜晶體管的閾值電壓的絕對(duì)值之和,其中,所述驅(qū)動(dòng)薄膜晶體管柵極電壓重置階段,所述數(shù)據(jù)寫入與閾值電壓補(bǔ)償階段,及所述發(fā)光階段為三個(gè)依次連續(xù)的階段。
4.如權(quán)利要求3所述的OLED驅(qū)動(dòng)電路,其特征在于,所述補(bǔ)償電路還包括第五薄膜晶體管,所述第五薄膜晶體管包括柵極、第一端及第二端,所述第五薄膜晶體管的柵極接收所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1]),所述第五薄膜晶體管的第一端接收所述低電平(Vint),所述第五薄膜晶體管的第二端電連接至所述OLED的正極。
5.如權(quán)利要求4所述的OLED驅(qū)動(dòng)電路,其特征在于,所述第一薄膜晶體管、所述第二薄膜晶體管、所述第三薄膜晶體管、所述第四薄膜晶體管、所述第五薄膜晶體管、所述開關(guān)薄膜晶體管及所述驅(qū)動(dòng)薄膜晶體管均為PTFT,所述第一電平為低電平,所述第二電平為高電平;或者,
所述第一薄膜晶體管、所述第二薄膜晶體管、所述第三薄膜晶體管、所述第四薄膜晶體管、所述第五薄膜晶體管、所述開關(guān)薄膜晶體管及所述驅(qū)動(dòng)薄膜晶體管均為NTFT,所述第一電平為高電平,所述第二電平為低電平。
6.一種OLED顯示面板,其特征在于,所述OLED顯示面板包括OLED驅(qū)動(dòng)電路及OLED,所述OLED驅(qū)動(dòng)電路用于產(chǎn)生驅(qū)動(dòng)電流以驅(qū)動(dòng)OLED,所述OLED驅(qū)動(dòng)電路包括開關(guān)薄膜晶體管、驅(qū)動(dòng)薄膜晶體管、存儲(chǔ)電容以及補(bǔ)償電路,所述開關(guān)薄膜晶體管及所述驅(qū)動(dòng)薄膜晶體管均包括柵極、第一端及第二端,所述開關(guān)薄膜晶體管的第一端接收數(shù)據(jù)信號(hào),所述開關(guān)薄膜晶體管的柵極接收第n級(jí)掃描信號(hào)(SCAN[n]),所述開關(guān)薄膜晶體管的第二端電連接所述驅(qū)動(dòng)薄膜晶體管的第二端,所述驅(qū)動(dòng)薄膜晶體管的柵極通過所述存儲(chǔ)電容電連接至一電壓源,所述驅(qū)動(dòng)薄膜晶體管的第二端通過所述補(bǔ)償電路中的部分元件電連接至所述OLED的正極,所述OLED的負(fù)極加載低電平,所述補(bǔ)償電路用于補(bǔ)償由于所述驅(qū)動(dòng)薄膜晶體管的閾值電壓的漂移而帶來的所述OLED的驅(qū)動(dòng)電流的變化,且所述補(bǔ)償電路還用于穩(wěn)定所述驅(qū)動(dòng)薄膜晶體管的柵極的電位;其中,所述第一端為源極,所述第二端為漏極;或者所述第一端為漏極,所述第二端為源極。
7.如權(quán)利要求6所述的OLED顯示面板,其特征在于,所述補(bǔ)償電路包括:第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管及第四薄膜晶體管,所述第一薄膜晶體管、所述第二薄膜晶體管、所述第三薄膜晶體管及所述第四薄膜晶體管均包括柵極、第一端及第二端;
所述第一薄膜晶體管的柵極接收第(n-1)級(jí)掃描信號(hào)(SCAN[n-1]),所述第一薄膜晶體管的第一端電連接所述驅(qū)動(dòng)薄膜晶體管的柵極,所述第一薄膜晶體管的第二端接收低電平(Vint),其中,所述第n級(jí)掃描信號(hào)(SCAN[n])相較于所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])延遲T/M,其中,M為正整數(shù),T為掃描信號(hào)的周期;
所述第二薄膜晶體管的柵極接收使能信號(hào)(Em),所述第二薄膜晶體管的第一端電連接所述OLED的正極,所述第二薄膜晶體管的第二端電連接所述驅(qū)動(dòng)薄膜晶體管的第二端;
所述第三薄膜晶體管的柵極接收第n級(jí)掃描信號(hào)(SCAN[n]),所述第三薄膜晶體管的第一端電連接所述驅(qū)動(dòng)薄膜晶體管的第一端,所述第三薄膜晶體管的第二端電連接所述驅(qū)動(dòng)薄膜晶體管的柵極;
所述第四薄膜晶體管的柵極接收所述使能信號(hào)(Em),所述第四薄膜晶體管的第一端電連接所述驅(qū)動(dòng)薄膜晶體管的第一端,所述第四薄膜晶體管的第二端電連接所述電壓源;
在發(fā)光階段內(nèi):所述驅(qū)動(dòng)薄膜晶體管的柵極的電位為所述數(shù)據(jù)信號(hào)的電壓與所述驅(qū)動(dòng)薄膜晶體管的閾值電壓的絕對(duì)值之和,所述使能信號(hào)(Em)為第一電平,所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])及所述第n級(jí)掃描信號(hào)(SCAN[n])均為第二電平,所述第二薄膜晶體管及所述第四薄膜晶體管導(dǎo)通,所述第一薄膜晶體管、所述第三薄膜晶體管及所述開關(guān)薄膜晶體管均截止,所述電壓源至所述OLED負(fù)極的通路導(dǎo)通。
8.如權(quán)利要求7所述的OLED顯示面板,其特征在于,在驅(qū)動(dòng)薄膜晶體管柵極電壓重置階段內(nèi):所述使能信號(hào)(Em)為第二電平,所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])為第一電平,所述第n級(jí)掃描信號(hào)(SCAN[n])為第二電平,所述第一薄膜晶體管導(dǎo)通,所述第二薄膜晶體管、所述第三薄膜晶體管、所述第四薄膜晶體管及所述開關(guān)薄膜晶體管均截止;
在數(shù)據(jù)寫入與閾值電壓補(bǔ)償階段:所述使能信號(hào)(Em)為第二電平,所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1])為第二電平,所述第n級(jí)掃描信號(hào)(SCAN[n])為第一電平,所述第三薄膜晶體管及所述開關(guān)薄膜晶體管導(dǎo)通,所述第一薄膜晶體管、所述第二薄膜晶體管及所述第四薄膜晶體管均截止,此時(shí),所述驅(qū)動(dòng)薄膜晶體管的柵極的電位為所述數(shù)據(jù)信號(hào)的電壓與所述驅(qū)動(dòng)薄膜晶體管的閾值電壓的絕對(duì)值之和,其中,所述驅(qū)動(dòng)薄膜晶體管柵極電壓重置階段,所述數(shù)據(jù)寫入與閾值電壓補(bǔ)償階段,及所述發(fā)光階段為三個(gè)依次連續(xù)的階段。
9.如權(quán)利要求8所述的OLED顯示面板,其特征在于,所述補(bǔ)償電路還包括第五薄膜晶體管,所述第五薄膜晶體管包括柵極、第一端及第二端,所述第五薄膜晶體管的柵極接收所述第(n-1)級(jí)掃描信號(hào)(SCAN[n-1]),所述第五薄膜晶體管的第一端接收所述低電平(Vint),所述第五薄膜晶體管的第二端電連接至所述OLED的正極。
10.如權(quán)利要求9所述的OLED顯示面板,其特征在于,所述第一薄膜晶體管、所述第二薄膜晶體管、所述第三薄膜晶體管、所述第四薄膜晶體管、所述第五薄膜晶體管、所述開關(guān)薄膜晶體管及所述驅(qū)動(dòng)薄膜晶體管均為PTFT,所述第一電平為低電平,所述第二電平為高電平;
或者,
所述第一薄膜晶體管、所述第二薄膜晶體管、所述第三薄膜晶體管、所述第四薄膜晶體管、所述第五薄膜晶體管、所述開關(guān)薄膜晶體管及所述驅(qū)動(dòng)薄膜晶體管均為NTFT,所述第一電平為高電平,所述第二電平為低電平。