掃描電路與移位緩存器的制造方法
【專利摘要】掃描電路與移位緩存器,包括多個(gè)移位緩存器。此些移位緩存器中的至少一者包括輸入電路、輸出電路、去能電路、第一重置電路以及第二重置電路。輸入電路用以提供輸入電壓至第一節(jié)點(diǎn)。輸出電路用以根據(jù)第一頻率信號以及第一節(jié)點(diǎn)的電位提供輸出電壓至輸出端。去能電路用以根據(jù)第二頻率信號提供供應(yīng)電壓至輸出端。第一重置電路用以根據(jù)第二節(jié)點(diǎn)的重置電壓供應(yīng)電壓至第一節(jié)點(diǎn)。第二重置電路用以提供重置電壓至第二節(jié)點(diǎn)。
【專利說明】掃描電路與移位緩存器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明是有關(guān)于一種電子電路。特別是一種掃描電路與移位緩存器。
【背景技術(shù)】
[0002]隨著電子科技的快速進(jìn)展,顯示面板已被廣泛地應(yīng)用在人們的生活當(dāng)中,諸如行動電話或計(jì)算機(jī)等。
[0003]一般而言,顯示面板可包括掃描電路、數(shù)據(jù)電路與多個(gè)以矩陣排列的像素。掃描電路可包括多級彼此電性串聯(lián)連接的移位緩存器。掃描電路可通過其移位緩存器依序產(chǎn)生多個(gè)掃描信號,并提供此些掃描信號給像素?cái)?shù)組中的掃描線,逐列開啟像素。數(shù)據(jù)電路可同時(shí)產(chǎn)生多個(gè)數(shù)據(jù)信號,并提供此些數(shù)據(jù)信號給開啟的像素,以令開啟的像素更新其顯示狀態(tài)(例如灰階)。如此一來,影像即可在顯示面板上更新及顯示。
[0004]典型的掃描電路可提供其中的最后一級移位緩存器一筆重置信號,以令最后一級移位緩存器進(jìn)行重置。然而,此一重置信號的傳輸路徑通常較短,故容易產(chǎn)生靜電釋放現(xiàn)象,而造成顯示面板的損害。
[0005]是以,如何解決此一問題為本領(lǐng)域的重要研究方向。
【發(fā)明內(nèi)容】
[0006]本發(fā)明的一實(shí)施例為提供一種掃描電路。根據(jù)本發(fā)明一實(shí)施例,掃描電路包括多個(gè)移位緩存器。移位緩存器彼此電性串聯(lián)連接。移位緩存器中的至少一者包括輸入電路、輸出電路、去能電路、第一重置電路以及第二重置電路。輸入電路用以接收輸入端的輸入電壓,并提供輸入電壓至第一節(jié)點(diǎn)。輸出電路用以接收第一頻率信號,并用以根據(jù)第一頻率信號以及第一節(jié)點(diǎn)的電位,提供輸出電壓至輸出端。去能電路用以根據(jù)第二頻率信號,提供供應(yīng)電壓至輸出端。第一重置電路用以根據(jù)第二節(jié)點(diǎn)的重置電壓,提供供應(yīng)電壓至第一節(jié)點(diǎn)。第二重置電路用以根據(jù)輸出端的輸出電壓、第二頻率信號以及第一節(jié)點(diǎn)的電位,選擇性地提供重置電壓及供應(yīng)電壓至第二節(jié)點(diǎn)。
[0007]上述的掃描電路,其中該第一重置電路依據(jù)該第二頻率信號間歇性地提供該供應(yīng)電壓至該第一節(jié)點(diǎn)。
[0008]上述的掃描電路,其中該第一重置電路及該去能電路交替地提供該供應(yīng)電壓至該
第一節(jié)點(diǎn)。
[0009]上述的掃描電路,其中該第二重置電路包括:一第一晶體管,用以提供該輸出電壓至一第三節(jié)點(diǎn);以及一第二晶體管,用以根據(jù)該第三節(jié)點(diǎn)的電位以及該第二頻率信號,提供該重置電壓至該第二節(jié)點(diǎn)。
[0010]上述的掃描電路,,其中該第二重置電路更用以根據(jù)該第二頻率信號,將該第三節(jié)點(diǎn)的電位耦合至一操作電位,以使該第二晶體管根據(jù)該操作電位導(dǎo)通。
[0011]上述的掃描電路,其中該第二重置電路更包括:一第三晶體管,用以根據(jù)該第一節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第二節(jié)點(diǎn)。[0012]上述的掃描電路,其中該第二重置電路更包括:一第四晶體管,用以根據(jù)一第四節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第三節(jié)點(diǎn)。
[0013]上述的掃描電路,其中該去能電路包括:一第五晶體管,用以根據(jù)該第一節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第四節(jié)點(diǎn);一第六晶體管,用以根據(jù)該第四節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第一節(jié)點(diǎn);一第七晶體管,用以根據(jù)該第四節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該輸出端;一第八晶體管,用以根據(jù)該第二頻率信號,提供該供應(yīng)電壓至該輸出端;以及一電容,用以傳遞該第二頻率信號至該第四節(jié)點(diǎn)。
[0014]本發(fā)明的一實(shí)施例為提供一種移位緩存器。根據(jù)本發(fā)明一實(shí)施例,移位緩存器包括第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管、第九晶體管、第十晶體管、第十一晶體管以及電容。第一晶體管包括第一端、第二端以及控制端。第一晶體管的第一端以及第一晶體管的控制端電性連接輸入端,且第一晶體管的第二端電性連接第一節(jié)點(diǎn)。第二晶體管包括第一端、第二端以及控制端,其中第二晶體管的第一端用以接收第一頻率信號,第二晶體管的第二端電性連接輸出端,且第二晶體管的控制端電性連接第一節(jié)點(diǎn)。第三晶體管包括第一端、第二端以及控制端,其中第三晶體管的第一端電性連接第一節(jié)點(diǎn),第三晶體管的第二端用以接收供應(yīng)電壓,且第三晶體管的控制端電性連接第二節(jié)點(diǎn)。第四晶體管包括第一端、第二端以及控制端,其中第四晶體管的第一端以及第四晶體管的控制端電性連接輸出端,且第四晶體管的第二端電性連接第三節(jié)點(diǎn)。第五晶體管包括第一端、第二端以及控制端,其中第五晶體管的第一端用以接收第二頻率信號,第五晶體管的第二端電性連接第二節(jié)點(diǎn),且第五晶體管的控制端電性連接第三節(jié)點(diǎn)。第六晶體管包括第一端、第二端以及控制端,其中第六晶體管的第一端電性連接第三節(jié)點(diǎn),第六晶體管的第二端用以接收供應(yīng)電壓,且第六晶體管的控制端電性連接第四節(jié)點(diǎn)。第七晶體管包括第一端、第二端以及控制端,其中第七晶體管的第一端電性連接第二節(jié)點(diǎn),第七晶體管的第二端用以接收供應(yīng)電壓,且第七晶體管的控制端電性連接第一節(jié)點(diǎn)。第八晶體管,包括第一端、第二端以及控制端,其中第八晶體管的第一端電性連接第四節(jié)點(diǎn),第八晶體管的第二端用以接收供應(yīng)電壓,且第八晶體管的控制端電性連接第一節(jié)點(diǎn)。第九晶體管,包括第一端、第二端以及控制端,其中第九晶體管的第一端電性連接第一節(jié)點(diǎn),第九晶體管的第二端用以接收供應(yīng)電壓,且第九晶體管的控制端電性連接第四節(jié)點(diǎn)。第十晶體管,包括第一端、第二端以及控制端,其中第十晶體管的第一端電性連接輸出端,第十晶體管的第二端用以接收供應(yīng)電壓,且第十晶體管的控制端電性連接第四節(jié)點(diǎn)。第十一晶體管,包括第一端、第二端以及控制端,其中第十一晶體管的第一端電性連接輸出端,第十一晶體管的第二端用以接收供應(yīng)電壓,且第十一晶體管的控制端用以接收第二頻率信號。電容包括第一端以及第二端。電容的第一端用以接收第二頻率信號,且電容的第二端電性連接第四節(jié)點(diǎn)。
[0015]通過應(yīng)用上述一實(shí)施例,可實(shí)現(xiàn)一種具有自動重置功能的移位緩存器。通過應(yīng)用此一移位緩存器,掃描電路中最后一級移位緩存器即可在沒有接收外來重置信號的情況下自動重置。如此一來,掃描電路即無需提供額外的重置信號至其中的最后一級移位緩存器,而可避免造成靜電釋放現(xiàn)象。
【專利附圖】
【附圖說明】[0016]為讓本發(fā)明的上述和其它目的、特征、優(yōu)點(diǎn)與實(shí)施例能更明顯易懂,所附附圖的說明如下:
[0017]圖1為根據(jù)本發(fā)明一實(shí)施例所繪示的顯示面板的示意圖;
[0018]圖2為根據(jù)本發(fā)明一實(shí)施例所繪示的掃描電路的示意圖;
[0019]圖3A為根據(jù)本發(fā)明一實(shí)施例所繪示的移位緩存器的示意圖;
[0020]圖3B為根據(jù)本發(fā)明一實(shí)施例所繪示的移位緩存器的示意圖;
[0021]圖4為根據(jù)本發(fā)明一實(shí)施例所繪示的移位緩存器的示意圖;
[0022]圖5為根據(jù)本發(fā)明一實(shí)施例所繪示的移位緩存器的信號圖;以及
[0023]圖6為根據(jù)本發(fā)明另一實(shí)施例所繪示的掃描電路的示意圖。
[0024]其中,附圖標(biāo)記:
[0025]100:顯示面板A:節(jié)點(diǎn)
[0026]102:數(shù)據(jù)電路B:節(jié)點(diǎn)
[0027]104:像素?cái)?shù)組BT:節(jié)點(diǎn)
[0028]106:像素RST:節(jié)點(diǎn)
[0029]110:掃描電路G⑴-G(N):掃描信號
[0030]IlOa:掃描電路D(I)-D(M):數(shù)據(jù)信號
[0031]SRl-SRN:移位緩存器IN:輸入端
[0032]SRla-SRNa:移位緩存器 OUT:輸出端
[0033]112:輸入電路CK:頻率信號
[0034]114:輸出電路XCK:頻率信號
[0035]116:去能電路CKl:頻率信號
[0036]118:第一重置電路CK2:頻率信號
[0037]120:第二重置電路VSS:供應(yīng)電壓
[0038]Tl-Tll:晶體管D1-D6:期間
[0039]Cl:電容STP:信號
[0040]Cgs:電容
【具體實(shí)施方式】
[0041]以下將以附圖及詳細(xì)敘述清楚說明本揭示內(nèi)容的精神,任何本領(lǐng)域技術(shù)人員在了解本揭示內(nèi)容的較佳實(shí)施例后,當(dāng)可由本揭示內(nèi)容所教示的技術(shù),加以改變及修飾,其并不脫離本揭示內(nèi)容的精神與范圍。
[0042]關(guān)于本文中所使用的“第一”、“第二”、…等,并非特別指稱次序或順位的意思,亦非用以限定本發(fā)明,其僅為了區(qū)別以相同技術(shù)用語描述的組件或操作。
[0043]關(guān)于本文中所使用的“電性連接”,可指二或多個(gè)組件相互直接作實(shí)體或電性接觸,或是相互間接作實(shí)體或電性接觸,而“電性連接”還可指二或多個(gè)組件組件相互操作或動作。
[0044] 關(guān)于本文中所使用的用詞(terms),除有特別注明外,通常具有每個(gè)用詞使用在此領(lǐng)域中、在此揭露的內(nèi)容中與特殊內(nèi)容中的平常意義。某些用以描述本揭露的用詞將于下或在此說明書的別處討論,以提供本領(lǐng)域技術(shù)人員在有關(guān)本揭露的描述上額外的引導(dǎo)。[0045]圖1為根據(jù)本發(fā)明實(shí)施例所繪示的顯示面板100的示意圖。顯示面板100可包括掃描電路110、數(shù)據(jù)電路102,以及像素?cái)?shù)組104。像素?cái)?shù)組104可包括多個(gè)以矩陣排列的像素106。掃描電路110可依序產(chǎn)生并提供多個(gè)掃描信號G(I)、…、G(N)給像素?cái)?shù)組104中的像素106,以依序逐列開啟像素106,其中N為自然數(shù)。數(shù)據(jù)電路102可同時(shí)產(chǎn)生多個(gè)數(shù)據(jù)信號D(l)、…、D(M),并提供此些數(shù)據(jù)信號D (I)、…、D(M)給開啟的像素106,以令開啟的像素106更新其顯示狀態(tài)(例如色彩與灰階),其中M為自然數(shù)。如此一來,影像即可在顯示面板100上更新及顯示。
[0046]圖2為根據(jù)本發(fā)明實(shí)施例所繪示的掃描電路110的示意圖。在本實(shí)施例中,掃描電路110可包括多級彼此電性串聯(lián)連接的移位緩存器SR1、…、SRN,例如移位緩存器SRl電性連接移位緩存器SR2,移位緩存器SR2電性連接移位緩存器SR3,并以此類推。移位緩存器SR1、…、SRN分別用以根據(jù)起始信號以及頻率信號CK、XCK,產(chǎn)生輸出電壓(例如具有高電壓電位的掃描信號)作為掃描信號G(l)、…、G(N)。舉例而言,在本實(shí)施例中,移位緩存器SRl可接收信號STP作為起始信號,并根據(jù)信號STP以及頻率信號CK、XCK產(chǎn)生掃描信號G(I)。移位緩存器SRn可接收前一級移位緩存器(即移位緩存器SR(n-l))輸出的掃描信號G(n-l)做為起始信號,并根據(jù)掃描信號G (n-1)以及頻率信號CK、XCK產(chǎn)生掃描信號G (η)。
[0047]此外,在本實(shí)施例中,移位緩存器SR1、…、SR(N-1)分別接收下一級移位緩存器輸出的掃描信號做為重置信號,并根據(jù)重置信號進(jìn)行重置。舉例而言,移位緩存器SRl接收掃描信號G(2)作為重置信號,并據(jù)以進(jìn)行重置,移位緩存器SR(N-1)接收移位緩存器SRN產(chǎn)生的掃描信號G(N)作為重置信號,并據(jù)以進(jìn)行重置。
[0048]在本實(shí)施例中,移位緩存器SRN為最后一級移位緩存器,故其自動進(jìn)行重置,而無需接收下一級移位緩存器輸出的掃描信號。關(guān)于移位緩存器SR1、…、SRN的具體細(xì)節(jié)將在以下段落詳述。
[0049]在本實(shí)施例中,掃描電路110例如可提供頻率信號CKl至奇數(shù)級移位緩存器SRl、SR3、…,以作為奇數(shù)級移位緩存器SRl、SR3、…的頻率信號CK,并且提供頻率信號CK2至奇數(shù)級移位緩存器SRl、SR3、…,以作為奇數(shù)級移位緩存器SRl、SR3、…的頻率信號XCK。同時(shí),掃描電路110可提供頻率信號CKl至偶數(shù)級移位緩存器SR2、SR4、…,以作為偶數(shù)級移位緩存器SR2、SR4、...的頻率信號XCK,并且提供頻率信號CK2至偶數(shù)級移位緩存器SR2、SR4、…,以作為偶數(shù)級移位緩存器SR2、SR4、…的頻率信號CK。
[0050]在一實(shí)施例中,頻率信號CK1、CK2的周期彼此相同且相位彼此相反。
[0051]當(dāng)注意到,圖2中所示的移位緩存器SRn例如為一個(gè)奇數(shù)級移位緩存器,而移位緩存器SRN例如為一個(gè)偶數(shù)級移位緩存器,然而本發(fā)明并不以此示例性范例為限。
[0052]另外,亦當(dāng)注意到,上述頻率信號CKl亦可做為奇數(shù)級移位緩存器SR1、SR3、…的頻率信號XCK及偶數(shù)級移位緩存器SR2、SR4、…的頻率信號CK,且上述頻率信號CK2亦可做為奇數(shù)級移位緩存器SR1、SR3、…的頻率信號CK及偶數(shù)級移位緩存器SR2、SR4、…的頻率信號XCK。本發(fā)明不以上述實(shí)施例為限。
[0053]圖3A為根據(jù)本發(fā)明一實(shí) 施例所繪示的具有自動重置功能的移位緩存器SRN的示意圖。在本實(shí)施例中,移位緩存器SRN包括輸入電路112、輸出電路114、去能電路116、第一重置電路118以及第二重置電路120。
[0054]在本實(shí)施例中,輸入電路112電性連接于輸入端IN以及節(jié)點(diǎn)BT之間。輸出電路114電性連接于節(jié)點(diǎn)BT以及輸出端OUT之間。去能電路116電性連接于節(jié)點(diǎn)BT、輸出端OUT與供應(yīng)電壓VSS的電壓源之間。第一重置電路118電性連接于節(jié)點(diǎn)BT、節(jié)點(diǎn)RST與供應(yīng)電壓VSS的電壓源之間。第二重置電路120電性連接輸出端OUT、節(jié)點(diǎn)RST以及供應(yīng)電壓VSS的電壓源之間。
[0055]在本實(shí)施例中,輸入電路112用以接收來自輸入端IN的輸入電壓(即掃描信號G(N-1)),并提供此一輸入電壓至節(jié)點(diǎn)BT,以使節(jié)點(diǎn)BT充電至一特定的致能電位(例如是掃描信號G (N-1)的電壓電位)。輸出電路114用以接收頻率信號CK,并用以根據(jù)頻率信號CK以及節(jié)點(diǎn)BT的電位,提供輸出電壓至輸出端0UT,以輸出具有高電壓電位的掃描信號G(N)。去能電路116用以根據(jù)頻率信號XCK,提供供應(yīng)電壓VSS(例如具有低電壓電位)至輸出端OUT,以清除(停止輸出)掃描信號G(N)的電荷。第二重置電路120用以根據(jù)輸出端OUT的輸出電壓、頻率信號XCK、節(jié)點(diǎn)BT及節(jié)點(diǎn)B的電位,以選擇性地提供重置電壓及供應(yīng)電壓VSS至節(jié)點(diǎn)RST。第一重置電路118用以接收來自節(jié)點(diǎn)RST的重置電壓與供應(yīng)電壓VSS,并根據(jù)節(jié)點(diǎn)RST上的重置電壓提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以令節(jié)點(diǎn)BT放電至一特定的去能電位,而完成移位緩存器SRN的重置操作。
[0056]如此一來,即可完成具有自動重置功能的移位緩存器SRN。
[0057]另一方面,圖3B為根據(jù)本發(fā)明一實(shí)施例所繪示的移位緩存器SRn的示意圖。應(yīng)注意到,由于每一移位緩存器SR1、…、SR(N-1)皆與移位緩存器SRn具有相同或相似的結(jié)構(gòu)與操作,故此處僅以移位緩存器SRn作為例示。此外,在本實(shí)施例中,每一移位緩存器SRU…、SR(N-1)的結(jié)構(gòu)與操作大致與上述移位緩存器SRN相同或相似,差異僅在于所有移位緩存器SR1、…、SR(N-1)中皆不具有第二重置電路120,且每一移位緩存器SRl、…、SR(N-1)的節(jié)點(diǎn)RST是連接至次一級移位緩存器的輸出端OUT (亦即,節(jié)點(diǎn)RST上的重置電壓為前一級移位緩存器輸出的掃描信號),而非連接至第二重置電路120。是以,關(guān)于移位緩存器SR1、…、SR(N-1)的細(xì)節(jié)可參照移位緩存器SRN,在此不贅述。
[0058]圖4為根據(jù)本發(fā)明一實(shí)施例所繪不的移位緩存器SRN中輸入電路112、輸出電路114、去能電路116、第一重置電路118以及第二重置電路120具體電路圖,分述如下。
[0059]在本實(shí)施例中,輸入電路112包括晶體管T6。晶體管T6的第一端及控制端電性連接輸入端IN,且晶體管T6的第二端電性連接節(jié)點(diǎn)BT。如此一來,在輸入端IN接收輸入電壓(例如具有高電壓電位的掃描信號G(N-1))的期間中,晶體管T6即可導(dǎo)通并提供此一輸入電壓至節(jié)點(diǎn)BT,以使節(jié)點(diǎn)BT充電至一特定的致能電位(例如等于掃描信號G(N-1)的高電壓電位)。
[0060]在本實(shí)施例中,輸出電路114包括晶體管T7以及電容Cgs。晶體管T7的第一端用以接收頻率信號CK,晶體管T7的第二端電性連接輸出端0UT,且晶體管T7的控制端電性連接節(jié)點(diǎn)BT。電容Cgs的一端電性連接晶體管T7的控制端,另一端電性連接晶體管T7的第二端。在一實(shí)施例中,電容Cgs亦可為晶體管T7的寄生電容。如此一來,在節(jié)點(diǎn)BT具有致能電位(例如等于掃描信號G(N-1)的高電壓電位)的期間中,當(dāng)頻率信號CK由低電壓電位切換為高電壓電位時(shí),節(jié)點(diǎn)BT的電位可被耦合至一更高的操作電位,以令晶體管T7持續(xù)導(dǎo)通,以提供具有高電壓電位的頻率信號CK至輸出端0UT,做為輸出電壓(即掃描信號G(N))。
[0061]在本實(shí)施例中,去能電路116包括晶體管T8、T9、T10、Tll以及電容Cl。[0062]晶體管T8的第一端電性連接節(jié)點(diǎn)B,晶體管Τ8的第二端用以接收供應(yīng)電壓VSS,且晶體管Τ8的控制端電性連接節(jié)點(diǎn)ΒΤ。其中,晶體管Τ8用以根據(jù)節(jié)點(diǎn)BT的電位,提供供應(yīng)電壓VSS至節(jié)點(diǎn)B。
[0063]晶體管T9的第一端電性連接節(jié)點(diǎn)ΒΤ,晶體管T9的第二端用以接收供應(yīng)電壓VSS,且晶體管T9的控制端電性連接節(jié)點(diǎn)B。其中,晶體管T9用以根據(jù)節(jié)點(diǎn)B的電位,提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT。
[0064]晶體管TlO的第一端電性連接輸出端0UT,晶體管TlO的第二端用以接收供應(yīng)電壓VSS晶體管TlO的控制端電性連接節(jié)點(diǎn)B。其中,晶體管TlO用以根據(jù)節(jié)點(diǎn)B的電位,提供供應(yīng)電壓VSS至輸出端OUT。
[0065]晶體管Tll的第一端電性連接輸出端0UT,晶體管Tll的第二端用以接收供應(yīng)電壓VSS,晶體管Tll的控制端用以接收頻率信號XCK。其中,晶體管Tll用以根據(jù)頻率信號XCK,提供供應(yīng)電壓VSS至輸出端OUT。
[0066]電容Cl的一端用以接收頻率信號CK,另一端電性連接節(jié)點(diǎn)B。電容Cl用以傳遞頻率信號CK至節(jié)點(diǎn)B。
[0067]通過上述的設(shè)置,在節(jié)點(diǎn)BT具有致能電位(如具有掃描信號G(N-1)的高電壓電位)的期間中,晶體管T8導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)B。如此一來,可避免晶體管TlO提供供應(yīng)電壓VSS至輸出端OUT。
[0068]另外,在頻率信號XCK具有高電壓電位的情況下,晶體管Tll可導(dǎo)通,以提供供應(yīng)電壓VSS至輸出端0UT,以清除輸出端OUT上具有高電壓電位輸出電壓(即掃描信號G (N))。
[0069]再者,在節(jié)點(diǎn)BT放電至一特定的去能電位后,晶體管T8不再提供供應(yīng)電壓VSS至節(jié)點(diǎn)B,且節(jié)點(diǎn)B的電位隨頻率信號CK變化,以使得晶體管T9根據(jù)頻率信號CK提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位,并使得晶體管TlO根據(jù)頻率信號CK提供供應(yīng)電壓VSS至輸出端OUT以穩(wěn)定輸出端OUT的電位。
[0070]在本實(shí)施例中,第二重置電路120包括晶體管T2、T3、T4、T5。
[0071]晶體管Τ2的第一端以及控制端電性連接輸出端OUT,且晶體管Τ2的第二端電性連接節(jié)點(diǎn)A。其中,晶體管T2用以提供輸出電壓(即具有高電壓電位的掃描信號G(N))至節(jié)點(diǎn)A。
[0072]晶體管T3的第一端用以接收頻率信號XCK,晶體管T3的第二端電性連接節(jié)點(diǎn)RST,且晶體管T3的控制端電性連接節(jié)點(diǎn)A。其中,晶體管T3用以根據(jù)節(jié)點(diǎn)A的電位以及頻率信號XCK,提供重置電壓至節(jié)點(diǎn)RST。
[0073]晶體管T4的第一端電性連接節(jié)點(diǎn)A,晶體管T4的第二端用以接收供應(yīng)電壓VSS,且晶體管T4的控制端電性連接節(jié)點(diǎn)B。其中,晶體管T4用以根據(jù)節(jié)點(diǎn)B的電位,提供供應(yīng)電壓VSS至節(jié)點(diǎn)A。
[0074]晶體管T5的第一端電性連接節(jié)點(diǎn)RST,晶體管T5的第二端用以接收供應(yīng)電壓VSS,且晶體管T5的控制端電性連接節(jié)點(diǎn)BT。其中,晶體管T5用以根據(jù)節(jié)點(diǎn)BT的電位,提供供應(yīng)電壓VSS至節(jié)點(diǎn)RST。
[0075]通過上述的設(shè)置,在節(jié)點(diǎn)BT具有致能電位(如具有掃描信號G(N-1)的高電壓電位)的期間中,晶體管T5導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)RST。
[0076]此外,在輸出端OUT接收輸出電壓(即高電壓電位的掃描信號G(N))的期間中,晶體管T2導(dǎo)通,以提供輸出電壓至節(jié)點(diǎn)Α。而在節(jié)點(diǎn)A具有輸出電壓的期間中,當(dāng)頻率信號XCK由低電壓電位切換為高電壓電位時(shí),節(jié)點(diǎn)A的電位可被耦合至一更高的操作電位,以令晶體管Τ3持續(xù)導(dǎo)通,以提供具有高電壓電位的頻率信號XCK至節(jié)點(diǎn)RST,做為重置電壓。
[0077]再者,在節(jié)點(diǎn)B接收到高電壓電位的頻率信號CK的期間中,晶體管Τ4導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)Α,以清除節(jié)點(diǎn)A上的輸出電壓。
[0078]在本實(shí)施例中,第一重置電路包括晶體管Tl。晶體管Tl的第一端電性連接節(jié)點(diǎn)BT,晶體管Tl的第二端接收供應(yīng)電壓VSS,晶體管Tl的控制端電性連接節(jié)點(diǎn)RST。其中,晶體管Tl用以根據(jù)節(jié)點(diǎn)RST上的重置電壓提供供應(yīng)電壓VSS至節(jié)點(diǎn)ΒΤ。通過如此的設(shè)置,在節(jié)點(diǎn)RST接收到重置電壓(如具有高電壓電位的頻率信號XCK)的情況下,晶體管Tl導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)ΒΤ,以令節(jié)點(diǎn)BT放電至去能電位,而完成移位緩存器SRN的重置操作。
[0079]通過上述的設(shè)置,即可完成具有自動重置功能的移位緩存器SRN。
[0080]以下段落將更進(jìn)一步地搭配圖5,提供本發(fā)明操作上的具體細(xì)節(jié)。
[0081]同時(shí)參照圖4及圖5,在期間Dl中,輸入端IN接收輸入電壓(即具有高電壓電位的掃描信號G(N-1))。此時(shí),晶體管Τ6導(dǎo)通,并提供輸入電壓至節(jié)點(diǎn)ΒΤ,以令節(jié)點(diǎn)BT充電至一特定的致能電位(例如等于掃描信號G(N-1)的高電壓電位)。
[0082]此時(shí),晶體管Τ5根據(jù)節(jié)點(diǎn)BT的致能電位導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)RST,以令晶體管Tl截止。晶體管Τ7根據(jù)節(jié)點(diǎn)BT的致能電位導(dǎo)通,以提供低電壓電位的頻率信號CK至輸出端0UT,以使晶體管T2截止。晶體管T8根據(jù)節(jié)點(diǎn)BT的致能電位導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)B,以令晶體管T4、T9、T10截止。晶體管Τ3根據(jù)節(jié)點(diǎn)A的低電壓電位截止。晶體管Tll根據(jù)具有高電壓電位的頻率信號XCK導(dǎo)通。
[0083]在期間D2中,當(dāng)頻率信號CK由低電壓電位切換至高電壓電位時(shí),節(jié)點(diǎn)BT的電位可被耦合至一更高的操作電位,以令晶體管Τ7持續(xù)導(dǎo)通,以提供具有高電壓電位的頻率信號CK至輸出端OUT,做為輸出電壓(即掃描信號G(N))。
[0084]此時(shí),晶體管T2接收輸出端OUT的輸出電壓(即掃描信號G(N)的高電壓電位)而導(dǎo)通,以提供輸出電壓至節(jié)點(diǎn)A,以令晶體管T3導(dǎo)通,并令晶體管T3提供具有低電壓電位的頻率信號XCK至節(jié)點(diǎn)RST。晶體管T5根據(jù)節(jié)點(diǎn)BT的致能電位導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)RST,以令晶體管Tl截止。晶體管T6因輸入端IN未接收到輸入電壓(亦即接收低電壓電位)而截止。晶體管T8根據(jù)節(jié)點(diǎn)BT上的操作電位導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)B,以令晶體管T4、T9、T10截止。晶體管Tll根據(jù)具有低電壓電位的頻率信號XCK截止。
[0085]在期間D3中,頻率信號XCK由低電壓電位切換至高電壓電位,以令晶體管Tll導(dǎo)通,以提供供應(yīng)電壓VSS至輸出端0UT,而清除輸出端OUT上具有高電壓電位的輸出電壓(即掃描信號G (N))。
[0086]此時(shí),晶體管T2根據(jù)輸出端OUT的供應(yīng)電壓VSS截止。
[0087]此外,當(dāng)頻率信號XCK由低電壓電位切換至高電壓電位時(shí),節(jié)點(diǎn)A的電位可被耦合至一更高的操作電位,以令晶體管T3持續(xù)導(dǎo)通,以提供具有高電壓電位的頻率信號XCK至節(jié)點(diǎn)RST,做為重置電壓。晶體管Tl根據(jù)節(jié)點(diǎn)RST上的重置電壓導(dǎo)通,以提供供應(yīng)電壓至節(jié)點(diǎn)BT,以令晶體管T5、T7、T8截止。晶體管T4、T9、TlO根據(jù)B點(diǎn)上具有低電壓電位的頻率信號CK截止。晶體管T6因輸入端IN未接收到輸入電壓(即接收低電壓電位的信號)而截止。
[0088]在期間D4中,頻率信號XCK由高電壓電位切換至低電壓電位,以將節(jié)點(diǎn)RST的電位拉降至一去能電位(例如等于頻率信號XCK的低電壓電位),以令晶體管Tl截止。
[0089]此時(shí),晶體管T4根據(jù)B點(diǎn)上具有高電壓電位的頻率信號CK導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)A,以令晶體管T3截止。晶體管T9根據(jù)B點(diǎn)上具有高電壓電位的頻率信號CK導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位于供應(yīng)電壓VSS。晶體管TlO根據(jù)B點(diǎn)上具有高電壓電位的頻率信號CK導(dǎo)通,以提供供應(yīng)電壓VSS至輸出端0UT,以穩(wěn)定輸出端OUT的電位于供應(yīng)電壓VSS。晶體管T5、T7、T8根據(jù)節(jié)點(diǎn)BT上的供應(yīng)電壓VSS截止。晶體管T2根據(jù)輸出端OUT的供應(yīng)電壓VSS截止。晶體管Tll根據(jù)具有低電壓電位的頻率信號XCK截止。晶體管T6因輸入端IN未接收到輸入電壓(即接收低電壓電位的信號)而截止。
[0090]在期間D5中,頻率信號XCK由低電壓電位切換至高電壓電位,以耦合節(jié)點(diǎn)RST的電位至一較高的操作電位,以導(dǎo)通晶體管Tl,以令晶體管Tl提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位于供應(yīng)電壓VSS。
[0091]此時(shí),晶體管T5、T7、T8根據(jù)節(jié)點(diǎn)BT上的供應(yīng)電壓VSS截止。晶體管Τ4、T9、TlO根據(jù)B點(diǎn)上具有低電壓電位的頻率信號CK截止。晶體管Tll根據(jù)具有低電壓電位的頻率信號XCK導(dǎo)通,以提供供應(yīng)電壓VSS至輸出端0UT,以穩(wěn)定輸出端OUT的電位于供應(yīng)電壓VSS。晶體管T2根據(jù)輸出端OUT的供應(yīng)電壓VSS截止。晶體管T6因輸入端IN未接收到輸入電壓(即接收低電壓電位的信號)而截止。晶體管T3根據(jù)節(jié)點(diǎn)A上的供應(yīng)電壓VSS截止。
[0092]在期間D6中,晶體管T4根據(jù)B點(diǎn)上具有高電壓電位的頻率信號CK導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)A,以穩(wěn)定晶體管T3的電位于供應(yīng)電壓VSS。晶體管T9根據(jù)B點(diǎn)上具有高電壓電位的頻率信號CK導(dǎo)通,以提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位于供應(yīng)電壓VSS。晶體管TlO根據(jù)B點(diǎn)上具有高電壓電位的頻率信號CK導(dǎo)通,以提供供應(yīng)電壓VSS至輸出端0UT,以穩(wěn)定輸出端OUT的電位于供應(yīng)電壓VSS。晶體管T5、T7、T8根據(jù)節(jié)點(diǎn)BT上的供應(yīng)電壓VSS截止。晶體管T2根據(jù)輸出端OUT的供應(yīng)電壓VSS截止。晶體管Tll根據(jù)具有低電壓電位的頻率信號XCK截止。晶體管T6因輸入端IN未接收到輸入電壓(即接收低電壓電位的信號)而截止。
[0093]當(dāng)注意到,通過上述的設(shè)置,頻率信號XCK可間歇性地將節(jié)點(diǎn)RST的電位耦合至一較高的操作電位,以令第一重置電路中的晶體管Tl可根據(jù)頻率信號XCK以間歇性地提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位。例如,在期間D3、D5中,晶體管Tl間續(xù)地提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT。
[0094]此外,亦當(dāng)注意到,通過上述的設(shè)置,第一重置電路118中的晶體管Tl及去能電路116中的晶體管T9可分別根據(jù)頻率信號CK、XCK以交替地提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位。例如,在期間D3、D5中,晶體管Tl根據(jù)頻率信號XCK提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,且在期間D4、D6中,晶體管T9根據(jù)頻率信號CK提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT。
[0095]再者,第二重置電路120中的晶體管T4可根據(jù)頻率信號CK以間歇性地提供供應(yīng)電壓VSS至節(jié)點(diǎn)A,以穩(wěn)定節(jié)點(diǎn)A的電位(請參照期間D4、D6)。去能電路116中的晶體管T10, Tll可根據(jù)頻率信號CK、XCK以交替地提供供應(yīng)電壓VSS至輸出端0UT,以穩(wěn)定輸出端OUT的電位(請參照期間D3-D6)。[0096]通過應(yīng)用上述的一實(shí)施例,穩(wěn)定且具有自動重置功能的移位緩存器SRN即可實(shí)現(xiàn)。通過應(yīng)用移位緩存器SRN做為掃描電路110中最后一級移位緩存器,掃描電路110即無需提供額外的重置信號至其中的最后一級移位緩存器,而可避免產(chǎn)生靜電釋放現(xiàn)象。
[0097]圖6為根據(jù)本發(fā)明另一實(shí)施例所繪示的掃描電路IlOa的示意圖。掃描電路IlOa包括多級彼此電性串聯(lián)連接的移位緩存器SRla、…、SRNa,其中每一移位緩存器SRla、…、SRNa皆與圖3A或圖4中所示的移位緩存器SRN具有相同的結(jié)構(gòu)與操作。亦即,每一移位緩存器SRla、…、SRNa皆可在沒有接收外來重置信號的情況下自動重置。因此每一移位緩存器SRla、…、SRNa并不接收來自下一級移位緩存器的掃描信號G(I)、…、G (N)。
[0098]此外,由于本實(shí)施例的每一移位緩存器SRla、…、SRNa中的第一重置電路118及去能電路116皆分別根據(jù)頻率信號CK、XCK以交替地提供供應(yīng)電壓VSS至節(jié)點(diǎn)BT,以穩(wěn)定節(jié)點(diǎn)BT的電位(請參照圖5中期間D3-D6)。是以,相較于圖2中所示的掃描電路110,本實(shí)施例的掃描電路IlOa更加穩(wěn)定。
[0099]應(yīng)注意到,在不同實(shí)施例中,具有自動重置功能的移位緩存器可依實(shí)際需要,設(shè)置于掃描電路的任一個(gè)或多個(gè)位置,不以上述實(shí)施例為限。
[0100] 雖然本發(fā)明已以實(shí)施例揭露如上,然其并非用以限定本發(fā)明,任何本領(lǐng)域技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作各種的更動與潤飾,因此本發(fā)明的保護(hù)范圍以權(quán)利要求書為準(zhǔn)。
【權(quán)利要求】
1.一種掃描電路,其特征在于,包括多個(gè)移位緩存器,該些移位緩存器彼此電性串聯(lián)連接,該些移位緩存器中的至少一者包括: 一輸入電路,用以接收一輸入端的一輸入電壓,并提供該輸入電壓至一第一節(jié)點(diǎn);一輸出電路,用以接收一第一頻率信號,并用以根據(jù)該第一頻率信號以及該第一節(jié)點(diǎn)的電位,提供一輸出電壓至一輸出端; 一去能電路,用以根據(jù)一第二頻率信號,提供一供應(yīng)電壓至該輸出端; 一第一重置電路,用以根據(jù)一第二節(jié)點(diǎn)的一重置電壓,提供該供應(yīng)電壓至該第一節(jié)點(diǎn);以及 一第二重置電路,用以根據(jù)該輸出端的該輸出電壓、該第二頻率信號以及該第一節(jié)點(diǎn)的電位,選擇性地提供該重置電壓及該供應(yīng)電壓至該第二節(jié)點(diǎn)。
2.如權(quán)利要求1所述的掃描電路,其特征在于,其中該第一重置電路依據(jù)該第二頻率信號間歇性地提供該供應(yīng)電壓至該第一節(jié)點(diǎn)。
3.如權(quán)利要求1所述的掃描電路,其特征在于,其中該第一重置電路及該去能電路交替地提供該供應(yīng)電壓至該第一節(jié)點(diǎn)。
4.如權(quán)利要求1所述的掃描電路,其特征在于,其中該第二重置電路包括: 一第一晶體管,用以 提供該輸出電壓至一第三節(jié)點(diǎn);以及 一第二晶體管,用以根據(jù)該第三節(jié)點(diǎn)的電位以及該第二頻率信號,提供該重置電壓至該第二節(jié)點(diǎn)。
5.如權(quán)利要求4所述的掃描電路,其特征在于,其中該第二重置電路還用以根據(jù)該第二頻率信號,將該第三節(jié)點(diǎn)的電位耦合至一操作電位,以使該第二晶體管根據(jù)該操作電位導(dǎo)通。
6.如權(quán)利要求4所述的掃描電路,其特征在于,其中該第二重置電路還包括: 一第三晶體管,用以根據(jù)該第一節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第二節(jié)點(diǎn)。
7.如權(quán)利要求4所述的掃描電路,其特征在于,其中該第二重置電路還包括: 一第四晶體管,用以根據(jù)一第四節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第三節(jié)點(diǎn)。
8.如權(quán)利要求7所述的掃描電路,其特征在于,其中該去能電路包括: 一第五晶體管,用以根據(jù)該第一節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第四節(jié)點(diǎn); 一第六晶體管,用以根據(jù)該第四節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該第一節(jié)點(diǎn); 一第七晶體管,用以根據(jù)該第四節(jié)點(diǎn)的電位,提供該供應(yīng)電壓至該輸出端; 一第八晶體管,用以根據(jù)該第二頻率信號,提供該供應(yīng)電壓至該輸出端;以及 一電容,用以傳遞該第二頻率信號至該第四節(jié)點(diǎn)。
9.一種移位緩存器,其特征在于,包括: 一第一晶體管,包括一第一端、一第二端以及一控制端,其中該第一晶體管的該第一端以及第一晶體管的該控制端電性連接一輸入端,且該第一晶體管的該第二端電性連接一第一節(jié)點(diǎn); 一第二晶體管,包括一第一端、一第二端以及一控制端,其中該第二晶體管的該第一端用以接收一第一頻率信號,該第二晶體管的該第二端電性連接一輸出端,且該第二晶體管的該控制端電性連接該第一節(jié)點(diǎn); 一第三晶體管,包括一第一端、一第二端以及一控制端,其中該第三晶體管的該第一端電性連接該第一節(jié)點(diǎn),該第三晶體管的該第二端用以接收一供應(yīng)電壓,且該第三晶體管的該控制端電性連接一第二節(jié)點(diǎn); 一第四晶體管,包括一第一端、一第二端以及一控制端,其中該第四晶體管的該第一端以及該第四晶體管的該控制端電性連接該輸出端,且該第四晶體管的該第二端電性連接一第三節(jié)點(diǎn); 一第五晶體管,包括一第一端、一第二端以及一控制端,其中該第五晶體管的該第一端用以接收一第二頻率信號,該第五晶體管的該第二端電性連接該第二節(jié)點(diǎn),且該第五晶體管的該控制端電性連接該第三節(jié)點(diǎn); 一第六晶體管,包括一第一端、一第二端以及一控制端,其中該第六晶體管的該第一端電性連接該第三節(jié)點(diǎn),該第六晶體管的該第二端用以接收該供應(yīng)電壓,且該第六晶體管的該控制端電性連接一第四節(jié)點(diǎn); 一第七晶體管,包括一第一端、一第二端以及一控制端,其中該第七晶體管的該第一端電性連接該第二節(jié)點(diǎn),該第七晶體管的該第二端用以接收該供應(yīng)電壓,且該第七晶體管的該控制端電性連接該第一節(jié)點(diǎn); 一第八晶體管,包括一第一端、一第二端以及一控制端,其中該第八晶體管的該第一端電性連接該第四節(jié)點(diǎn),該第八晶體管的該第二端用以接收該供應(yīng)電壓,且該第八晶體管的該控制端電性連接該第一節(jié)點(diǎn); 一第九晶體管,包括一第一端、一第二端以及一控制端,其中該第九晶體管的該第一端電性連接該第一節(jié)點(diǎn),該第九晶體管的該第二端用以接收該供應(yīng)電壓,且該第九晶體管的該控制端電性連接該第四節(jié)點(diǎn); 一第十晶體管,包括一第一端、一第二端以及一控制端,其中該第十晶體管的該第一端電性連接該輸出端,該第十晶體管的該第二端用以接收該供應(yīng)電壓,且該第十晶體管的該控制端電性連接該第四節(jié)點(diǎn);及 一第十一晶體管,包括一第一端、一第二端以及一控制端,其中該第十一晶體管的該第一端電性連接該輸出端,該第十一晶體管的該第二端用以接收該供應(yīng)電壓,且該第十一晶體管的該控制端用以接收該第二頻率信號;以及 一 電容,包括一第一端以及一第二端,其中該電容的該第一端用以接收該第二頻率信號,且該電容的該第二端電性連接該第四節(jié)點(diǎn)。
【文檔編號】G09G3/20GK104021752SQ201410301318
【公開日】2014年9月3日 申請日期:2014年6月27日 優(yōu)先權(quán)日:2014年5月6日
【發(fā)明者】簡靈櫻, 洪義軒, 范大偉 申請人:友達(dá)光電股份有限公司