一種交流驅(qū)動的像素電路、驅(qū)動方法及顯示裝置制造方法
【專利摘要】本發(fā)明的實施例提供一種交流驅(qū)動的像素電路、驅(qū)動方法及顯示裝置,涉及顯示器制造領(lǐng)域,能夠在有效避免有機發(fā)光二極管的快速老化的同時,消除線路內(nèi)阻對發(fā)光電流的影響和驅(qū)動晶體管閾值電壓對面板顯示不均勻性的影響。該像素電路包括:第一電容、第二電容,電壓輸入單元、數(shù)據(jù)信號輸入單元、第一發(fā)光單元、第二發(fā)光單元和發(fā)光控制單元。本發(fā)明的實施例用于顯示器制造。
【專利說明】—種交流驅(qū)動的像素電路、驅(qū)動方法及顯示裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示器制造領(lǐng)域,尤其涉及一種交流驅(qū)動的像素電路、驅(qū)動方法及顯示裝置。
【背景技術(shù)】
[0002]AMOLED (Active Matrix Organic Light Emitting Diode,有源矩陣有機發(fā)光二極管面板)能夠發(fā)光是由驅(qū)動TFT (Thin Film Transistor,薄膜場效應(yīng)晶體管),在飽和狀態(tài)時產(chǎn)生的電流所驅(qū)動,因為輸入相同的灰階電壓時,不同的臨界電壓會產(chǎn)生不同的驅(qū)動電流,造成電流的不一致性。LTPS (Low Temperature Poly-silicon,低溫多晶娃)制程上Vth (晶體管閾值電壓)的均勻性非常差,同時Vth也有漂移,如此傳統(tǒng)的2T1C電路亮度均勻性一直很差。影響亮度均勻性的另一個原因在于,由于線路存在內(nèi)阻,而OLED是電流驅(qū)動的發(fā)光器件,一旦有電流通過,線路內(nèi)阻上必然產(chǎn)生壓降,因此會直接導(dǎo)致不同位置的電源電壓達不到要求的電壓。
[0003]此外,OLED有機發(fā)光二極管的老化問題,這是所有OLED發(fā)光顯示都必須面對的共性問題,由于現(xiàn)有技術(shù)大多使用直流驅(qū)動,空穴和電子的傳輸方向是固定不變的,它們分別從正負極注入到發(fā)光層,在發(fā)光層中形成激子,輻射發(fā)光。其中未參與復(fù)合的多余空穴(或電子),或者積累在空穴傳輸層/發(fā)光層(或發(fā)光層/電子傳輸層)界面,或者越過勢壘流入電極。隨著使用時間的延長,而隨著OLED使用時間的延長,在發(fā)光層的內(nèi)部界面積累的很多未復(fù)合的載流子使得OLED內(nèi)部形成內(nèi)建電場,導(dǎo)致發(fā)光二極管的閾值電壓不斷升高,其發(fā)光亮度也會不斷降低,能量利用效率也逐步降低?,F(xiàn)有技術(shù)提出了一種OLED交流驅(qū)動電路,該電路雖然實現(xiàn)了 OLED的交流驅(qū)動解決了 OLED有機發(fā)光二極管的老化問題,然而無法改善內(nèi)阻和驅(qū)動晶體管閾值對面板顯示不均勻性的影響。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的實施例提供一種交流驅(qū)動的像素電路、驅(qū)動方法及顯示裝置,能夠在有效避免有機發(fā)光二極管的快速老化的同時,降低線路內(nèi)阻和驅(qū)動晶體管閾值電壓對面板顯示不均勻性的影響。
[0005]為達到上述目的,本發(fā)明的實施例采用如下技術(shù)方案:
[0006]—方面,提供一種交流驅(qū)動的像素電路,包括:第一電容、第二電容,電壓輸入單元、數(shù)據(jù)信號輸入單元、第一發(fā)光單元、第二發(fā)光單元和發(fā)光控制單元;
[0007]所述第一發(fā)光單元用于在所述驅(qū)動控制端、第一發(fā)光控制端、第一電壓輸入端、第二電壓輸入端的控制下發(fā)光;
[0008]所述第二發(fā)光單元用于在所述驅(qū)動控制端、第二發(fā)光控制端、第一電壓輸入端、第二電壓輸入端的控制下發(fā)光;其中所述第一發(fā)光單元在預(yù)設(shè)的第一時間周期內(nèi)發(fā)光和所述第二發(fā)光單元在預(yù)設(shè)的第二時間周期內(nèi)發(fā)光;
[0009]其中所述第一電壓輸入端用于向所述第一發(fā)光單元和所述第二發(fā)光單元提供第一電壓端的第一輸入電壓;
[0010]所述電壓輸入單元用于在所述第一掃描端的控制下向所述第一發(fā)光單元和第二發(fā)光單元提供第二電壓端的第二輸入電壓;
[0011]所述數(shù)據(jù)信號輸入單元用于在所述第二掃描端的控制下向所述第二電容輸入數(shù)據(jù)線的數(shù)據(jù)線信號;
[0012]所述發(fā)光控制單元用于在所述第三掃描端的控制下通過驅(qū)動控制端、第一發(fā)光控制端、第二發(fā)光控制端控制所述第一發(fā)光單元或第二發(fā)光單元發(fā)光;
[0013]所述第一電容的第一極連接所述第一電壓端,所述第一電容的第二極連接所述驅(qū)動控制端;
[0014]所述第二電容的第一極連接所述數(shù)據(jù)信號輸入單元,所述第二電容的第二極連接所述驅(qū)動控制端。
[0015]可選的,所述發(fā)光控制單元包括第一開關(guān)晶體管,所述第一開關(guān)晶體管的柵極連接所述第三掃描端,所述第一開關(guān)晶體管的源極連接所述驅(qū)動控制端,所述第一開關(guān)晶體管的漏極連接所述第一發(fā)光控制端和所述第二發(fā)光控制端。
[0016]可選的,所述電壓輸入單元包括第二開關(guān)晶體管,所述第二開關(guān)晶體管的柵極連接所述第一掃描端,所述第二開關(guān)晶體管的源極連接所述第二電壓端,所述第二開關(guān)晶體管的漏極連接所述第二電壓輸入端。
[0017]可選的,所述數(shù)據(jù)信號輸入單元包括第三開關(guān)晶體管,所述第三開關(guān)晶體管的柵極連接所述第二掃描端,所述第三開關(guān)晶體管的源極連接所述數(shù)據(jù)線,所述第三開關(guān)晶體管的漏極連接所述第二電容的第一極。
[0018]可選的,所述發(fā)光控制單元包括第一開關(guān)晶體管和第四開關(guān)晶體管,所述第一開關(guān)晶體管的柵極連接所述第二掃描端,所述第一開關(guān)晶體管的源極連接所述驅(qū)動控制端,所述第一開關(guān)晶體管的漏極連接所述第一發(fā)光控制端;
[0019]所述第四開關(guān)晶體管的柵極連接所述第二掃描端,所述第四開關(guān)晶體管的源極連接所述驅(qū)動控制端,所述第四開關(guān)晶體管的漏極連接所述第二發(fā)光控制端。
[0020]可選的,所述第一發(fā)光單元包括:第一驅(qū)動晶體管和第一發(fā)光二極管;
[0021]所述第一驅(qū)動晶體管的柵極連接所述驅(qū)動控制端,所述第一驅(qū)動晶體管的源極連接所述第一電壓輸入端,所述第一驅(qū)動晶體管的漏極連接所述第一發(fā)光控制端;
[0022]所述第一發(fā)光二極管的第一極連接所述第一發(fā)光控制端,所述第一發(fā)光二極管的第二極連接所述第二電壓輸入端;
[0023]所述第二發(fā)光單元包括:第二驅(qū)動晶體管和第二發(fā)光二極管;
[0024]所述第二驅(qū)動晶體管的柵極連接所述驅(qū)動控制端,所述第二驅(qū)動晶體管的源極連接所述第一電壓輸入端,所述第二驅(qū)動晶體管的漏極連接所述第二發(fā)光控制端;
[0025]所述第二發(fā)光二極管的第二極連接所述第二發(fā)光控制端,所述第二發(fā)光二極管的第一極連接所述第二電壓輸入端;
[0026]所述第一驅(qū)動晶體管和第二驅(qū)動晶體管的類型不同。
[0027]可選的,所述第一發(fā)光單元在所述第一電壓端和第二電壓端提供的預(yù)設(shè)的高電平周期發(fā)光或預(yù)設(shè)的低電平周期發(fā)光,所述第二發(fā)光單元在所述第一電壓端和第二電壓端提供的預(yù)設(shè)的低電平周期發(fā)光或預(yù)設(shè)的高電平周期發(fā)光。[0028]一方面,提供一種顯示裝置,包括上述任一項所述的像素電路。
[0029]—方面,提供一種像素電路的驅(qū)動方法,包括:
[0030]在第一階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,重置驅(qū)動控制端電壓;
[0031]在第二階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,第一電壓端為第一電容充電,數(shù)據(jù)線為第二電容充電;
[0032]在第三階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元關(guān)閉,數(shù)據(jù)線上的電壓跳變通過第二電容耦合作用使得驅(qū)動控制端電壓跳變;
[0033]在第四階段,第一掃描端控制電壓輸入單兀開啟,第二掃描端控制數(shù)據(jù)信號輸入單元關(guān)閉,第三掃描端控制發(fā)光控制單元關(guān)閉,驅(qū)動控制端、第一發(fā)光控制端、第一電壓輸入端、第二電壓輸入端驅(qū)動第一發(fā)光單兀發(fā)光;
[0034]在第五階段,第一掃描端控制電壓輸入單兀開啟,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,重置驅(qū)動控制端電壓;
[0035]在第六階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,第一電壓端為第一電容充電,數(shù)據(jù)線為第二電容充電;
[0036]在第七階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元關(guān)閉,數(shù)據(jù)線上的電壓跳變通過第二電容耦合作用使得驅(qū)動控制端電壓跳變;
[0037]在第八階段,第一掃描端控制電壓輸入單兀開啟,第二掃描端控制數(shù)據(jù)信號輸入單元關(guān)閉,第三掃描端控制發(fā)光控制單元關(guān)閉,驅(qū)動控制端、第二發(fā)光控制端、第一電壓輸入端、第二電壓輸入端驅(qū)動第一發(fā)光單兀發(fā)光。
[0038]可選的,在第一階段,第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通,第二驅(qū)動晶體管截止;
[0039]在第二階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通,第二開關(guān)晶體管及第二驅(qū)動晶體管截止;
[0040]在第三階段,第一開關(guān)晶體管、第二開關(guān)晶體管截止,第三開關(guān)晶體管導(dǎo)通,第一驅(qū)動晶體管和第二驅(qū)動晶體管斷路;
[0041]在第四階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管截止,第二開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通;
[0042]在第五階段,第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通,第一驅(qū)動晶體管截止;;
[0043]在第六階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通,第二開關(guān)晶體管及第一驅(qū)動晶體管截止;
[0044]在第七階段,第一開關(guān)晶體管、第二開關(guān)晶體管截止,第三開關(guān)晶體管導(dǎo)通,第一驅(qū)動晶體管和第二驅(qū)動晶體管斷路;
[0045]在第八階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管截止,第二開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通。[0046]可選的,所述方法還包括:[0047]在第一階段,第四開關(guān)晶體管導(dǎo)通;[0048]在第二階段,第四開關(guān)晶體管導(dǎo)通;[0049]在第三階段,第四開關(guān)晶體管截止;[0050]在第四階段,第四開關(guān)晶體管截止;[0051]在第五階段,第四開關(guān)晶體管導(dǎo)通;[0052]在第六階段,第四開關(guān)晶體管導(dǎo)通;[0053]在第七階段,第四開關(guān)晶體管截止;[0054]在第八階段,第四開關(guān)晶體管截止。[0055]本發(fā)明的實施例提供的交流驅(qū)動的像素電路、驅(qū)動方法及顯示裝置,在像素電路
中設(shè)置補償電容以及兩個分別工作在交流電的正負半周的發(fā)光單元,能夠在有效避免有機發(fā)光二極管的快速老化的同時,降低線路內(nèi)阻和驅(qū)動晶體管閾值電壓對面板顯示不均勻性的影響。
【專利附圖】
【附圖說明】
[0056]為了更清楚地說明本發(fā)明的實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例。
[0057]圖1為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路的結(jié)構(gòu)示意圖;[0058]圖2為本發(fā)明的另一實施例提供的一種交流驅(qū)動的像素電路的結(jié)構(gòu)示意圖;[0059]圖3為本發(fā)明的又一實施例提供的一種交流驅(qū)動的像素電路的結(jié)構(gòu)示意圖;[0060]圖4為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路的輸入信號時序狀態(tài)示意圖;[0061]圖5為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路工作第一階段等效電路圖;[0062]圖6為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路工作第二階段等效電路圖;[0063]圖7為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路工作第三階段等效電路圖;
[0064]圖8 (a)為本發(fā)明的圖2對應(yīng)的實施例提供的一種交流驅(qū)動的像素電路工作第四階段等效電路圖;
[0065]圖8 (b)為本發(fā)明的圖3對應(yīng)的實施例提供的一種交流驅(qū)動的像素電路工作第四階段等效電路圖;
[0066]圖9為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路工作第五階段等效電路圖;
[0067]圖10為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路工作第六階段等效電路圖;
[0068]圖11為本發(fā)明的實施例提供的一種交流驅(qū)動的像素電路工作第七階段等效電路圖;
[0069]圖12 (a)為本發(fā)明的圖2對應(yīng)的實施例提供的一種交流驅(qū)動的像素電路工作第八階段等效電路圖;
[0070]圖12 (b)為本發(fā)明的圖3對應(yīng)的實施例提供的一種交流驅(qū)動的像素電路工作第八階段等效電路圖。
【具體實施方式】
[0071]下面將結(jié)合本發(fā)明的實施例中的附圖,對本發(fā)明的實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。
[0072]本發(fā)明所有實施例中采用的開關(guān)晶體管和驅(qū)動晶體管均可以為薄膜晶體管或場效應(yīng)管或其他特性相同的器件,此外本發(fā)明實施例所采用的晶體管包括P型晶體管和N型晶體管兩種,其中,P型晶體管在柵極為低電平時導(dǎo)通,在柵極為高電平時截止,N型晶體管為在柵極為高電平時導(dǎo)通,在柵極為低電平時截止。
[0073]參照圖1所示,一種交流驅(qū)動的像素電路,包括:第一電容Cl、第二電容C2,電壓輸入單兀11、數(shù)據(jù)信號輸入單兀12、第一發(fā)光單兀13、第二發(fā)光單兀14和發(fā)光控制單兀15 ;
[0074]第一發(fā)光單兀13連接第一電壓輸入端a、第二電壓輸入端b、驅(qū)動控制端g和第一發(fā)光控制端kl,用于在驅(qū)動控制端g、第一發(fā)光控制端kl、第一電壓輸入端a、第二電壓輸入端b的控制下發(fā)光;
[0075]第二發(fā)光單元14連接第一電壓輸入端a、第二電壓輸入端b、驅(qū)動控制端g和第二發(fā)光控制端k2,用于在驅(qū)動控制端g、第二發(fā)光控制端k2、第一電壓輸入端a、第二電壓輸入端b的控制下發(fā)光;其中所述第一發(fā)光單元13在預(yù)設(shè)的第一時間周期內(nèi)發(fā)光和所述第二發(fā)光單元14在預(yù)設(shè)的第二時間周期內(nèi)發(fā)光;
[0076]其中所述第一電壓輸入端用于向所述第一發(fā)光單元13和所述第二發(fā)光單元14提供第一電壓端POWERl (η)的第一輸入電壓;
[0077]電壓輸入單元11連接第二電壓端P0WER2 (η)、第二電壓輸入端b和第一掃描端EM (n);用于在第一掃描端EM (η)的控制下向第一發(fā)光單兀13和第二發(fā)光單兀14提供第二電壓端P0WER2 (η)的第二輸入電壓;
[0078]數(shù)據(jù)信號輸入單元12連接數(shù)據(jù)線DATA、第二掃描端G (η)通過第二電容C2串接至所述驅(qū)動控制端g,用于在第二掃描端G (η)的控制下向向所述第二電容C2輸入數(shù)據(jù)線DATA的數(shù)據(jù)線信號;
[0079]發(fā)光控制單元15連接驅(qū)動控制端g、第一發(fā)光控制端kl、第二發(fā)光控制端k2和第三掃描端CRT (η),用于在第三掃描端CRT (η)的控制下通過驅(qū)動控制端g、第一發(fā)光控制端kl、第二發(fā)光控制端k2控制第一發(fā)光單元13或第二發(fā)光單元14發(fā)光;
[0080]第一電容Cl的第一極連接第一電壓端POWERl (n),第一電容Cl的第二極連接驅(qū)動控制端g ;
[0081]所述第二電容C2的第一極連接所述數(shù)據(jù)信號輸入單元12,所述第二電容C2的第二極連接所述驅(qū)動控制端g。
[0082]其中,第一時間周期和第二時間周期可以為相鄰的兩個數(shù)據(jù)幀,但不以此為限定;第一時間周期和第二時間周期可以根據(jù)需要進行設(shè)定。通常,“一個數(shù)據(jù)幀(簡稱為一幀)”即為“一個顯示周期”的時間,約在數(shù)毫秒至數(shù)十毫秒。
[0083]本發(fā)明的實施例提供的交流驅(qū)動的像素電路,在每個像素電路中設(shè)置補償電容以及兩個分別工作在不同的時間周期內(nèi)的發(fā)光單元以實現(xiàn)像素電路的交流驅(qū)動,能夠在有效避免有機發(fā)光二極管的快速老化的同時,消除線路內(nèi)阻對發(fā)光電流的影響和驅(qū)動晶體管閾值電壓對面板顯示不均勻性的影響。
[0084]本發(fā)明的實施例提供一種交流驅(qū)動的像素電路,包括:第一電容Cl、第二電容C2、電壓輸入單兀11、數(shù)據(jù)信號輸入單兀12、第一發(fā)光單兀13、第二發(fā)光單兀14和發(fā)光控制單元15 ;
[0085]發(fā)光控制單元15包括第一開關(guān)晶體管Tl,所述第一開關(guān)晶體管Tl的柵極連接所述第三掃描端CRT (n),所述第一開關(guān)晶體管Tl的源極連接所述驅(qū)動控制端g,所述第一開關(guān)晶體管Tl的漏極連接所述第一發(fā)光控制端kl和所述第二發(fā)光控制端k2。
[0086]第一電壓輸入端POWERl (η)連接第一電壓端a ;
[0087]電壓輸入單元11包括第二開關(guān)晶體管T2,所述第二開關(guān)晶體管T2的柵極連接所述第一掃描端EM (n),所述第二開關(guān)晶體管T2的源極連接所述第二電壓端P0WER2 (n),所述第二開關(guān)晶體管T2的漏極連接所述第二電壓輸入端b。
[0088]數(shù)據(jù)信號輸入單元12包括第三開關(guān)晶體管T3,所述第三開關(guān)晶體管T3的柵極連接所述第二掃描端G (n),所述第三開關(guān)晶體管T3的源極連接所述數(shù)據(jù)線DATA,所述第三開關(guān)晶體管T3的漏極連接所述第二電容C2的第一極。
[0089]所述第一發(fā)光單兀13包括:第一驅(qū)動晶體管DTFTl和第一發(fā)光二極管OLEDl ;
[0090]所述第一驅(qū)動晶體管DTFTl的柵極連接所述驅(qū)動控制端g,所述第一驅(qū)動晶體管DTFTl的源極連接所述第一電壓輸入端a,所述第一驅(qū)動晶體管DTFTl的漏極連接所述第一發(fā)光控制端kl ;
[0091]所述第一發(fā)光二極管OLEDl的第一極連接所述第一發(fā)光控制端kl,所述第一發(fā)光二極管OLEDl的第二極連接所述第二電壓輸入端b ;
[0092]所述第二發(fā)光單元14包括:第二驅(qū)動晶體管DTFT2和第二發(fā)光二極管0LED2 ;
[0093]所述第二驅(qū)動晶體管DTFT2的柵極連接所述驅(qū)動控制端g,所述第二驅(qū)動晶體管DTFT2的源極連接所述第一電壓輸入端a,所述第二驅(qū)動晶體管DTFT2的漏極連接所述第二發(fā)光控制端k2 ;
[0094]所述第二發(fā)光二極管0LED2的第二極連接所述第二發(fā)光控制端k2,所述第二發(fā)光二極管OLEDl的第一極連接所述第二電壓輸入端b ;
[0095]所述第一驅(qū)動晶體管DTFTl和第二驅(qū)動晶體管DTFT2的類型不同。例如:第一驅(qū)動晶體管DTFTl為P型晶體管,第二驅(qū)動晶體管DTFT2為N型晶體管。
[0096]所述第一發(fā)光單元在所述第一電壓端和第二電壓端提供的預(yù)設(shè)的高電平周期發(fā)光或預(yù)設(shè)的低電平周期發(fā)光,所述第二發(fā)光單元在所述第一電壓端和第二電壓端提供的預(yù)設(shè)的低電平周期發(fā)光或預(yù)設(shè)的高電平周期發(fā)光。
[0097]可選的在采用交流電時,所述第一發(fā)光單元在所述第一電壓端和第二電壓端提供的交流電的正半周發(fā)光或負半周發(fā)光,所述第二發(fā)光單元在所述第一電壓端和第二電壓端提供的交流電的負半周發(fā)光或正半周發(fā)光,即第一發(fā)光單元在交流電的正半周發(fā)光時,第二發(fā)光單元在交流電的負半周發(fā)光;第二發(fā)光單元在交流電的正半周發(fā)光時,第一發(fā)光單元在交流電的負半周發(fā)光。具體的可以采用以下方式提供交流電:當前像素電路在進行當前中貞的輸出和下一巾貞的輸出時,第一電壓端POWERl (η)和第二電壓端P0WER2 (η)的電壓要發(fā)生反向跳變。
[0098]可選的,參照圖3所示,與圖2不同的是,在圖3中,發(fā)光控制單元15包括第一開關(guān)晶體管Tl和第四開關(guān)晶體管Τ4,所述第一開關(guān)晶體管Tl的柵極連接所述第三掃描端CRT(η),所述第一開關(guān)晶體管Tl的源極連接所述驅(qū)動控制端g,所述第一開關(guān)晶體管Tl的漏極連接所述第一發(fā)光控制端kl。
[0099]所述第四開關(guān)晶體管T4的柵極連接所述第三掃描端CRT (n),所述第四開關(guān)晶體管T4的源極連接所述驅(qū)動控制端g,所述第四開關(guān)晶體管T4的漏極連接所述第二發(fā)光控制端k2。
[0100]本發(fā)明的實施例提供一種顯示裝置,包括上述的像素電路。
[0101]本發(fā)明的實施例提供的顯示裝置,在每個像素電路中設(shè)置補償電容以及兩個分別工作在不同的時間周期內(nèi)的發(fā)光單元以實現(xiàn)像素電路的交流驅(qū)動,能夠在有效避免有機發(fā)光二極管的快速老化的同時,降低線路內(nèi)阻和驅(qū)動晶體管閾值電壓對面板顯示不均勻性的影響。
[0102]本發(fā)明的實施例提供一種像素電路的驅(qū)動方法,包括:
[0103]在第一階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,重置驅(qū)動控制端電壓;
[0104]在第二階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,第一電壓端為第一電容充電,數(shù)據(jù)線為第二電容充電;
[0105]在第三階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元關(guān)閉,數(shù)據(jù)線上的電壓跳變通過第二電容耦合作用使得驅(qū)動控制端電壓跳變;
[0106]在第四階段,第一掃描端控制電壓輸入單兀開啟,第二掃描端控制數(shù)據(jù)信號輸入單元關(guān)閉,第三掃描端控制發(fā)光控制單元關(guān)閉,驅(qū)動控制端、第一發(fā)光控制端、第一電壓輸入端、第二電壓輸入端驅(qū)動第一發(fā)光單兀發(fā)光;
[0107]在第五階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,重置驅(qū)動控制端電壓;
[0108]在第六階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,第一電壓端為第一電容充電,數(shù)據(jù)線為第二電容充電;
[0109]在第七階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元關(guān)閉,數(shù)據(jù)線上的電壓跳變通過第二電容耦合作用使得驅(qū)動控制端電壓跳變;
[0110]在第八階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元關(guān)閉,第三掃描端控制發(fā)光控制單元關(guān)閉,驅(qū)動控制端、第二發(fā)光控制端、第一電壓輸入端、第二電壓輸入端驅(qū)動第一發(fā)光單兀發(fā)光。
[0111]可選的,該方法還包括:在第一階段,第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通,第二驅(qū)動晶體管截止;
[0112]在第二階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通,第二開關(guān)晶體管及第二驅(qū)動晶體管截止;
[0113]在第三階段,第一開關(guān)晶體管、第二開關(guān)晶體管截止,第三開關(guān)晶體管導(dǎo)通,第一驅(qū)動晶體管和第二驅(qū)動晶體管斷路;
[0114]在第四階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管截止,第二開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通;
[0115]在第五階段,第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通,第一驅(qū)動晶體管截止;;
[0116]在第六階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通,第二開關(guān)晶體管及第一驅(qū)動晶體管截止;
[0117]在第七階段,第一開關(guān)晶體管、第二開關(guān)晶體管截止,第三開關(guān)晶體管導(dǎo)通,第一驅(qū)動晶體管和第二驅(qū)動晶體管斷路;
[0118]在第八階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管截止,第二開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通。
[0119]進一步的,該方法還包括:在第一階段,第四開關(guān)晶體管導(dǎo)通;
[0120]在第二階段,第四開關(guān)晶體管導(dǎo)通;
[0121]在第三階段,第四開關(guān)晶體管截止;
[0122]在第四階段,第四開關(guān)晶體管截止;
[0123]在第五階段,第四開關(guān)晶體管導(dǎo)通;
[0124]在第六階段,第四開關(guān)晶體管導(dǎo)通;
[0125]在第七階段,第四開關(guān)晶體管截止;
[0126]在第八階段,第四開關(guān)晶體管截止。
[0127]本發(fā)明的實施例提供的交流驅(qū)動的像素電路的驅(qū)動方法,在每個像素電路中設(shè)置補償電容以及兩個分別工作在不同的時間周期內(nèi)的發(fā)光單元以實現(xiàn)像素電路的交流驅(qū)動,能夠在有效避免有機發(fā)光二極管的快速老化的同時,消除線路內(nèi)阻對發(fā)光電流的影響和驅(qū)動晶體管閾值電壓對面板顯示不均勻性的影響。
[0128]以上第一掃描端、第二掃描端、第三掃描端可以采用單獨供電的方式,也可以采用掃描線的形式進行供電,或者兩者結(jié)合熱任意組合,以下具體實施例以掃描線的形式進行說明,即第一掃描線作為第一掃描端、第二掃描線作為第二掃描端、第三掃描線作為第三掃描端分別為本發(fā)明的電路提供輸入的控制信號。
[0129]具體的,結(jié)合圖4所示的信號時序狀態(tài)圖,以及圖2或3所示的像素電路,以第一時間周期和第二時間周期為相鄰的兩個數(shù)據(jù)幀(N和N+1)為例對本發(fā)明提供的像素驅(qū)動方法具體說明如下:
[0130]圖3為本發(fā)明的像素驅(qū)動電路原理圖,整個電路的構(gòu)成包括4個開關(guān)晶體管(T1-T4),兩個驅(qū)動晶體管DTFT1、DTFT2,兩個電容Cl和C2, DTFTl為P型,DTFT2為N型,T1-T4作為開關(guān)晶體管全為P型,兩個發(fā)光二極管0LED1、0LED2,可以理解的是,發(fā)光二極管包括陰極和陽極,因此以上發(fā)光二極管的第一極和第二極分別為發(fā)光二極管的陽極和陰極,根據(jù)具體需求與驅(qū)動晶體管的漏極連接,本實施例中發(fā)光二極管的第一極為陽極,第二極為陰極;每行有一個第一掃描信號EM(η)用于發(fā)光控制、一個第二掃描信號G(n),一個第三掃描信號CRT (n),兩個電源信號分別由第一電壓端POWERl (η)、第二電壓端P0WER2 (η)提供,一條數(shù)據(jù)線DATA。需要說明的是每一行像素電路需要單獨的電源信號控制,且每過一幀的時間后,每行像素電路電源信號(第一電壓端P0WER1、第二電壓端P0WER2)需要翻轉(zhuǎn)。參照圖4所示,當前像素電路的電源由第一電壓端POWERl (η)、第二電壓端P0WER2 (η)提供,下一級像素電路的電源由第一電壓端POWERl (η+1)、第二電壓端P0WER2 (η+1)提供,圖4中還示出了當前像素電路的第一掃描信號EM(η)、第二掃描信號G(n),第三掃描信號CRT (n),下一級像素電路的的第一掃描信號EM(η+1)、第二掃描信號G(η+1),第三掃描信號CRT (η+1),以及數(shù)據(jù)線信號VDATA,其中每行像素電路的操作分4個階段(圖4中示出,當前幀tl-t4以及下一幀t5-t8),由于相鄰兩幀的發(fā)光驅(qū)動是由像素電路中對稱的部分交替進行,因此這里會將相鄰兩幀的每個階段的電路操作作一一說明,共8個階段,但電路操作本身只需4個階段。開關(guān)晶體管導(dǎo)通電平為高電平VGH,截止電平為VGL。電源的高電平為VDD,低電平為VSS。當然這里只是以P型的開關(guān)晶體管為例說明,當換成N型的開關(guān)晶體管時,只需要調(diào)換柵極的信號的時序即可,當然本發(fā)明中以開關(guān)晶體管能夠?qū)崿F(xiàn)方法權(quán)利要求中的開關(guān)作用即可。
[0131]具體電路操作時序圖如圖4所示,第N幀的四個階段的操作情況如下:
[0132]第一階段tl:等效電路如圖5,
[0133]G(n)、CTR(n)、EM(η)均為低電平。Tl、Τ2、Τ3、Τ4 導(dǎo)通,同時 P0WER2 (η)從 VDD 跳變?yōu)閂SS,P0WER1 (η)從VSS跳變?yōu)閂DD。此時數(shù)據(jù)線DATA上的信號為Vh,需要說明的是對于DTFT1,Vh等于Vdata的最大值(這里Vh的設(shè)計值可以為電源電壓VDD)。DTFTl處于正向偏置狀態(tài),DTFT2處于反向截止狀態(tài)。該階段的作用是清除上一階段的信號電壓,重置g點的電位,使得g點電位下拉到VSS+V0ledl,V0ledl為OLEDl的發(fā)光跨壓,OLEDl為正向偏置有電流從OLEDl流過。0LED2由于DTFT2的截止處于斷路狀態(tài)。
[0134]第二階段t2:等效電路如圖6,G (n)、CTR(η)為保持低電平、EM(η)跳變?yōu)楦唠娖?,因此?、Τ3、Τ4導(dǎo)通,Τ2截止。DTFTl為正向偏置,DTFT2為反向截止狀態(tài)。數(shù)據(jù)線DATA上的電壓仍為Vh,由于DTFTl導(dǎo)通,T2截止,因此不斷有電流流過DTFTl到達DTFTl的柵極,直到g點的電位上升到VDD-|Vthdl I,Vthdl為DTFTl的閾值電壓。需要說明的是,由于此時電源VDD和VSS都為斷路狀態(tài)沒有電流流過,因此POWERl (η)為設(shè)計的電源電位值VDD,即a端的電位Va不受內(nèi)阻影響。
[0135]第三階段t3:等效電路如圖7,該階段,G(η)保持低電平,EM(η)保持高電平,CTR(η)跳變?yōu)楦唠娖?,Tl、Τ2、Τ4截止,Τ3導(dǎo)通,DTFTl和DTFT2都處于斷路狀態(tài),數(shù)據(jù)線DATA上的電壓跳變?yōu)樾盘栯妷篤data,Tl、T4截止,g點懸空,由于C2的耦合作用,g點電位發(fā)生跳變,跳變?yōu)?
[0136]Vg=VDD-1 Vthdl| + (Vdata-Vh)*C2/ (C1+C2);
[0137]因此Cl兩端的電壓為:
[0138]VcI=Va-Vg=VDD-Vg= (Vh-Vdata)*C2/(C1+C2) +1Vthdl| ;
[0139]由于此時電源POWERl (η)和P0WER2 (η)都為斷路狀態(tài)沒有電流流過,因此POWERl(η)為設(shè)計的電源電位值VDD。即Cl兩端的電壓不受內(nèi)阻影響。
[0140]第四階段t4:等效電路如圖8 (a)(對應(yīng)圖2示出的像素電路)和8 (b)(對應(yīng)圖3示出的像素電路),該階段由于圖2對應(yīng)的像素電路和圖3對應(yīng)的像素電路連接方式的不同,其等效電路圖有所不同,但實現(xiàn)的功能是相同的,該階段,G(n)跳變?yōu)楦唠娖?、EM (η)跳變?yōu)榈碗娖剑珻TR(η)保持高電平,Τ1、Τ3、Τ4截止,Τ2導(dǎo)通。由于Τ1、Τ3、Τ4截止,g點懸空。對于DTFTl來說,柵源電壓即為電容Cl兩端的電壓,即:
[0141]Vsg=Vcl= (Vh-Vdata) *C2/(C1+C2) +1 Vthdl I ;
[0142]通過DTFTl的驅(qū)動電流即OLEDl的發(fā)光電流為:
[0143]1ledl=kdl(Vsg-1Vthdl|) '2
[0144]=kdl[(Vh-Vdata)*C2/(C1+C2)+|Vthdl|-|Vthdl ]~2 ;
[0145]=kdl [ (Vh-Vdata) *C2/ (C1+C2) ]~2 ;
[0146]Kdl為與工藝和驅(qū)動設(shè)計有關(guān)的常數(shù);Vthdl為DTFTl的閾值電壓。驅(qū)動電流只受數(shù)據(jù)電壓Vdata和Vdata的最大值Vh的影響,與驅(qū)動管的閾值電壓無關(guān)。OLEDl從該階段起進入正向偏置,從交流的負半周期進入正半周期,進入工作階段。同時0LED2從該階段開始進入反向偏置的狀態(tài),無電流流過,也不發(fā)光進入恢復(fù)狀態(tài),因此DTFT2為斷路狀態(tài)。0LED2從交流驅(qū)動的正半周期轉(zhuǎn)向負半周期,而且0LED2將在一幀的時間內(nèi)都處于負半周期。當負半周電壓來到時,發(fā)光層界面上多余空穴和電子改變運動方向,朝著相反的方向運動,相對地消耗了這些多余的電子和空穴,從而削弱了由正半周的多余載流子在OLED內(nèi)部形成的內(nèi)建電場,進一步增強了下一個正半周的載流子注入及復(fù)合,最終有利提高復(fù)合效率。另外,負半周的反向偏壓處理可以“燒斷(Burnout)”某些局部導(dǎo)通的微觀小通道“細絲(Filaments)”,這種細絲實際上是由某種“針孔”引起的,針孔的消除對于延長器件的使用壽命是相當重要的。因此0LED2在這一幀時間中處于恢復(fù)期。
[0147]在過了一幀的時間后,第η行進入第N+1幀,該幀電路的4個階段的操作情況如下:
[0148]第五階段t5:等效電路如圖9,G(n)、CTR(n)、EM(n)均為低電平。T1、T2、T3、T4導(dǎo)通,同時POWERl (η)從VDD跳變?yōu)閂SS,P0WER2 (η)從VSS跳變?yōu)閂DD。此時數(shù)據(jù)線DATA上的信號為VI,需要說明的是對于DTFT2,Vl等于Vdata的最小值(該值可以設(shè)計為電源電壓的最小值VSS)。DTFT2處于正向偏置狀態(tài),DTFTl處于反向截止狀態(tài)。該階段的作用是清除上一階段的信號電壓,重置g點的電位,使得g點電位上拉到VDD-V0led2,V0led2為0LED2的發(fā)光跨壓,0LED2為正向偏置有電流從0LED2流過。OLEDl由于DTFTl的截止處于斷路狀態(tài)。
[0149]第六階段t6:等效電路如圖10,G(n)、CTR(η)為保持低電平、ΕΜ(η)跳變?yōu)楦唠娖剑虼甩?、Τ3、Τ4導(dǎo)通,Τ2截止。DTFT2為正向偏置,DTFTl為反向截止狀態(tài)。數(shù)據(jù)線DATA上的電壓仍為VI,由于DTFT2導(dǎo)通,T2截止,因此電容Cl通過DTFT2放電,直到g點的電位下降到VSS+Vthd2,Vthd2為DTFT2的閾值電壓。需要說明的是,由于此時電源VDD和VSS都為斷路狀態(tài)沒有電流流過,因此POWERl (η)為設(shè)計的電源電位值VSS。即a端的電位不受內(nèi)阻影響。
[0150]第七階段t7:等效電路如圖ll,G(n)保持低電平,EM(n)保持高電平,CTR(n)跳變?yōu)楦唠娖?,Tl、T2、T4截止,T3導(dǎo)通,DTFTl和DTFT2都處于斷路狀態(tài),數(shù)據(jù)線DATA上的電壓跳變?yōu)樾盘栯妷篤data,Tl、T4截止,g點懸空,由于C2的耦合作用,g點電位發(fā)生跳變,跳變?yōu)?[0151 ] Vg=VSS+Vthd2+ (Vdata-Vl)*C2/ (C1+C2);
[0152]因此Cl兩端的電壓為:
[0153]Vcl=Vg-Va=Vg-VSS
[0154]=Vthd2+(Vdata-Vl) *C2/(C1+C2);
[0155]由于此時電源VDD和VSS都為斷路狀態(tài)沒有電流流過,因此POWERl (η)為設(shè)計的電源電位值VSS。即Cl兩端的電壓不受內(nèi)阻影響。
[0156]第八階段t8:等效電路如圖12 (a)(對應(yīng)圖2示出的像素電路)和12 (b)(對應(yīng)圖3示出的像素電路),該階段由于圖2對應(yīng)的像素電路和圖3對應(yīng)的像素電路連接方式的不同,其等效電路圖有所不同,但實現(xiàn)的功能是相同的,該階段G(n)跳變?yōu)楦唠娖?、EM(η)跳變?yōu)榈碗娖?,CTR(n)保持高電平,T1、T3、T4截止,T2導(dǎo)通。由于Tl、Τ3、Τ4截止,g點懸空。對于DTFT2來說,柵源電壓即為電容Cl兩端的電壓,即:
[0157]Vgs=Vcl=Vthd2+(Vdata-Vl)*C2/(C1+C2);
[0158]通過DTFT2的驅(qū)動電流即0LED2的發(fā)光電流為:
[0159]1led2=kd2(Vgs~Vthd2) '2
[0160]=kd2[Vthd2+(Vdata-Vl)*C2/(C1+C2)-Vthd2]~2 ;
[0161]=kd2[ (Vdata-Vl) *C2/(C1+C2)]~ 2 ;
[0162]Kd2為與工藝和驅(qū)動設(shè)計有關(guān)的常數(shù);Vthd2為DTFT2的閾值電壓。驅(qū)動電流只受數(shù)據(jù)電壓Vdata和Vdata的最小值Vl的影響,與驅(qū)動管的閾值電壓無關(guān)。0LED2從該階段起進入正向偏置,從交流的負半周期進入正半周期,進入工作階段。同時OLEDl從該階段開始進入反向偏置的狀態(tài),無電流流過,也不發(fā)光進入恢復(fù)狀態(tài)。如同第四階段電路對0LED2的作用一樣,該階段可以延長OLEDl的使用壽命。
[0163]以上即是本發(fā)明相鄰兩幀時間里的驅(qū)動電路的操作。需要說明的是由于在相鄰兩幀時間里,驅(qū)動晶體管不一樣,驅(qū)動電流的表達方式也不一樣,因此需要數(shù)據(jù)線針對不同的驅(qū)動晶體管提供不同的數(shù)據(jù)線電壓。具體的參照時序電路圖4,在第N幀的范圍內(nèi),在第一階段數(shù)據(jù)線提供VDD,在第二階段數(shù)據(jù)線提供數(shù)據(jù)信號Vdata,第三階段數(shù)據(jù)線提供VDD,在第四階段數(shù)據(jù)線提供數(shù)據(jù)信號Vdata,在第N+1幀的范圍內(nèi),第五階段數(shù)據(jù)線提供VSS,在第六階段數(shù)據(jù)線提供數(shù)據(jù)信號Vdata,第七階段數(shù)據(jù)線提供VSS,在第八階段數(shù)據(jù)線提供數(shù)據(jù)信號Vdata。當然可選的,參照圖2所示,本發(fā)明采用的3個開關(guān)晶體管時,也能實現(xiàn)相應(yīng)的功能,原理相同這里不再贅述。當然該像素電路的開關(guān)晶體管適用于非晶硅、多晶硅、氧化物等工藝的薄膜晶體管,該電路可以經(jīng)過簡化、替代、組合輕易改成其它NM0S、PM0S或CMOS電路,只需對應(yīng)的調(diào)整輸入信號的時序關(guān)系即可實現(xiàn),因此只要不違背本發(fā)明的實質(zhì)都屬于本發(fā)明范疇。
[0164]以上所述,僅為本發(fā)明的【具體實施方式】,但本發(fā)明的保護范圍并不局限于此,任何熟悉本【技術(shù)領(lǐng)域】的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到變化或替換,都應(yīng)涵蓋在本發(fā)明的保護范圍之內(nèi)。因此,本發(fā)明的保護范圍應(yīng)所述以權(quán)利要求的保護范圍為準。
【權(quán)利要求】
1.一種交流驅(qū)動的像素電路,其特征在于,包括:第一電容、第二電容,電壓輸入單元、數(shù)據(jù)信號輸入單元、第一發(fā)光單元、第二發(fā)光單元和發(fā)光控制單元;所述第一發(fā)光單兀用于在所述驅(qū)動控制端、第一發(fā)光控制端、第一電壓輸入端、第二電壓輸入端的控制下發(fā)光;所述第二發(fā)光單元用于在所述驅(qū)動控制端、第二發(fā)光控制端、第一電壓輸入端、第二電壓輸入端的控制下發(fā)光;其中所述第一發(fā)光單元在預(yù)設(shè)的第一時間周期內(nèi)發(fā)光和所述第二發(fā)光單元在預(yù)設(shè)的第二時間周期內(nèi)發(fā)光;其中所述第一電壓輸入端用于向所述第一發(fā)光單元和所述第二發(fā)光單元提供第一電壓端的第一輸入電壓;所述電壓輸入單元用于在所述第一掃描端的控制下向所述第一發(fā)光單元和第二發(fā)光單元提供第二電壓端的第二輸入電壓;所述數(shù)據(jù)信號輸入單元用于在所述第二掃描端的控制下向所述第二電容輸入數(shù)據(jù)線的數(shù)據(jù)線信號;所述發(fā)光控制單元用于在所述第三掃描端的控制下通過驅(qū)動控制端、第一發(fā)光控制端、第二發(fā)光控制端控制所述第一發(fā)光單元或第二發(fā)光單元發(fā)光;所述第一電容的第一極連接所述第一電壓端,所述第一電容的第二極連接所述驅(qū)動控制端;所述第二電容的第一極連接所述數(shù)據(jù)信號輸入單元,所述第二電容的第二極連接所述驅(qū)動控制端。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述發(fā)光控制單元包括第一開關(guān)晶體管,所述第一開關(guān)晶體管的柵極連接所述第三掃描端,所述第一開關(guān)晶體管的源極連接所述驅(qū)動控制端,所述第一開關(guān)晶體管的漏極連接所述第一發(fā)光控制端和所述第二發(fā)光控制端。
3.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述電壓輸入單元包括第二開關(guān)晶體管,所述第二開關(guān)晶體管的柵極連接所述第一掃描端,所述第二開關(guān)晶體管的源極連接所述第二電壓端,所述第二開關(guān)晶體管的漏極連接所述第二電壓輸入端。
4.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述數(shù)據(jù)信號輸入單元包括第三開關(guān)晶體管,所述第三開關(guān)晶體管的柵極連接所述第二掃描端,所述第三開關(guān)晶體管的源極連接所述數(shù)據(jù)線,所述第三開關(guān)晶體管的漏極連接所述第二電容的第一極。
5.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述發(fā)光控制單元包括第一開關(guān)晶體管和第四開關(guān)晶體管,所述第一開關(guān)晶體管的柵極連接所述第二掃描端,所述第一開關(guān)晶體管的源極連接所述驅(qū)動控制端,所述第一開關(guān)晶體管的漏極連接所述第一發(fā)光控制端;所述第四開關(guān)晶體管的柵極連接所述第二掃描端,所述第四開關(guān)晶體管的源極連接所述驅(qū)動控制端,所述第四開關(guān)晶體管的漏極連接所述第二發(fā)光控制端。
6.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述第一發(fā)光單元包括:第一驅(qū)動晶體管和第一發(fā)光二極管;所述第一驅(qū)動晶體管的柵極連接所述驅(qū)動控制端,所述第一驅(qū)動晶體管的源極連接所述第一電壓輸入端,所述第一驅(qū)動晶體管的漏極連接所述第一發(fā)光控制端;所述第一發(fā)光二極管的第一極連接所述第一發(fā)光控制端,所述第一發(fā)光二極管的第二極連接所述第二電壓輸入端; 所述第二發(fā)光單元包括:第二驅(qū)動晶體管和第二發(fā)光二極管; 所述第二驅(qū)動晶體管的柵極連接所述驅(qū)動控制端,所述第二驅(qū)動晶體管的源極連接所述第一電壓輸入端,所述第二驅(qū)動晶體管的漏極連接所述第二發(fā)光控制端; 所述第二發(fā)光二極管的第二極連接所述第二發(fā)光控制端,所述第二發(fā)光二極管的第一極連接所述第二電壓輸入端; 所述第一驅(qū)動晶體管和第二驅(qū)動晶體管的類型不同。
7.根據(jù)權(quán)利要求1-6任一項所述的像素電路,其特征在于,所述第一發(fā)光單元在所述第一電壓端和第二電壓端提供的預(yù)設(shè)的高電平周期發(fā)光或預(yù)設(shè)的低電平周期發(fā)光,所述第二發(fā)光單元在所述第一電壓端和第二電壓端提供的預(yù)設(shè)的低電平周期發(fā)光或預(yù)設(shè)的高電平周期發(fā)光。
8.—種顯示裝置,其特征在于,包括權(quán)利要求1-7任一項所述的像素電路。
9.一種像素電路的驅(qū)動方法,其特征在于,包括: 在第一階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,重置驅(qū)動控制端電壓; 在第二階段,第一掃 描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,第一電壓端為第一電容充電,數(shù)據(jù)線為第二電容充電; 在第三階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元關(guān)閉,數(shù)據(jù)線上的電壓跳變通過第二電容耦合作用使得驅(qū)動控制端電壓跳變; 在第四階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元關(guān)閉,第三掃描端控制發(fā)光控制單元關(guān)閉,驅(qū)動控制端、第一發(fā)光控制端、第一電壓輸入端、第二電壓輸入端驅(qū)動第一發(fā)光單兀發(fā)光; 在第五階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,重置驅(qū)動控制端電壓; 在第六階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元開啟,第一電壓端為第一電容充電,數(shù)據(jù)線為第二電容充電; 在第七階段,第一掃描端控制電壓輸入單元關(guān)閉,第二掃描端控制數(shù)據(jù)信號輸入單元開啟,第三掃描端控制發(fā)光控制單元關(guān)閉,數(shù)據(jù)線上的電壓跳變通過第二電容耦合作用使得驅(qū)動控制端電壓跳變; 在第八階段,第一掃描端控制電壓輸入單元開啟,第二掃描端控制數(shù)據(jù)信號輸入單元關(guān)閉,第三掃描端控制發(fā)光控制單元關(guān)閉,驅(qū)動控制端、第二發(fā)光控制端、第一電壓輸入端、第二電壓輸入端驅(qū)動第一發(fā)光單兀發(fā)光。
10.根據(jù)權(quán)利要求9所述的驅(qū)動方法,其特征在于, 在第一階段,第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通,第二驅(qū)動晶體管截止;在第二階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通,第二開關(guān)晶體管及第二驅(qū)動晶體管截止;在第三階段,第一開關(guān)晶體管、第二開關(guān)晶體管截止,第三開關(guān)晶體管導(dǎo)通,第一驅(qū)動晶體管和第二驅(qū)動晶體管斷路;在第四階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管截止,第二開關(guān)晶體管及第一驅(qū)動晶體管導(dǎo)通;在第五階段,第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通,第一驅(qū)動晶體管截止;在第六階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通,第二開關(guān)晶體管及第一驅(qū)動晶體管截止;在第七階段,第一開關(guān)晶體管、第二開關(guān)晶體管截止,第三開關(guān)晶體管導(dǎo)通,第一驅(qū)動晶體管和第二驅(qū)動晶體管斷路;在第八階段,第一開關(guān)晶體管、第三開關(guān)晶體管及第一驅(qū)動晶體管截止,第二開關(guān)晶體管及第二驅(qū)動晶體管導(dǎo)通。
11.根據(jù)權(quán)利要求10所述的驅(qū)動方法,其特征在于,所述方法還包括:在第一階段,第四開關(guān)晶體管導(dǎo)通;在第二階段,第四開關(guān)晶體管導(dǎo)通;在第三階段,第四開關(guān)晶體管截止; 在第四階段,第四開關(guān)晶體管截止;在第五階段,第四開關(guān)晶體管導(dǎo)通;在第六階段,第四開關(guān)晶體管導(dǎo)通;在第七階段,第四開關(guān)晶體管截止;在第八階段,第四開關(guān)晶體管截止。
【文檔編號】G09G3/32GK103531150SQ201310532741
【公開日】2014年1月22日 申請日期:2013年10月31日 優(yōu)先權(quán)日:2013年10月31日
【發(fā)明者】青海剛, 祁小敬 申請人:京東方科技集團股份有限公司, 成都京東方光電科技有限公司