專利名稱:顯示裝置及其柵極信號產(chǎn)生方法
顯示裝置及其柵極信號產(chǎn)生方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種顯示裝置及其柵極信號產(chǎn)生方法,且特別是有關(guān)于一種可應(yīng)用于不同驅(qū)動方式的顯示裝置及其柵極信號產(chǎn)生方法。
背景技術(shù):
近年來,隨著半導(dǎo)體科技蓬勃發(fā)展,攜帶型電子產(chǎn)品及平面顯示器產(chǎn)品也隨的興起。而在眾多平面顯示器的類型當(dāng)中,液晶顯示器(Liquid Crystal Display, LCD)基于其低電壓操作、無輻射線散射、重量輕以及體積小等優(yōu)點(diǎn),隨即已成為顯示器產(chǎn)品的主流。也亦因如此,無不驅(qū)使著各家廠商針對液晶顯示器的開發(fā)技術(shù)要朝向微型化及低制作成本發(fā)展。為了要將液晶顯示器的制作成本壓低,直接在顯示面板上制作陣列上柵極驅(qū)動器(gate on array),藉以窄化邊框(slim border),從而達(dá)到降低液晶顯示器的制作成本的目的。然而,由于移位暫存器為利用形成于基板上的薄膜晶體管(thin-film transistor)來構(gòu)成,因此移位暫存器的驅(qū)動能力會礙于薄膜晶體管的制程而受限。并且為了提高良好的視角效果,用于解決色偏的像素設(shè)計也持續(xù)被提出,因此需要更多的掃描信號提供單一像素進(jìn)行充電及電荷分享.此外,柵極驅(qū)動電路通常針對單一種驅(qū)動方式來設(shè)計,以致于移位暫存器的通用性法應(yīng)用于不同的畫面更新率。
發(fā)明內(nèi)容本發(fā)明提供一種顯示裝置及其柵極信號產(chǎn)生方法,可通過調(diào)整時序信號的重疊關(guān)系及調(diào)整時序信號的致能期間,可對應(yīng)不同頻率調(diào)整驅(qū)動方式,藉以調(diào)整主柵極信號的重疊關(guān)系及致能期間,以及次柵極信號的重疊關(guān)系及致能期間。本發(fā)明提出一種顯示裝置,包括一時序控制器、一像素陣列及一柵極驅(qū)動電路。時序控制器用以提供多個時序信號,像素陣列具有多個像素,柵極驅(qū)動電路電性連接時序控制器及像素陣列,包括多個移位暫存電路。第N級移位暫存電路包括一第一移位暫存器及一第二移位暫存器。第一移位暫存器用以產(chǎn)生一第N級主柵極信號。第二移位暫存器用以產(chǎn)生第N級次柵極信號。時序控制器依據(jù)顯示裝置之一畫面更新率調(diào)整這些時序信號的重疊關(guān)系,且N為自然數(shù)。在本發(fā)明的一實(shí)施例中,第一移位暫存器以及第二移位暫存器分別包括一上拉單元、一驅(qū)動單元、一輔助驅(qū)動單元、一第一控制單元、一第二控制單元、一第一輔助下拉單元、一第二輔助下拉單元及一下拉單元。上拉單元依據(jù)第N-I個參考信號、第N-2個參考信號、第N-4個參考信號、第N-5個參考信號及第N+4個參考信號抬升一驅(qū)動電壓Q。驅(qū)動單元接收一第一時序信號,依據(jù)驅(qū)動電壓及第一時序信號輸出第N級的主柵極信號或次柵極信號。輔助驅(qū)動單元接收第一時序信號,依據(jù)驅(qū)動電壓及第一時序信號輸出第N級參考信號。第一控制單元接收且依據(jù)一第一低頻信號產(chǎn)生一第一控制信號。第二控制單元接收且依據(jù)一第二低頻信號產(chǎn)生一第二控制信號。第一輔助下拉單元電性連接至一第一低電壓、一第二低電壓及第一控制信號,依據(jù)第一控制信號下拉第N級參考信號及第N級的主柵極信號或次柵極信號。第二輔助下拉單元電性連接至第一低電壓、第二低電壓及第二控制信號,依據(jù)第二控制信號下拉第N級參考信號及第N級的主柵極信號或次柵極信號。下拉單元接收第二低電壓及第N+4個參考信號,且依據(jù)第N+4個參考信號下拉驅(qū)動電壓及第N級的主柵極信號或次柵極信號。本發(fā)明提出一種顯示裝置的柵極信號產(chǎn)生方法,顯示裝置包括一像素陣列、一時序控制器及一柵極驅(qū)動電路,柵極信號產(chǎn)生方法包括下列步驟。時序控制器用以提供一起始信號以及多個時序信號。時序控制器依據(jù)顯示裝置之一畫面更新率調(diào)整起始信號的致能期間,并且調(diào)整這些時序信號的致能期間及重疊關(guān)系。柵極驅(qū)動電路依據(jù)這些時序信號提供多個主柵極信號以及多個次柵極信號至像素陣列?;谏鲜?,實(shí)施例的顯示裝置及其柵極信號產(chǎn)生方法,時序控制器依據(jù)顯示裝置之一畫面更新率調(diào)整起始信號與這些時序信號的致能期間與重疊關(guān)系。藉此,可調(diào)整主柵極信號的致能期間與重疊關(guān)系,以及調(diào)整虛擬次柵極信號及次柵極信號的致能期間與重疊 關(guān)系,因此可增加?xùn)艠O驅(qū)動電路的通用性。為讓本發(fā)明的上述特征和優(yōu)點(diǎn)能更明顯易懂,下文特舉實(shí)施例,并配合所附圖式作詳細(xì)說明如下。
圖I為依據(jù)本發(fā)明一實(shí)施例的顯示裝置的系統(tǒng)示意圖。圖2為依據(jù)本發(fā)明一實(shí)施例的柵極驅(qū)動電路的系統(tǒng)示意圖。圖3A為依據(jù)本發(fā)明一實(shí)施例的第一移位暫存器的電路示意圖。圖3B為依據(jù)本發(fā)明一實(shí)施例的第二移位暫存器的電路示意圖。圖4A及圖4B為依據(jù)本發(fā)明一實(shí)施例的顯示裝置于畫面更新率為60Hz的驅(qū)動波形示意圖。圖5A及圖5B為依據(jù)本發(fā)明一實(shí)施例的顯示裝置于畫面更新率為120Hz的驅(qū)動波形示意圖。圖6A及圖6B為依據(jù)本發(fā)明一實(shí)施例的顯示裝置于畫面更新率大于120Hz的驅(qū)動波形示意圖。圖7為依據(jù)本發(fā)明一實(shí)施例的像素的電路示意圖。圖8為依據(jù)本發(fā)明一實(shí)施例的顯示裝置的柵極信號產(chǎn)生方法的流程圖。主要元件符號說明100 :顯示裝置110:時序控制器120 :顯示面板121、200 :柵極驅(qū)動電路123 :像素陣列130 :源極驅(qū)動器131 :第一柵極線133 :數(shù)據(jù)線
135 :第二柵極線211 216 :虛擬第二移位暫存器221 223、300a :第一移位暫存器231 233、300b :第二移位暫存器310 :上拉單元320 :驅(qū)動單元330 :輔助驅(qū)動單元340 :第一控制單元·
350 :第二控制單元360 :第一輔助下拉單元370 :第二輔助下拉單元380 :下拉單元Cl、CA、CB:電容CLCl :第一液晶電容CLC2:第二液晶電容CSTl :第一儲存電容CST2:第二儲存電容DSl DS6 :虛擬次柵極信號DSTl DST6 :虛擬參考信號G、G1 G3、G(n):主柵極信號HCl HC6、HCi :時序信號K :第二控制信號LCl :第一低頻信號LC2:第二低頻信號P :第一控制信號PX :像素Q (η):驅(qū)動電壓S、SI S3 :次柵極信號SRCl SRC3 :移位暫存電路SSTl SST3 :次參考信號STl ST3、ST (n)、ST (n_l)、ST (n-2)、ST (n_3)、ST (n-4)、ST (n-5)、ST (n+1)、ST (n+2)、ST (n+3)、ST (n+4):主參考信號STV :起始信號Tl T21:晶體管Vcom:共電壓端VP:像素電壓VSSl :第一低電壓VSS2:第二低電壓S810、S820、S830 :步驟具體實(shí)施方式
圖I為依據(jù)本發(fā)明一實(shí)施例的顯示裝置的系統(tǒng)示意圖。請參照圖1,在本實(shí)施例中,顯示裝置100包括時序控制器110、顯示面板120及源極驅(qū)動電路130。源極驅(qū)動電路130電性連接時序控制器110,以受控于時序控制器110提供多個像素電壓VP0顯示面板120包括柵極驅(qū)動電路121及像素陣列123。柵極驅(qū)動電路121電性連接時序控制器110,以接收時序控制器110所提供的起始信號STV、第一低頻信號LC1、第二低頻信號LC2及多個時序信號HCl HC6,且依據(jù)起始信號STV、第一低頻信號LCl、第二低頻信號LC2及時序信號HCl HC6提供多個主柵極信號G及多個次柵極信號S。其中,第一低頻信號LC1、第二低頻信號LC2可以互為反相信號。像素陣列123包括多條第一柵極線131、多條數(shù)據(jù)線133、多條第二柵極線135及陣列排列的多個像素PX。每一第一柵極線131用以接收對應(yīng)的主柵極信號G,每一數(shù)據(jù)線 133用以接收對應(yīng)的像素電壓VP,每一第二柵極線用135用以接收對應(yīng)的次柵極信號S。并且,每一像素PX電性連接對應(yīng)的第一柵極線131以接收對應(yīng)的主柵極信號G,電性連接對應(yīng)的數(shù)據(jù)線133以接收對應(yīng)的像素電壓VP,電性連接對應(yīng)的第二柵極線用135以接收對應(yīng)的次柵極信號S。圖2為依據(jù)本發(fā)明一實(shí)施例的柵極驅(qū)動電路的系統(tǒng)示意圖。請參照圖I及圖2,在本實(shí)施例中,柵極驅(qū)動電路121可以柵極驅(qū)動電路200來實(shí)現(xiàn)。柵極驅(qū)動電路200包括多級移位暫存電路(如SRCl SRC3),每一級移位暫存電路包括第一移位暫存器(如221 223)及第二移位暫存器(如231 233)。每一第一移位暫存器(如221 223)接收時序信號HCl HC6的其中之一、第一低頻信號LCl及第二低頻信號LC2,用以依據(jù)所接收的時序信號(如HCl HC6)、第一低頻信號LCl及第二低頻信號LC2產(chǎn)生對應(yīng)的主柵極信號(如Gl G3)及主參考信號(如STl ST3)。其中,第I級移位暫存電路SRCl及第2級移位暫存電路SRC2的第一移位暫存器221及222更接收起始信號STV,以更依據(jù)起始信號STV產(chǎn)生主柵極信號Gl、G2及主參考信號ST1、ST2。每一第二移位暫存器(如231 233)接收時序信號HCl HC6的其中之一、第一低頻信號LCl及第二低頻信號LC2,用以依據(jù)所接收的時序信號(如HCl HC6)、第一低頻信號LCl及第二低頻信號LC2產(chǎn)生對應(yīng)的次柵極信號(如SI S3)及次參考信號(如SSTl SST3)。并且于所述多個移位暫存電路(如SRCl SRC3)的前后分別包含多個虛擬第二移位暫存器211 216。虛擬第二移位暫存器211 216分別接收對應(yīng)的時序信號HCl HC6,第一低頻信號LCl及第二低頻信號LC2,用以依據(jù)時序信號HCl HC6、第一低頻信號LCl及第二低頻信號LC2產(chǎn)生多個虛擬次柵極信號DSl DS6及多個虛擬參考信號DSTl DST6。其中虛擬第二移位暫存器211及212接收起始信號STV,以更依據(jù)起始信號STV產(chǎn)生虛擬次柵極信號DS1、DS2及虛擬參考信號DST1、DST2。在本實(shí)施例中,這些移位暫存電路(如SRCl SRC3)的第一移位暫存器(如221 223)為依序觸發(fā),以依序提供致能的主柵極信號(如Gl G3)及主參考信號(如STl ST3);虛擬第二移位暫存器211 216及移位暫存電路(如SRCl SRC3)的第二移位暫存器(如231 233)為依序觸發(fā),以依序提供致能的虛擬次柵極信號DSl DS6及次柵極信號(如SI S3),以及依序提供致能的虛擬參考信號DSTl DST6及次參考信號(如 SSTl SST3)。圖3A為依據(jù)本發(fā)明一實(shí)施例的第一移位暫存器的電路示意圖。請參照圖3A,第一移位暫存器300a包括上拉單元310、驅(qū)動單元320、輔助驅(qū)動單元330、第一控制單元340、第二控制單元350、第一輔助下拉單元360、第二輔助下拉單元370及下拉單元380。上拉單元310 依據(jù)主參考信號 ST (n-1)、ST (n-2)、ST (n-4)、ST (n-5)及 ST (n+4)抬升驅(qū)動電壓Q (η),其中主參考信號ST(n-l)表不前一級第一移位暫存器(如221 223)所提供,主參考信號ST (n+1)表示后一級第一移位暫存器(如221 223)所提供,其余可以此類推,且η為一自然數(shù)。驅(qū)動單元320接收時序信號HCi,其中i=l 6。亦即,驅(qū)動單元320接收時序信號HCl HC6的其中之一。驅(qū)動單元320依據(jù)驅(qū)動電壓Q(η)及所接收的時序信號(如HCl HC6)輸出對應(yīng)的主柵極信號G(η)。輔助驅(qū)動單元330接收時序信號HCl HC6的其中之一,且依據(jù)驅(qū)動電壓Q(η)及所接收的時序信號(如HCl HC6)輸出輸出對應(yīng)的主參考信號ST (η)。
第一控制單元340接收且依據(jù)第一低頻信號LCl產(chǎn)生第一控制信號P。第二控制單元350接收且依據(jù)第二低頻信號LC2產(chǎn)生第二控制信號K。第一輔助下拉單元360電性連接至第一低電壓VSS1、第二低電壓VSS2及第一控制信號P,以依據(jù)第一控制信號P下拉主參考信號ST (η)及主柵極信號G (η)。第二輔助下拉單元370電性連接至第一低電壓VSS1、第二低電壓VSS2及第二控制信號K,以依據(jù)第二控制信號K下拉主參考信號ST (η)及主柵極信號或次柵極信號G (η)。下拉單元380接收第二低電壓VSS2及主參考信號ST (n+4),且依據(jù)主參考信號ST (n+4)下拉驅(qū)動電壓Q (η)及主柵極信號G (η)。進(jìn)一步來說,上拉單元310包括晶體管Tl Τ7。晶體管Tl具有接收主參考信號ST(n-2)的第一端、接收主參考信號ST(n-4)的控制端及第二端。晶體管T2具有接收主參考信號ST(n-4)的第一端、第二端以及電性連接晶體管Tl的第二端的控制端。晶體管T3具有接收主參考信號ST(n-4)的第一端、接收主參考信號ST(n-5)的控制端及電性連接晶體管T2的第二端的第二端。晶體管T4具有接收主參考信號ST(n-4)的第一端、接收主參考信號ST (n_l)的控制端及電性連接晶體管T2的第二端的第二端。晶體管T5具有接收主參考信號ST(n-4)的第一端、接收主參考信號ST(n+4)的控制端及電性連接晶體管T2的第二端的第二端。晶體管T6具有接收主參考信號ST (n-2)的第一端、電性連接晶體管T2的第二端的控制端及輸出驅(qū)動電壓Q(n)的第二端。晶體管T7具有接收主參考信號ST(n-l)的第一端與控制端及電性連接晶體管T6的第二端的第二端。驅(qū)動單元320包括晶體管T8,具有接收時序信號HCi的第一端、接收驅(qū)動電壓Q(η)的控制端及輸出主柵極信號G(n)的第二端。此外,驅(qū)動單元320更可包含電容Cl電性連接于晶體管T8的控制端與晶體管T8的第二端之間。輔助驅(qū)動單元330包括晶體管T9具有接收時序信號HCi的第一端、接收驅(qū)動電壓Q(η)的控制端及輸出主參考信號ST (η)的
A-Ap ~·上山
弟一犧。第一控制單元340及第二控制單元350分別包括TlO Τ13。晶體管TlO具有接收第一低頻信號LCl或第二低頻信號LC2的第一端與控制端以及第二端,其中第一控制單元340的晶體管TlO的第一端接收第一低頻信號LC1,第二控制單元350的晶體管TlO的第一端接收第二低頻信號LC2。晶體管T12具有電性連接晶體管TlO的第一端的第一端、電性連接晶體管TlO的第二端的控制端及輸出第一控制信號P或第二控制信號K的第二端,其中第一控制單元340的晶體管T12的第二端輸出第一控制信號P,第二控制單元350的晶體管T12的第二端輸出第二控制信號K。晶體管Tll具有電性連接晶體管TlO的第二端的第一端、接收驅(qū)動電壓Q(n)的控制端及電性連接至第一低電壓VSSl的第二端。晶體管T13具有電性連接晶體管T12的第二端的第一端、電性連接晶體管Tll的控制端的控制端及電性連接至第一低電壓VSSl的第
~· -5.JJU
-~ 觸 O·
第一輔助下拉單元360及第二輔助下拉單元370分別包括T14 T16。晶體管T14具有電性連接至驅(qū)動電壓Q (η)的第一端、接收第一控制信號P或第二控制信號K的控制端及接收主參考信號ST (η)的第二端,其中第一輔助下拉單元360的晶體管Τ14的控制端接收第一控制信號P、第二輔助下拉單元370的晶體管Τ14的控制端接收第二控制信號K。晶體管Τ15具有電性連接至主柵極信號G (η)的第一端、電性連接至晶體管Τ14的控制端的控制端及電性連接至第二低電壓VSS2的第二端。晶體管Τ16具有接收主參考信號ST(η)的第一端、電性連接晶體管Τ14的控制端的控制端及電性連接至第一低電壓VSSl的第二端。下拉單元380包括晶體管Τ17及Τ18。晶體管Τ17具有電性連接驅(qū)動電壓Q (η)的第一端、接收主參考信號ST(n+4)的控制端及電性連接至第二低電壓VSS2的第二端。晶體管T18具有電性連接主柵極信號G (η)的第一端、電性連接晶體管Τ17的控制端的控制端及電性連接至第二低電壓VSS2的第二端。在本實(shí)施例中,第一低電壓VSSl以及第二低電壓VSS2的電壓準(zhǔn)位低于接地電位,并且可設(shè)定第一低電壓VSSl不大于第二低電壓VSS2,例如是第二低電壓VSS2等于第一低電壓VSSl或者是第二低電壓VSS2大于第一低電壓VSS1,以降低晶體管Τ15、Τ17及Τ18為不導(dǎo)通時的漏電流。圖3Β為依據(jù)本發(fā)明一實(shí)施例的第二移位暫存器的電路示意圖。在本實(shí)施例中,第二移位暫存器300b為虛擬第二移位暫存器211 216及第二移位暫存器(如231 233)的電路結(jié)構(gòu),其相似于第一移位暫存器300a,然而第一移位暫存器300a所標(biāo)示的主參考信號ST(n-5)、主參考信號ST(n-4)、主參考信號ST(n-2)、主參考信號ST(η-1)、主參考信號ST (η)、主參考信號ST (n+4)及主柵極信號G (η)則對應(yīng)地更換為次參考信號SST (η_5)、次參考信號SST (n-4)、次參考信號SST (n-2)、次參考信號SST (n_l)、次參考信號SST (η)、次參考信號SST (n+4)及次柵極信號S (η)。圖4Α及圖4Β為依據(jù)本發(fā)明一實(shí)施例的顯示裝置于畫面更新率為60Hz的驅(qū)動波形示意圖。請參照圖3Α、圖3Β、圖4Α及圖4Β,以主柵極信號為例,當(dāng)像素進(jìn)行充電時,在本實(shí)施例中,這些第一移位暫存器(如221 223)為依據(jù)對應(yīng)的時序信號HCl HC6輸出對應(yīng)的主參考信號(如ST (n-5) ST (n+4))及主柵極信號(如Gl G3)。并且,在畫面更新率為60Hz (對應(yīng)第一頻率),設(shè)定時序信號HCl HC6的致能期間互不重疊,以致于本實(shí)施例的這些第一移位暫存器(如221 223)所輸出的多個主參考信號(如ST (n-5) ST(n+4))的致能期間互不重疊且以及所輸出的主柵極信號(如Gl G3)的致能期間互不重疊。請參照圖3A及圖4A,當(dāng)主參考信號ST(n_5)為致能時,晶體管T3會導(dǎo)通;當(dāng)主參考信號ST (n-4)為致能時,晶體管Tl會導(dǎo)通。然而,由于主參考信號ST (n-5) ST(n_2)互不重疊,因此在主參考信號ST (n-1)致能前,晶體管T1-T6不會拉抬驅(qū)動電壓Q (η)。在主參考信號ST (η-I)致能時,晶體管T7導(dǎo)通,而致能的主參考信號ST (η-I)會對電容Cl進(jìn)行充電,進(jìn)而拉抬驅(qū)動電壓Q (η),并且在驅(qū)動電壓Q (η)大于晶體管Τ8及T9的臨界電壓時,晶體管Τ8及T9會導(dǎo)通。接著,在晶體管Τ8及T9的第一端所接收的時序信號HCi致能時,晶體管Τ8的第二端會輸出致能的主柵極信號G(n),晶體管T9的第二端會輸出致能的主參考信號ST(η)。此時,由于電容Cl的跨壓的緣故,驅(qū)動電壓Q(n)會被抬得更高,以致于第一控制單元340及第二控制單元350無法致能第一控制信號P及第二控制信號K。因此,致能的主柵極信號 G (η)、致能的主參考信號ST (η)及驅(qū)動電壓Q (η)不會被第一輔助下拉單元360及第二輔助下拉單元370拉低其電壓準(zhǔn)位。在晶體管Τ8及T9的第一端所接收的時序信號HCi禁能時,第一控制單元340及第二控制單元350分別依據(jù)第一低頻信號LCl、第二低頻信號LC2對應(yīng)地致能第一控制信號P及第二控制信號K。在此,假設(shè)第一低頻信號LC1、第二低頻信號LC2互為反相信號,則第一控制信號P及第二控制信號K的其中之一會致能,主柵極信號G (η)、主參考信號ST (η)及驅(qū)動電壓Q(n)會被第一輔助下拉單元360或第二輔助下拉單元370拉低其電壓準(zhǔn)位。在主參考信號ST (n+4)致能時,下拉單元380會導(dǎo)通而拉低驅(qū)動電壓Q (η)及主柵極信號G (η)的電壓準(zhǔn)位;并且,晶體管Τ5會導(dǎo)通以拉低晶體管Τ6的控制端的電壓準(zhǔn)位。在本實(shí)施例中,第二移位暫存器(如231 233)的運(yùn)作相似于第一移位暫存器(如221 223),亦即次參考信號SST (n-5) SST (n+4)的致能期間為互不重疊,以致于虛擬次柵極信號DSl DS6及次柵極信號(如SI S3)互不重疊。依據(jù)圖4B所示,每一主柵極信號(如Gl G3)不重疊于對應(yīng)的次柵極信號(如SI S3),并且每一主柵極信號(如Gl G3)先于對應(yīng)的次柵極信號(如SI S3)。而每一主柵極信號(如Gl G3)致能期間大致會先于對應(yīng)的次柵極信號(如SI S3) 6級,例如主柵極信號Gl的致能期間約與虛擬次柵極信號DSl重疊,虛擬參考信號DSTl等同于次參考信號SST (1-6)。依據(jù)上述,在某些實(shí)施例中,晶體管T17的控制端所接收的主參考信號ST(n+4)可以次參考信號SST(n-2)替代,但本發(fā)明實(shí)施例不以此為限。在本發(fā)明的實(shí)施例中,第一移位暫存器(如221 223)可能沒有先前的主參考信號ST可以參照,此時可參照起始信號STV而運(yùn)作。依據(jù)上述,為了電路運(yùn)作的需求,當(dāng)畫面更新率為60HZ時,除了使時序信號HCl HC6的致能期間互不重疊,更使起始信號STV的下降緣與時序信號HCl的下降緣同步。圖5A及圖5B為依據(jù)本發(fā)明一實(shí)施例的顯示裝置于畫面更新率為120Hz的驅(qū)動波形示意圖。請參照圖3A、圖3B、圖5A及圖5B,在本實(shí)施例中,以六個時序信號(HCl HC6)為例,每一時序信號(如HCl HC6)的致能期間的前半部分與前一時序信號(如HCl HC6)的致能期間重疊,每一時序信號(如HCl HC6)的致能期間的后半部與下一時序信號(如HCl HC6)的致能重疊。例如,時序信號HC2的致能期間的前半部分與時序信號HCl的致能期間重疊,時序信號HC2的致能期間的后半部與時序信號HC3的致能期間重疊。 依據(jù)上述,在畫面更新率為120Hz (對應(yīng)第二頻率),本實(shí)施例的這些第一移位暫存器(如221 223)所輸出的多個主參考信號(如ST(n-5) ST(n+4))的致能期間會相互重疊且以及所輸出的主柵極信號(如Gl G3)的致能期間會相互重疊。請參照圖3A及圖5A,當(dāng)主參考信號ST (n-5)為致能時,晶體管T3會導(dǎo)通。當(dāng)主參考信號ST (n-4)為致能時,晶體管Tl會導(dǎo)通,并且致能的主參考信號ST (n-4)會通過導(dǎo)通的晶體管T3拉抬晶體管T6的控制端的電壓準(zhǔn)位,以致于晶體管T6會導(dǎo)通;當(dāng)主參考信號ST(n-2)為致能時,致能的主參考信號ST(n-2)可通過仍為導(dǎo)通的晶體管T6拉抬驅(qū)動電壓Q(η);當(dāng)主參考信號ST(η-I)為致能時,晶體管T6的控制端的電壓準(zhǔn)位會通過導(dǎo)通的晶體管T4而下拉,但致能的主參考信號ST (η-I)會通過導(dǎo)通的晶體管T7而拉抬驅(qū)動電壓Q (η),并且在驅(qū)動電壓Q(n)大于晶體管T8及T9的臨界電壓時,晶體管T8及T9會導(dǎo)通。接著,在晶體管T8及T9的第一端所接收的時序信號HCi致能時,晶體管T8的第二端會輸出致能的主柵極信號G(n),晶體管T9的第二端會輸出致能的主參考信號ST(η)。此時,由于電容Cl的跨壓的緣故,驅(qū)動電壓Q(n)會被抬得更高,以致于第一控制單元340及第二控制單元350無法致能第一控制信號P及第二控制信號K。因此,致能的主柵極信號G (η)、致能的主參考信號ST (η)及驅(qū)動電壓Q (η)不會被第一輔助下拉單元360及第二輔助下拉單元370拉低其電壓準(zhǔn)位。在晶體管Τ8及T9的第一端所接收的時序信號HCi禁能時,第一控制單元340及第二控制單元350分別依據(jù)第一低頻信號LCl、第二低頻信號LC2對應(yīng)地致能第一控制信號P及第二控制信號K。在此,假設(shè)第一低頻信號LC1、第二低頻信號LC2互為反相信號,則第一控制信號P及第二控制信號K的其中之一會致能,主柵極信號G (η)、主參考信號ST (η)及驅(qū)動電壓Q(n)會被第一輔助下拉單元360或第二輔助下拉單元370拉低其電壓準(zhǔn)位。在主參考信號ST (n+4)致能時,下拉單元380會導(dǎo)通而拉低驅(qū)動電壓Q (η)及主柵極信號G (η)的電壓準(zhǔn)位;并且,晶體管Τ5會導(dǎo)通以拉低晶體管Τ6的控制端的電壓準(zhǔn)位。在本實(shí)施例中,第二移位暫存器(如231 233)的運(yùn)作仍相似于第一移位暫存器(如221 223),亦即次參考信號SST (n-5) SST (n+4)的致能期間為相互重疊,以致于虛擬次柵極信號DSl DS6及次柵極信號(如SI S3)相互重疊。依據(jù)圖5B所示,每一主柵極信號(如Gl G3)不重疊于對應(yīng)的次柵極信號(如SI S3),并且每一主柵極信號(如Gl G3)先于對應(yīng)的次柵極信號(如SI S3)。而由于本實(shí)施例以六個時序信號(如HCl HC6)循環(huán)為例,因此每一主柵極信號(如Gl G3)致能期間大致會先于對應(yīng)的次柵極信號(如SI S3) 6級,例如主柵極信號Gl的致能期間約與虛擬次柵極信號DSl的致能期間重疊。依據(jù)上述,在某些實(shí)施例中,晶體管T17的控制端所接收的主參考信號ST(n+4)可以次參考信號SST(n-2)替代,但本發(fā)明實(shí)施例不以此為限。在本發(fā)明的實(shí)施例中,第一移位暫存器(如221 223)可能沒有先前的主參考信號ST可以參照,此時可參照起始信號STV而運(yùn)作。依據(jù)上述,為了電路運(yùn)作的需求,當(dāng)畫面更新率為120Hz時,除了使時序信號HCl HC6的致能期間相互重疊,更使起始信號STV的下降緣晚于時序信號HCl的上升緣。圖6A及圖6B為依據(jù)本發(fā)明一實(shí)施例的顯示裝置于畫面更新率不小于120Hz,且可適用于立體影像顯示的驅(qū)動波形示意圖。請參照圖3A、圖3B、圖6A及圖6B,在本實(shí)施例中,每一奇數(shù)時序信號(如HCI、HC3及HC5)的致能期間與下一偶數(shù)時序信號(如HC2、HC4及HC6)的致能期間全部重疊,并且每一奇數(shù)時序信號(如HCI、HC3及HC5)的致能期間的前半部分與前一奇數(shù)時序信號(如HC1、HC3及HC5)的致能期間重疊,每一奇數(shù)時序信號(如HC1、HC3及HC5)的致能期間的后半部與下一奇數(shù)時序信號(如HC1、HC3及HC5)的致能期間重疊。例如,時序信號HC3的致能期間的前半部分與時序信號HCl的致能期間重疊,時序信號HC3的致能期間的后半部與時序信號HC5的致能期間重疊。依據(jù)上述,在畫面更新率為不小于120Hz (對應(yīng)第二頻率),本實(shí)施例的這些第一移位暫存器(如221 223)所輸出的多個主參考信號(如ST(n-5) ST(n+4))的致能期間會兩兩 重疊且每一奇數(shù)主參考信號與前后相鄰的奇數(shù)主參考信號相互重疊,以及所輸出的主柵極信號(如Gl G3)的致能期間會兩兩重疊且每一奇數(shù)主柵極信號與前后相鄰的奇數(shù)主柵極信號相互重疊。請參照圖3A及圖6A,當(dāng)主參考信號ST(n-5)及ST(n_4)為致能時,晶體管Tl及T3會導(dǎo)通,并且致能的主參考信號ST (n-4)會通過導(dǎo)通的晶體管T3拉抬晶體管T6的控制端的電壓準(zhǔn)位,以致于晶體管T6會導(dǎo)通;當(dāng)主參考信號ST (n-2)為致能時,晶體管T2會導(dǎo)通,以致于致能的主參考信號ST (n-4)會通過導(dǎo)通的晶體管T2及T3持續(xù)拉抬晶體管T6的控制端的電壓準(zhǔn)位,而致能的主參考信號ST(n-2)會通過導(dǎo)通的晶體管T6拉抬驅(qū)動電壓Q (η),并且在驅(qū)動電壓Q (η)大于晶體管Τ8及T9的臨界電壓時,晶體管Τ8及T9會導(dǎo)通。當(dāng)主參考信號ST(n-l)為致能時,晶體管T6的控制端的電壓準(zhǔn)位會通過導(dǎo)通的晶體管T4而下拉,但致能的主參考信號ST(η-I)會通過導(dǎo)通的晶體管T7持續(xù)拉抬驅(qū)動電壓Q(η),并且假設(shè)此時晶體管Τ8及T9的第一端所接收的時序信號HCi致能,以致于晶體管Τ8的第二端會輸出致能的主柵極信號G(n),晶體管T9的第二端會輸出致能的主參考信號ST (η)。此時,由于電容Cl的跨壓的緣故,驅(qū)動電壓Q (η)會被抬得更高,以致于第一控制單元340及第二控制單元350無法致能第一控制信號P及第二控制信號K。因此,致能的主柵極信號G (η)、致能的主參考信號ST (η)及驅(qū)動電壓Q (η)不會被第一輔助下拉單元360及第二輔助下拉單元370拉低其電壓準(zhǔn)位。在晶體管Τ8及T9的第一端所接收的時序信號HCi禁能時,第一控制單元340及第二控制單元350分別依據(jù)第一低頻信號LCl、第二低頻信號LC2對應(yīng)地致能第一控制信號P及第二控制信號K。在此,假設(shè)第一低頻信號LC1、第二低頻信號LC2互為反相信號,則第一控制信號P及第二控制信號K的其中之一會致能,主柵極信號G (η)、主參考信號ST (η)及驅(qū)動電壓Q(n)會被第一輔助下拉單元360或第二輔助下拉單元370拉低其電壓準(zhǔn)位。在主參考信號ST (n+4)致能時,下拉單元380會導(dǎo)通而拉低驅(qū)動電壓Q (η)及主柵極信號G (η)的電壓準(zhǔn)位;并且,晶體管Τ5會導(dǎo)通以拉低晶體管Τ6的控制端的電壓準(zhǔn)位。在本實(shí)施例中,第二移位暫存器(如231 233)的運(yùn)作為相似于第一移位暫存器(如221 223),亦即次參考信號SST (n-5) SST (n+4)的致能期間會兩兩重疊且每一奇數(shù)次參考信號與前后相鄰的奇數(shù)次參考信號相互重疊,以致于虛擬次柵極信號DSl DS6及次柵極信號(如SI S3)的致能期間會兩兩重疊且每一奇數(shù)虛擬次柵極信號或每一奇數(shù)次柵極信號與前后相鄰的奇數(shù)虛擬次柵極信號或奇數(shù)次柵極信號相互重疊。依據(jù)圖6B所示,每一主柵極信號(如Gl G3)不重疊于對應(yīng)的次柵極信號(如SI S3),并且每一主柵極信號(如Gl G3)先于對應(yīng)的次柵極信號(如SI S3)。而每一主柵極信號(如Gl G3)致能期間大致會先于對應(yīng)的次柵極信號(如SI S3) 6級,例如主柵極信號Gl的致能期間約與虛擬次柵極信號DSl的致能期間重疊。依據(jù)上述,在某些實(shí)施例中,晶體管Τ17的控制端所接收的主參考信號ST(n+4)可以次參考信號SST(n-2)替代,但本發(fā)明實(shí)施例不以此為限。在本發(fā)明的實(shí)施例中,第一移位暫存器(如221 223)可能沒有先前的主參考信號ST可以參照,此時可參照起始信號STV而運(yùn)作。依據(jù)上述,為了電路運(yùn)作的需求,當(dāng)畫面更新率不小于120HZ時,除了使時序信號HCl HC6兩兩重疊且每一奇數(shù)時序信號(如HCl、HC3、HC5)與前后相鄰的奇數(shù)時序信號(如HCl、HC3、HC5)相互重疊,更使起始信號STV的下降緣與時序信號HCl的上升緣同步。依據(jù)上述圖I、圖2、圖3A、圖3B、圖4A、圖4B、圖5A、圖5B、圖6A及圖6B所述,時
序控制器Iio依據(jù)顯示裝置100之一畫面更新率決定像素陣列123的驅(qū)動方式,并據(jù)此調(diào) 整起始信號STV與時序信號HCl HC6的致能期間與重疊關(guān)系。藉此,可調(diào)整主柵極信號(如Gl G3)的致能期間與重疊關(guān)系,以及調(diào)整虛擬次柵極信號DSl DS6及次柵極信號(如SI S3)的致能期間與重疊關(guān)系,因此可增加?xùn)艠O驅(qū)動電路121的通用性。并且,上述實(shí)施例中,不論驅(qū)動方式為何,驅(qū)動電壓Q(n)皆有足夠的時間來拉抬,亦即電容Cl有足夠的充電時間,以致于驅(qū)動電壓Q (η)可具有較高的電壓準(zhǔn)位,亦即電容Cl可具有較高的跨壓。藉此,用以輸出主柵極信號(如Gl G3)或次柵極信號(如SI S3)的晶體管Τ8的通道尺寸可利用較小通道尺寸的晶體管來實(shí)現(xiàn),以此可降低顯示面板120的邊框?qū)挾?。圖7為依據(jù)本發(fā)明一實(shí)施例的像素的電路示意圖。請參照圖I及圖7,在本實(shí)施例的像素設(shè)計包含兩個柵極信號分別執(zhí)行充電以及分享的功能,可用于解決色偏,達(dá)到良好的顯示效果,每一像素PXa包括晶體管Τ19 Τ21、第一儲存電容Cstl、第一液晶電容Clcl、第二儲存電容Cst2、第二液晶電容Clc2、電容Ca及Cb。晶體管T19具有電性連接至對應(yīng)的數(shù)據(jù)線133的第一端、電性連接至對應(yīng)的第一柵極線131的控制端及第二端。第一儲存電容Cstl電性連接于晶體管T19的第二端與共電壓端Vcom之間。第一液晶電容Clcl電性連接于晶體管T19的第二端與共電壓端Vcom之間。電容Ca及Cb電性串聯(lián)于晶體管T19的第二端與共電壓端Vcom之間。晶體管T20具有電性連接至對應(yīng)的數(shù)據(jù)線133的第一端、電性連接至對應(yīng)的第一柵極線131的控制端及第二端。第二儲存電容Cst2電性連接于晶體管T20的第二端與共電壓端Vcom之間。第二液晶電容Clc2電性連接于晶體管T20的第二端與共電壓端Vcom之間。晶體管T21具有電性連接晶體管T20的第二端的第一端、電性連接至對應(yīng)的第二柵極線135的控制端及電性連接電容Ca與Cb之間的第二端。圖8為依據(jù)本發(fā)明一實(shí)施例的顯示裝置的柵極信號產(chǎn)生方法的流程圖。請參照圖8,在本實(shí)施例中,顯示裝置包括一像素陣列、一時序控制器及一柵極驅(qū)動電路。顯示裝置的柵極信號產(chǎn)生方法包括下列步驟。時序控制器用以提供一起始信號以及多個時序信號(步驟S810)。時序控制器依據(jù)顯示裝置之一畫面更新率調(diào)整起始信號的致能期間,并且調(diào)整這些時序信號的致能期間及重疊關(guān)系(步驟S820)。柵極驅(qū)動電路依據(jù)這些時序信號提供多個主柵極信號以及多個次柵極信號至該像素陣列(步驟S830)。其中,上述步驟的說明順序?yàn)橛靡哉f明,本發(fā)明實(shí)施例不以此為限。并且,上述步驟的細(xì)節(jié)可參照上述圖I、圖2、圖3A、圖3B、圖4A、圖4B、圖5A、圖5B、圖6A及圖6B實(shí)施例所述,在此則不再贅述。綜上所述,本發(fā)明實(shí)施例的顯示裝置及其柵極信號產(chǎn)生方法,時序控制器依據(jù)顯示裝置的一畫面更新率調(diào)整起始信號與這些時序信號的致能期間與重疊關(guān)系。藉此,可調(diào)整主柵極信號的致能期間與重疊關(guān)系,以及調(diào)整虛擬次柵極信號及次柵極信號的致能期間與重疊關(guān)系,因此可增加?xùn)艠O驅(qū)動電路的通用性。并且,驅(qū)動電壓有足夠的時間來拉抬,以致于驅(qū)動電壓可具有較高的電壓準(zhǔn)位。藉此,用以輸出主柵極信號或次柵極信號的晶體管的通道寬度可縮小,以此可降低顯示面板的邊框?qū)挾?。雖然本發(fā)明已以實(shí)施例揭露如上,然其并非用以限定本發(fā)明,任何所屬技術(shù)領(lǐng)域中具有通常知識者,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作些許的更動與潤飾,故本發(fā)明的保護(hù)范圍當(dāng)視后附的申請專利范圍所界定者為準(zhǔn)?!?br>
權(quán)利要求
1.一種顯示裝置,包括 一時序控制單元,用以提供多個時序信號,并依據(jù)該顯示裝置的一畫面更新率調(diào)整所述時序信號在時序上的重疊關(guān)系; 一顯示面板,包括 一像素陣列,具有多個像素單元;以及 一柵極驅(qū)動電路,電性連接該時序控制器及該像素陣列,包括多個移位暫存電路,其中第N級移位暫存電路包括 一第一移位暫存器,用以產(chǎn)生一第N級主柵極信號;以及 一第二移位暫存器,用以產(chǎn)生一第N級次柵極信號, 其中N為自然數(shù)。
2.根據(jù)權(quán)利要求I所述的顯示裝置,其特征在于,該第一移位暫存器以及該第二移位暫存器分別包括 一上拉單元,依據(jù)第N-I個參考信號、第N-2個參考信號、第N-4個參考信號、第N-5個參考信號及第N+4個參考信號抬升一驅(qū)動電壓; 一驅(qū)動單兀,接收一第一時序信號,依據(jù)該驅(qū)動電壓及該第一時序信號輸出該第N級的主柵極信號或次柵極信號; 一輔助驅(qū)動單元,接收該第一時序信號,用以依據(jù)該驅(qū)動電壓及該第一時序信號輸出一第N級參考信號; 一第一控制單元,接收且依據(jù)一第一低頻信號產(chǎn)生一第一控制信號; 一第二控制單元,接收且依據(jù)一第二低頻信號產(chǎn)生一第二控制信號; 一第一輔助下拉單元,電性連接至一第一低電壓、一第二低電壓及該第一控制信號,依據(jù)該第一控制信號下拉該第N級參考信號及該第N級的主柵極信號或次柵極信號; 一第二輔助下拉單元,電性連接至該第一低電壓、該第二低電壓及該第二控制信號,依據(jù)該第二控制信號下拉該第N級參考信號及該第N級的主柵極信號或次柵極信號;以及一下拉單元,接收該第二低電壓及該第N+4個參考信號,且依據(jù)該第N+4個參考信號下拉該驅(qū)動電壓及該第N級的主柵極信號或次柵極信號。
3.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該上拉單元包括 一第一晶體管,具有一第一端接收該第N-2級參考信號,一控制端接收該第N-4級參考信號,以及一第二端; 一第二晶體管,具有一第一端接收該第N-4級參考信號,一控制端電性連接該第一晶體管的該第二端,以及一第二端; 一第三晶體管,具有一第一端接收該第N-4級參考信號,一控制端接收該第N-5級參考信號,以及一第二端電性連接該第二晶體管的該第二端; 一第四晶體管,具有一第一端接收該第N-4級參考信號,一控制端接收該第N-I級參考信號,以及一第二端電性連接該第二晶體管的該第二端; 一第五晶體管,具有一第一端接收該第N-4級參考信號,一控制端接收該第N+4級參考信號,以及一第二端電性連接該第二晶體管的該第二端; 一第六晶體管,具有一第一端接收該第N-2級參考信號,一控制端電性連接該第二晶體管的該第二端,以及一第二端輸出該驅(qū)動電壓;以及一第七晶體管,具有一第一端接收該第N-I級參考信號,一控制端電性連接該第七晶體管的該第一端,以及一第二端電性連接該第六晶體管的該第二端。
4.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該驅(qū)動單元包括 一第八晶體管,具有一第一端接收該第一時序信號,一控制端接收該驅(qū)動電壓,以及一第二端輸出該第N級主柵極信號或次柵極信號。
5.根據(jù)權(quán)利要求4所述的顯示裝置,其特征在于,該驅(qū)動單元更包括 一電容,電性連接于該第八晶體管的該控制端與該第八晶體管的該第二端之間。
6.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該輔助驅(qū)動單元包括 一第九晶體管,具有一第一端接收該第一時序信號,一控制端接收該驅(qū)動電壓,以及一第二端輸出該第N級參考信號。
7.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該第一控制單元及該第二控制單元分別包括 一第十晶體管,具有一第一端接收該第一低頻信號或該第二低頻信號,一控制端電性連接該第十晶體管的該第一端,以及一第二端; 一第十一晶體管,具有一第一端電性連接該第十晶體管的第二端,一控制端接收該驅(qū)動電壓,以及一第二端電性連接至該第一低電壓; 一第十二晶體管,具有一第一端電性連接該第十晶體管的該第一端,一控制端電性連接該第十晶體管的該第二端,以及一第二端用以輸出該第一控制信號或該第二控制信號;以及 一第十三晶體管,具有一第一端電性連接該第十二晶體管的第二端,一控制端電性連接該第十一晶體管的控制端,以及一第二端電性連接至該第一低電壓。
8.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該第一輔助下拉單元及該第二輔助下拉單元分別包括 一第十四晶體管,具有一第一端電性連接至該驅(qū)動電壓,一控制端用以接收該第一控制信號或該第二控制信號,以及一第二端接收該第N級參考信號; 一第十五晶體管,具有一第一端電性連接至該第N級主柵極信號或次柵極信號,一控制端電性連接至該第十四晶體管的該控制端,以及一第二端電性連接至該第二低電壓;以及 一第十六晶體管,具有一第一端接收該第N級參考信號,一控制端電性連接該第十四晶體管的該控制端,以及一第二端電性連接至該第一低電壓。
9.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該下拉單元包括 一第十七晶體管,具有一第一端電性連接該驅(qū)動電壓,一控制端接收該第N+4級參考信號,以及一第二端電性連接至該第二低電壓;以及 一第十八晶體管,具有一第一端接收該第N級主柵極信號或次柵極信號,一控制端電性連接該第十七晶體管的該控制端,以及一第二端電性連接至該第二低電壓。
10.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,該第一低電壓不大于該第二低電壓。
11.根據(jù)權(quán)利要求I所述的顯示裝置,其特征在于,該柵極驅(qū)動電路更包括 多個虛擬第二移位暫存器,分別接收所述時序信號的其中之一,用以產(chǎn)生多個虛擬次柵極信號。
12.根據(jù)權(quán)利要求I所述的顯示裝置,其特征在于,該顯示面板更包括 一數(shù)據(jù)線,用以接收對應(yīng)的像素電壓; 一第一柵極線,用以接收對應(yīng)的主柵極信號;以及 一第二柵極線,用以接收對應(yīng)的次柵極信號。
13.根據(jù)權(quán)利要求12所述的顯示裝置,其特征在于,每一所述像素單元包括 一第十九晶體管,具有一第一端電性連接至該數(shù)據(jù)線,一控制端電性連接至該第一柵極線,以及一第二端; 一第一儲存電容,電性連接于該第十九晶體管的第二端與一共電壓端之間; 一第一液晶電容,電性連接于該第十九晶體管的第二端與該共電壓端之間; 一第一電容及一第二電容,電性串聯(lián)于該第十九晶體管的第二端與該共電壓端之間;一第二十晶體管,具有一第一端電性連接至該數(shù)據(jù)線,一控制端電性連接至該第一柵極線,以及一第二端; 一第二儲存電容,電性連接于該第二十晶體管的第二端與該共電壓端之間; 一第二液晶電容,電性連接于該第二十晶體管的第二端與該共電壓端之間;以及一第二十一晶體管,具有一第一端電性連接該第二十晶體管的該第二端,一控制端電性連接至該第二柵極線,以及一第二端電性連接該第一電容與該第二電容之間。
14.一種顯示裝置的柵極信號產(chǎn)生方法,包括 提供一起始信號以及多個時序信號; 依據(jù)該顯示裝置之一畫面更新率調(diào)整所述起始信號的致能期間,并且調(diào)整所述時序信號的致能期間及重疊關(guān)系;以及 依據(jù)所述時序信號提供多個主柵極信號以及多個次柵極信號至一像素陣列。
15.根據(jù)權(quán)利要求14所述的顯示裝置的柵極信號產(chǎn)生方法,其特征在于,當(dāng)該畫面更新率為一第一頻率時,該起始信號的下降緣與所述時序信號中之一第一時序信號的下降緣同步,且所述時序信號的致能期間互不重疊。
16.根據(jù)權(quán)利要求14所述的顯示裝置的柵極信號產(chǎn)生方法,其特征在于,當(dāng)該畫面更新率為一第二頻率時,該起始信號的下降緣晚于所述時序信號中之一第一時序信號的上升緣,且每一所述時序信號的致能期間的前半部分與前一時序信號的致能期間重疊,每一所述時序信號的致能期間的后半部與下一時序信號的致能期間重疊。
17.根據(jù)權(quán)利要求14所述的顯示裝置的柵極信號產(chǎn)生方法,其特征在于,當(dāng)該畫面更新率不小于該第二頻率時,該起始信號的下降緣與所述時序信號中之一第一時序信號的上升緣同步,且所述時序信號中每一所述奇數(shù)時序信號的致能期間與所述時序信號中下一所述偶數(shù)時序信號的致能期間全部重疊,每一所述奇數(shù)時序信號的致能期間的前半部分與前一奇數(shù)時序信號的致能期間重疊,每一所述奇數(shù)時序信號的致能期間的后半部與下一奇數(shù)時序信號的致能期間重疊。
18.根據(jù)權(quán)利要求14所述的顯示裝置的柵極信號產(chǎn)生方法,其特征在于,更包括每一所述主柵極信號不重疊于對應(yīng)的該次柵極信號,且每一所述主柵極信號先于對應(yīng)的該次柵極信號輸出。
全文摘要
一種顯示裝置及其柵極信號產(chǎn)生方法。顯示裝置包括一時序控制器及一顯示面板。時序控制器用以提供多個時序信號。顯示面板包括一像素陣列及一柵極驅(qū)動電路。像素陣列具有多個像素。柵極驅(qū)動電路電性連接時序控制器及像素陣列,包括多個移位暫存電路。移位暫存電路包括一第一移位暫存器及一第二移位暫存器。第一移位暫存器用以產(chǎn)生一對應(yīng)的主柵極信號。第二移位暫存器用以產(chǎn)生對應(yīng)的次柵極信號。時序控制器依據(jù)顯示裝置之一畫面更新率調(diào)整這些時序信號的重疊關(guān)系。
文檔編號G09G3/36GK102945660SQ20121053016
公開日2013年2月27日 申請日期2012年12月11日 優(yōu)先權(quán)日2012年9月14日
發(fā)明者林雅婷, 楊欲忠, 劉俊欣, 林坤岳 申請人:友達(dá)光電股份有限公司