專利名稱:平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示裝置,具體而言,涉及一種平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置。
背景技術(shù):
通常,平板顯示器(FPD)是這樣一種顯示裝置,其中,通過接合兩塊基板(也就是, 前基板和后基板)而制造具有內(nèi)部空間的密封平板,并具有能夠在平板內(nèi)每個(gè)像素處發(fā)出 期望顏色的光以呈現(xiàn)圖像的結(jié)構(gòu)。關(guān)于這樣一種平板顯示器,眾所周知的有液晶顯示器(LCD)、等離子體顯示板、熒 光顯示管、電子發(fā)射顯示器、有機(jī)發(fā)光二極管顯示器等等。在下文中,將參考附圖描述現(xiàn)有技術(shù)平板顯示器的結(jié)構(gòu)和操作。圖1是示意性地示出了現(xiàn)有技術(shù)平板顯示器的方框圖。平板顯示器包括顯示單元 10、定時(shí)控制器20和信號(hào)處理器30。圖1中所示的信號(hào)處理器30起到將以有線或無線的方式從顯示器外部接收的數(shù) 據(jù)以及與該數(shù)據(jù)相關(guān)的命令提供給定時(shí)控制器20的作用。在這種情況下,信號(hào)處理器30 從定時(shí)控制器20接收與例如低電壓差分信號(hào)(LVDS)相應(yīng)的小信號(hào)。具體而言,為了減少 電磁干擾(EMI),普遍使用了諸如減少擺幅差分信號(hào)或mini-LVDS等小信號(hào)差分傳輸計(jì)劃。定時(shí)控制器20執(zhí)行控制顯示單元10的功能,例如,對(duì)顯示單元10 (也就是IXD平 板)輸出屏幕數(shù)據(jù)的功能或者控制顯示單元10的定時(shí)的功能。最近顯示器趨向于提供更 高分辨率的屏幕,這導(dǎo)致了輸入數(shù)據(jù)量的增加和時(shí)鐘信號(hào)頻率的增加。在這點(diǎn)上,從信號(hào)處 理器30提供至定時(shí)控制器20的輸入數(shù)據(jù)DATAIN的量很大。同時(shí),從信號(hào)處理器30提供 至定時(shí)控制器20的時(shí)鐘信號(hào)CLK1的頻率很高。然而,當(dāng)數(shù)據(jù)以高傳輸率傳輸時(shí),在用于將數(shù)據(jù)傳輸至定時(shí)控制器20和顯示單元 10的線路中可能顯著地產(chǎn)生EMI或無線電頻率干擾(RFI)。圖2是示意性地示出了圖1所示的定時(shí)控制器20的方框圖。定時(shí)控制器20包括 接收器22、擴(kuò)頻計(jì)時(shí)(SSC)單元24、數(shù)據(jù)處理器26、和SSC接口單元28。圖2所示的定時(shí)控制器20使用了 SSC單元24,以減少或消除EMI。如圖2所示, 接收器22從信號(hào)處理器30接收顯示使能(DE)信號(hào)、輸入數(shù)據(jù)DATAIN、和第一時(shí)鐘信號(hào) CLK1,并將接收到的信號(hào)和數(shù)據(jù)輸出至SSC接口單元28。數(shù)據(jù)處理器26包括組成定時(shí)控制 器20 (除了接收器22和SSC單元24之外)的大體結(jié)構(gòu)的部件。數(shù)據(jù)處理器26處理或產(chǎn) 生待傳輸至顯示單元10的定時(shí)信號(hào)和數(shù)據(jù),并通過輸出終端OUT將所處理或所產(chǎn)生的定時(shí) 信號(hào)和數(shù)據(jù)輸出至顯示單元10。SSC單元24調(diào)制第一時(shí)鐘信號(hào)CLK1,并輸出合成信號(hào),作為第二時(shí)鐘信號(hào)。就是 說,SSC單元24執(zhí)行接收第一時(shí)鐘信號(hào)CLK1從而產(chǎn)生第二時(shí)鐘信號(hào)CLK2的功能,以消除來自圖1所示的平板顯示器的EMI。第2002-0084488號(hào)韓國未審定的專利出版物(于2002 年11月9日出版)中的圖1(例如)示出了 SSC單元24的詳細(xì)結(jié)構(gòu)。如該出版物的圖1所 示,第一時(shí)鐘信號(hào)CLK1作為參考輸入被提供至第一分配器110。因此,將不再給出SSC單元 24的詳細(xì)描述。SSC接口單元28從第一時(shí)鐘信號(hào)CLK1接收第一時(shí)鐘信號(hào)CLK1,并從SSC 單元24接收第二時(shí)鐘信號(hào)CLK2,從而執(zhí)行使數(shù)據(jù)處理器26和SSC單元24同步的固有功 能。SSC接口單元28還將包含DE信號(hào)的輸入數(shù)據(jù)DATAIN輸出至數(shù)據(jù)處理器26。對(duì)于上述功能,SSC接口單元28通常將SRAM用作緩沖器。然而,在將SRAM用作 緩沖器的情況中,SSC接口單元28的結(jié)構(gòu)可能會(huì)很復(fù)雜。
發(fā)明內(nèi)容
因此,本發(fā)明集中在這樣一種平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置上,它充分排除了 由于現(xiàn)有技術(shù)的局限性和缺點(diǎn)造成的一個(gè)或多個(gè)問題。本發(fā)明的目的是提供平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置,所述擴(kuò)頻計(jì)時(shí)接口裝置能 夠在不使用SRAM的情況下,通過簡(jiǎn)單的結(jié)構(gòu)補(bǔ)償從裝置外部提供至定時(shí)控制器的第一時(shí) 鐘信號(hào)與從擴(kuò)頻計(jì)時(shí)(SSC)單元產(chǎn)生的第二時(shí)鐘信號(hào)之間的頻率差。本發(fā)明另外的優(yōu)點(diǎn)、目標(biāo)和特征將部分地在下面的描述中闡明,并且對(duì)于本領(lǐng)域 普通的技術(shù)人員來說通過察看下文而部分地顯而易見,或者可以從本發(fā)明的實(shí)踐中學(xué)習(xí)。 本發(fā)明的目標(biāo)和其他優(yōu)點(diǎn)可以通過在本文的書面說明書和權(quán)利要求以及附圖中特別指出 的結(jié)構(gòu)實(shí)現(xiàn)并獲得。為了實(shí)現(xiàn)這些目標(biāo)和其他優(yōu)點(diǎn)并且根據(jù)本發(fā)明的目的,如這里具體表現(xiàn)并廣泛描 述的,用于補(bǔ)償從外部提供給定時(shí)控制器的第一時(shí)鐘信號(hào)與從擴(kuò)頻計(jì)時(shí)單元產(chǎn)生的第二時(shí) 鐘信號(hào)之間的頻率差的平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置包括存儲(chǔ)單元,用于根據(jù)寫地址 以先入先出(FIFO)方式存儲(chǔ)待提供至平板顯示器的輸入數(shù)據(jù),并且根據(jù)讀出地址以FIFO 方式輸出所存儲(chǔ)的輸入數(shù)據(jù);第一計(jì)數(shù)器,用于響應(yīng)于顯示使能信號(hào)計(jì)算第一時(shí)鐘信號(hào),并 輸出計(jì)算的結(jié)果作為寫地址;用于延遲顯示使能信號(hào)的延遲單元;以及第二計(jì)數(shù)器,用于 響應(yīng)于延遲的顯示使能信號(hào)計(jì)算第二時(shí)鐘信號(hào),并輸出其計(jì)算的結(jié)果作為讀出地址??梢岳斫獾氖?,本發(fā)明前面的概述和下面的詳細(xì)描述均是示例性的、說明性的,旨 在對(duì)要求保護(hù)的本發(fā)明提供更多的說明。
被包含進(jìn)來以提供對(duì)本發(fā)明的進(jìn)一步理解且并入本說明書中構(gòu)成本說明書一部 分的附圖示出了本發(fā)明的實(shí)施例,并和說明一起用于闡述本發(fā)明的原理。在圖中圖1是示意性的示出了現(xiàn)有技術(shù)平板顯示器的方框圖;圖2是示意性的示出了圖1所示的定時(shí)控制器的方框圖;圖3是示出了根據(jù)本發(fā)明示范性實(shí)施例的平板顯示器的擴(kuò)頻計(jì)時(shí)(SSC)接口裝置 的方框圖;以及圖4是輸入至/輸出自圖3所示的單元的信號(hào)的波形圖。
具體實(shí)施例方式在下文中,將參考附圖描述根據(jù)本發(fā)明示范性實(shí)施例的平板顯示器的擴(kuò)頻計(jì)時(shí)接
口裝置。圖3是示出了根據(jù)本發(fā)明示范性實(shí)施例的平板顯示器的擴(kuò)頻計(jì)時(shí)(SSC)接口裝置 的方框圖。圖4是輸入至/輸出自圖3所示的單元的信號(hào)的波形圖。圖3中根據(jù)本發(fā)明示出的實(shí)施例的SSC接口裝置執(zhí)行與圖2所示的SSC接口裝置 一樣的功能。因此,根據(jù)本發(fā)明示出的實(shí)施例的SSC接口裝置的外圍結(jié)構(gòu)與圖1和圖2所 示的線路相同。圖3所示的平板顯示器的SSC接口裝置包括存儲(chǔ)單元50、第一和第二計(jì)數(shù)器42和 44、以及延遲單元40。根據(jù)本發(fā)明示出的實(shí)施例的SSC接口裝置以下述方式補(bǔ)償?shù)谝粫r(shí)鐘信號(hào)CLK1與 從SSC單元24產(chǎn)生的第二時(shí)鐘信號(hào)CLK2。如上面結(jié)合圖1和圖2提到的,第一時(shí)鐘信號(hào) CLK1從信號(hào)處理器30被提供至定時(shí)控制器20。第二時(shí)鐘信號(hào)CLK2從SSC單元24被提供 至SSC接口單元28。圖3所示的存儲(chǔ)單元50根據(jù)寫地址WA以先入先出(FIFO)方式存儲(chǔ)了輸入數(shù) 據(jù)DATAIN,并根據(jù)讀出地址RA以FIFO方式輸出所存儲(chǔ)的輸入數(shù)據(jù)DATAIN,作為輸出數(shù)據(jù) DATA0UT。在這種情況下,輸入數(shù)據(jù)DATAIN通過接收器22從信號(hào)處理器10被提供至圖3 所示的SSC接口裝置。詳細(xì)而言,可以利用n個(gè)FIFO單元52實(shí)現(xiàn)存儲(chǔ)單元50。這n個(gè)FIFO單元52中 的每一個(gè)連接至輸入數(shù)據(jù)DATAIN。輸入數(shù)據(jù)DATAIN存儲(chǔ)在由寫地址WA從這n個(gè)FIFO單 元52中指定的一個(gè)FIFO單元52中。存儲(chǔ)在由讀出地址RA從這n個(gè)FIFO單元52中指定 的FIFO單元52中的輸入數(shù)據(jù)DATAIN作為輸出數(shù)據(jù)DATA0UT被輸出。根據(jù)本發(fā)明的示范 性實(shí)施例,“n”的最大值可以由下面的式1表示[式1]
2D"匪=(n-r2)x五其中,“nmax”代表“n”的最大值,“D”代表包含在輸入數(shù)據(jù)DATAIN中的數(shù)據(jù)數(shù)量, “T1”代表第一時(shí)鐘信號(hào)CLK1的周期,“T2”代表第二時(shí)鐘信號(hào)CLK2的周期。參考式1,可以看出,每個(gè)FIFO單元52起到緩沖器的功能。在下文中,將描述產(chǎn)生寫地址WA和讀出地址RA的過程。第一計(jì)數(shù)器42響應(yīng)于顯示使能信號(hào)DE計(jì)算第一時(shí)鐘信號(hào)CLK1,并將計(jì)算的結(jié)果 作為寫地址WA輸出至存儲(chǔ)單元50。在這種情況下,顯示使能信號(hào)DE通過接收器22被提供 至圖3所示的SSC接口裝置。從信號(hào)處理器30提供至定時(shí)控制器20的輸入數(shù)據(jù)DATAIN被存儲(chǔ)在由產(chǎn)生于第 一計(jì)數(shù)器42的寫地址WA指定的FIFO單元52中。根據(jù)FIF052的特性,輸入數(shù)據(jù)DATAIN 按其輸入順序被順序地存儲(chǔ)。第一計(jì)數(shù)器42在沒有顯示使能信號(hào)DE的期間停止其計(jì)算操作。例如,參考圖4, 第一計(jì)數(shù)器42在顯示使能信號(hào)DE具有“高”邏輯級(jí)期間執(zhí)行其計(jì)算操作,而在沒有顯示使能信號(hào)DE的期間(也就是,顯示使能信號(hào)DE具有“低”邏輯級(jí)期間)停止計(jì)算操作。在包 括根據(jù)本發(fā)明的SSC接口裝置的平板顯示器的顯示單元10是液晶顯示板的情況下,依據(jù)在 顯示使能信號(hào)DE具有“高”邏輯級(jí)期間產(chǎn)生的寫地址WA而存儲(chǔ)在存儲(chǔ)單元50里的輸入數(shù) 據(jù)DATAIN對(duì)應(yīng)于用于液晶顯示板內(nèi)一條水平線的數(shù)據(jù)。當(dāng)顯示使能信號(hào)DE的邏輯級(jí)從“低”邏輯級(jí)向“高”邏輯級(jí)轉(zhuǎn)變時(shí),第一計(jì)數(shù)器44 的計(jì)算操作重新開始。從而,在這種狀態(tài)下,根據(jù)如上面所述的相同操作,用于下一條水平 線的數(shù)據(jù)可被存儲(chǔ)在存儲(chǔ)單元50中。同時(shí),延遲單元40延遲從信號(hào)處理器30接收的顯示使能信號(hào)DE。在這種情況下, 根據(jù)輸入數(shù)據(jù)DATAIN的數(shù)量和第一時(shí)鐘信號(hào)CLK1確定延遲時(shí)間。被延遲單元40延遲的 顯示使能信號(hào)DE的最大延遲時(shí)間可以由下面的式2表示式2rmax=(n-r2)x^其中“ t _”代表被延遲單元40延遲的顯示使能信號(hào)DE的最大延遲時(shí)間。第二計(jì)數(shù)器44響應(yīng)于被延遲單元40延遲的顯示使能信號(hào)計(jì)算第二時(shí)鐘信號(hào) CLK2,并且將計(jì)算的結(jié)果作為讀出地址RA輸出至存儲(chǔ)單元50。響應(yīng)于讀出地址RA,存儲(chǔ)在 存儲(chǔ)單元50中的數(shù)據(jù)作為輸出數(shù)據(jù)DATA0UT被輸出至數(shù)據(jù)處理器26。圖2中所示的數(shù)據(jù) 處理器26將圖3所示的輸出數(shù)據(jù)DATA0UT作為屏幕數(shù)據(jù)輸出至與SSC單元24同步的顯示 單元10。從而,屏幕數(shù)據(jù)以圖像的形式顯示在顯示單元10上。這樣,上述的延遲單元40和第二計(jì)數(shù)器44執(zhí)行產(chǎn)生讀出地址RA以確定存儲(chǔ)在存 儲(chǔ)單元50中的輸入數(shù)據(jù)DATAIN的訪問時(shí)間的功能。在某一段時(shí)間消逝后,根據(jù)讀出地址RA而從中讀出輸入數(shù)據(jù)DATAIN的存儲(chǔ)單元 50的區(qū)域被用作再次存儲(chǔ)新輸入數(shù)據(jù)DATAIN的區(qū)域。然后根據(jù)相應(yīng)的讀出地址RA,存儲(chǔ) 單元50從存儲(chǔ)有新數(shù)據(jù)的該區(qū)域中輸出新數(shù)據(jù),作為輸出數(shù)據(jù)DATA0UT。第一和第二時(shí)鐘信號(hào)CLK1和CLK2是不同步的。由于這個(gè)原因,響應(yīng)于第一時(shí)鐘信 號(hào)CLK1產(chǎn)生的寫地址WA和響應(yīng)于第二時(shí)鐘信號(hào)CLK2產(chǎn)生的讀出地址RA可能同時(shí)產(chǎn)生。 為了避免這種現(xiàn)象,延遲單元40延遲了顯示使能信號(hào)DE,并且第二計(jì)數(shù)器42響應(yīng)于延遲 的顯示使能信號(hào)工作,以產(chǎn)生讀出地址RA。因此,輸出數(shù)據(jù)DATA0UT可以與SSC單元24同 步。從而可以避免EMI。參考圖4,可理解根據(jù)顯示使能信號(hào)DE和第一時(shí)鐘信號(hào)CLK1產(chǎn)生寫地址WA的 過程;根據(jù)第二時(shí)鐘信號(hào)CLK2產(chǎn)生讀出地址RA的過程;以及將用于一條水平線的輸入數(shù) 據(jù)DATAIN存儲(chǔ)在存儲(chǔ)單元50中,并根據(jù)讀出地址RA從存儲(chǔ)單元50中讀出所存儲(chǔ)的數(shù)據(jù) 作為輸出數(shù)據(jù)DATA0UT的過程。如從上面的描述可明白的,因?yàn)楦鶕?jù)本發(fā)明的平板顯示器的SSC接口裝置使用 FIFO單元代替了 SRAM,因此可以簡(jiǎn)單地實(shí)施。對(duì)本領(lǐng)域技術(shù)人員來說是顯而易見的是,在不背離本發(fā)明的精神和范圍的前提 下,可以進(jìn)行各種修改和改變。從而,只要對(duì)本發(fā)明的修改和改變落在所附權(quán)利要求及其等 同物范圍內(nèi),本發(fā)明旨在覆蓋所述修改和改變。
權(quán)利要求
一種平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置,用于補(bǔ)償從外部提供至定時(shí)控制器的第一時(shí)鐘信號(hào)與從擴(kuò)頻計(jì)時(shí)單元產(chǎn)生的第二時(shí)鐘信號(hào)之間的頻率差,所述擴(kuò)頻計(jì)時(shí)接口裝置包括存儲(chǔ)單元,用于根據(jù)寫地址以先入先出(FIFO)方式存儲(chǔ)待提供至所述平板顯示器的輸入數(shù)據(jù),并根據(jù)讀出地址以FIFO方式輸出所存儲(chǔ)的輸入數(shù)據(jù);第一計(jì)數(shù)器,用于響應(yīng)于顯示使能信號(hào)計(jì)算所述第一時(shí)鐘信號(hào),并輸出計(jì)算的結(jié)果作為所述寫地址;延遲單元,用于延遲所述顯示使能信號(hào);以及第二計(jì)數(shù)器,用于響應(yīng)于所延遲的顯示使能信號(hào)計(jì)算所述第二時(shí)鐘信號(hào),并輸出所述第二計(jì)數(shù)器的計(jì)算結(jié)果作為所述讀出地址。
2.根據(jù)權(quán)利要求1所述的擴(kuò)頻計(jì)時(shí)接口裝置,其中,所述延遲單元將所述顯示使能信 號(hào)延遲一段時(shí)間,所述時(shí)間根據(jù)所述輸入數(shù)據(jù)的數(shù)量和所述第一時(shí)鐘信號(hào)確定。
3.根據(jù)權(quán)利要求2所述的擴(kuò)頻計(jì)時(shí)接口裝置,其中,被所述延遲單元延遲的所述顯示 使能信號(hào)的最大延遲時(shí)間由下式表示Tmax=(Tl-Tl)X^i其中,“ τ _ ”代表所述最大延遲時(shí)間,“ D ”代表所述輸入數(shù)據(jù)的數(shù)量,“ T1”代表所述第 一時(shí)鐘信號(hào)的周期,“Τ2”代表所述第二時(shí)鐘信號(hào)的周期。
4.根據(jù)權(quán)利要求1所述的擴(kuò)頻計(jì)時(shí)接口裝置,其中,所述存儲(chǔ)單元包括η個(gè)FIFO單元, 每個(gè)FIFO單元連接至所述輸入數(shù)據(jù),以便當(dāng)所述FIFO單元由所述寫地址指定時(shí)存儲(chǔ)所述 輸入數(shù)據(jù),以及當(dāng)所述FIFO單元由所述讀出地址指定時(shí)讀出所述輸入數(shù)據(jù)。
5.根據(jù)權(quán)利要求4所述的擴(kuò)頻計(jì)時(shí)接口裝置,其中,“η”的最大值由下式表示U(Tl-TT)J^其中,"Hfflax“代表“η”的所述最大值,“D”代表包含在所述輸入數(shù)據(jù)中的數(shù)據(jù)的數(shù)量, “Tl”代表所述第一時(shí)鐘信號(hào)的周期,“Τ2”代表所述第二時(shí)鐘信號(hào)的周期。
6.根據(jù)權(quán)利要求1所述的擴(kuò)頻計(jì)時(shí)接口裝置,其中,所述平板顯示器包括液晶顯示板。
7.根據(jù)權(quán)利要求6所述的擴(kuò)頻計(jì)時(shí)接口裝置,其中,根據(jù)響應(yīng)于所述顯示使能信號(hào)產(chǎn) 生的所述寫地址而存儲(chǔ)在所述存儲(chǔ)單元中的所述輸入數(shù)據(jù)對(duì)應(yīng)于用于待顯示在所述液晶 顯示板上的一條水平線的數(shù)據(jù)。
全文摘要
本發(fā)明公開了一種平板顯示器的擴(kuò)頻計(jì)時(shí)接口裝置,用于補(bǔ)償從外部提供至定時(shí)控制器的第一時(shí)鐘信號(hào)與從擴(kuò)頻計(jì)時(shí)單元產(chǎn)生的第二時(shí)鐘信號(hào)之間的頻率差。擴(kuò)頻計(jì)時(shí)接口裝置包括存儲(chǔ)單元,用于根據(jù)寫地址以先入先出(FIFO)方式存儲(chǔ)待提供至平板顯示器的輸入數(shù)據(jù),并根據(jù)讀出地址以FIFO方式輸出所存儲(chǔ)的輸入數(shù)據(jù);第一計(jì)數(shù)器,用于響應(yīng)于顯示使能信號(hào)計(jì)算第一時(shí)鐘信號(hào),并輸出計(jì)算的結(jié)果作為寫地址;延遲單元,用于延遲顯示使能信號(hào);以及第二計(jì)數(shù)器,用于響應(yīng)于所延遲的顯示使能信號(hào)計(jì)算第二時(shí)鐘信號(hào),并輸出第二計(jì)數(shù)器的計(jì)算結(jié)果作為讀出地址。因?yàn)閿U(kuò)頻計(jì)時(shí)接口裝置使用FIFO單元代替了SRAM,因此可以簡(jiǎn)單地實(shí)施。
文檔編號(hào)G09G3/20GK101877200SQ20091021554
公開日2010年11月3日 申請(qǐng)日期2009年12月28日 優(yōu)先權(quán)日2008年12月29日
發(fā)明者蔡宗錫 申請(qǐng)人:東部高科股份有限公司