專(zhuān)利名稱(chēng):嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種開(kāi)展微機(jī)原理與應(yīng)用實(shí)驗(yàn)教學(xué)的實(shí)驗(yàn)平臺(tái),尤其是一種通用的穩(wěn)定的可擴(kuò)展的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱。
背景技術(shù):
《微機(jī)原理與應(yīng)用》是高等院校針對(duì)電子工程、通信工程、計(jì)算機(jī)、自動(dòng)控制等專(zhuān)業(yè)而開(kāi)設(shè)的一門(mén)重要的專(zhuān)業(yè)基礎(chǔ)課程,它需要相應(yīng)的實(shí)驗(yàn)平臺(tái)來(lái)配合理論教學(xué)。目前國(guó)內(nèi)的高等院校一般采用如下兩種模式來(lái)開(kāi)展實(shí)驗(yàn)教學(xué)一種模式是在通用的PC(目前英特爾Intel的微處理器向下兼容8086/8088微處理器)上安裝MASM、LINK和DEBUG等編譯、調(diào)試軟件,通過(guò)連接線(xiàn)將通用PC的ISA接口連接到實(shí)驗(yàn)平臺(tái)上,在DOS操作系統(tǒng)下,進(jìn)行相應(yīng)的軟硬件的實(shí)驗(yàn)操作;另一種模式是采用Intel的8051單片機(jī)來(lái)代替Intel的8086/8088微處理器,以8051單片機(jī)為核心設(shè)計(jì)相應(yīng)的外圍實(shí)驗(yàn)電路,利用通用的PC,通過(guò)8051仿真器或8051單片機(jī)來(lái)完成軟硬件實(shí)驗(yàn)。
以第一種模式開(kāi)展微機(jī)原理與應(yīng)用實(shí)驗(yàn)時(shí),為了將PC的處理器與實(shí)驗(yàn)平臺(tái)相連接,通常需要一組1~2米長(zhǎng)的連接線(xiàn),連接線(xiàn)的過(guò)長(zhǎng)對(duì)實(shí)驗(yàn)操作帶來(lái)了額外的噪聲信號(hào)干擾,從而降低了實(shí)驗(yàn)平臺(tái)的可靠性。另外,由于PC的處理器直接與外設(shè)相連,如果實(shí)驗(yàn)操作不當(dāng),將會(huì)使得PC出現(xiàn)死機(jī)的狀況,從而也影響了實(shí)驗(yàn)平臺(tái)的穩(wěn)定性。以第二種模式來(lái)開(kāi)展微機(jī)原理與應(yīng)用實(shí)驗(yàn),從某種程度上來(lái)說(shuō),克服了第一種模式所存在的問(wèn)題,但是由于Intel的8051單片機(jī)和8086/8088微處理器在總線(xiàn)結(jié)構(gòu)、功能、接口上存在一定的差異,因此使得某些有關(guān)微機(jī)原理與應(yīng)用的理論知識(shí)無(wú)法在該模式的實(shí)驗(yàn)平臺(tái)上得到實(shí)踐。
發(fā)明內(nèi)容
本實(shí)用新型所要解決的問(wèn)題是提供一種性能優(yōu)異的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其能夠滿(mǎn)足理論教學(xué)要求,使得有關(guān)微機(jī)原理與應(yīng)用的理論知識(shí)能夠得到實(shí)踐。
本實(shí)用新型所采用的技術(shù)方案是設(shè)有微處理器和實(shí)驗(yàn)箱主板,微處理器采用PC104核心控制模塊,其總線(xiàn)及外設(shè)接口與實(shí)驗(yàn)箱主板的連接是通過(guò)上層PC104核心控制模塊的針和下層實(shí)驗(yàn)箱主板的孔互相咬和相連;實(shí)驗(yàn)箱主板設(shè)有PC104模塊連接區(qū),其與PC104核心控制模塊進(jìn)行堆棧式連接而構(gòu)成實(shí)驗(yàn)平臺(tái),設(shè)有外設(shè)接口區(qū)、電源區(qū)和開(kāi)放實(shí)驗(yàn)區(qū),還設(shè)有ISA總線(xiàn)及地址譯碼區(qū)、第一工具區(qū)、第二工具區(qū)、第三工具區(qū),其與開(kāi)放實(shí)驗(yàn)區(qū)內(nèi)所有插座、芯片或模塊的輸入、輸出管腳均以插孔的形式引出,第一工具區(qū)為完成數(shù)字邏輯功能實(shí)驗(yàn)、地址譯碼實(shí)驗(yàn)、基本IO接口實(shí)驗(yàn),第二工具區(qū)為產(chǎn)生或顯示基本0/1邏輯的輸入或輸出信號(hào),第三工具區(qū)為產(chǎn)生模擬信號(hào)以及進(jìn)行其它有關(guān)音頻方面的實(shí)驗(yàn),開(kāi)放實(shí)驗(yàn)區(qū)為進(jìn)行PC104模塊對(duì)某些中大規(guī)模集成電路的控制實(shí)驗(yàn)。
本實(shí)用新型構(gòu)建了一個(gè)功能強(qiáng)大的嵌入式微機(jī)原理與應(yīng)用的綜合實(shí)驗(yàn)箱,其具有穩(wěn)定可靠,資源豐富,結(jié)構(gòu)靈活且易于擴(kuò)展,以及操作方便等優(yōu)點(diǎn),完全滿(mǎn)足微機(jī)原理與應(yīng)用實(shí)驗(yàn)教學(xué)的需要。
圖1是本實(shí)用新型實(shí)驗(yàn)箱主板的電路結(jié)構(gòu)圖。
圖2是圖1的開(kāi)放實(shí)驗(yàn)區(qū)的電路結(jié)構(gòu)圖。
圖3是圖1的工具區(qū)3的電路結(jié)構(gòu)圖。
圖4是本實(shí)用新型的一個(gè)完成有關(guān)中斷控制接口的軟硬件實(shí)驗(yàn)的電路原理圖。
具體實(shí)施方式
。
下面結(jié)合實(shí)施例及附圖對(duì)本實(shí)用新型作進(jìn)一步說(shuō)明。
本實(shí)用新型提供的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,設(shè)有微處理器和實(shí)驗(yàn)箱主板,其中微處理器采用PC104核心控制模塊,其總線(xiàn)及外設(shè)接口與實(shí)驗(yàn)箱主板的連接是通過(guò)上層PC104核心控制模塊的針和下層實(shí)驗(yàn)箱主板的孔互相咬和相連。實(shí)驗(yàn)箱主板的結(jié)構(gòu)如圖1、圖2和圖3所示設(shè)有PC104模塊連接區(qū),其與PC104核心控制模塊進(jìn)行堆棧式連接而構(gòu)成實(shí)驗(yàn)平臺(tái);設(shè)有外設(shè)接口區(qū)、電源區(qū)和開(kāi)放實(shí)驗(yàn)區(qū),開(kāi)放實(shí)驗(yàn)區(qū)可靈活方便的實(shí)現(xiàn)PC104模塊對(duì)某些中大規(guī)模集成電路(例如8253定時(shí)實(shí)驗(yàn))的控制實(shí)驗(yàn);還設(shè)有ISA總線(xiàn)及地址譯碼區(qū)、第一工具區(qū)、第二工具區(qū)、第三工具區(qū),其與開(kāi)放實(shí)驗(yàn)區(qū)內(nèi)所有插座、芯片或模塊的輸入、輸出管腳均以插孔的形式引出,第一工具區(qū)為完成數(shù)字邏輯功能實(shí)驗(yàn)、地址譯碼實(shí)驗(yàn)、基本IO接口實(shí)驗(yàn),第二工具區(qū)為產(chǎn)生或顯示基本0/1邏輯的輸入或輸出信號(hào),第三工具區(qū)為產(chǎn)生豐富的模擬信號(hào)以及進(jìn)行其它有關(guān)音頻方面的實(shí)驗(yàn)。
PC104是一種專(zhuān)門(mén)為嵌入式控制而定義的工業(yè)控制總線(xiàn),其信號(hào)定義和PC/AT基本一致。在本實(shí)用新型中,選用S104/386-710型號(hào)的PC104核心控制模塊,其可以構(gòu)建一個(gè)功能強(qiáng)大的嵌入式的實(shí)驗(yàn)平臺(tái),能夠勝任微機(jī)原理與應(yīng)用方面的軟硬件實(shí)驗(yàn)教學(xué)。PC104核心控制模塊的微處理器為386系列的CPU,工作頻率是33MHz,內(nèi)置384KB容量的Flash和4MB容量的DRAM(其中1MB的存儲(chǔ)空間作為虛擬盤(pán)使用),并具有一個(gè)顯示VGA/LCD接口、一個(gè)鍵盤(pán)KB接口,一個(gè)硬盤(pán)IDE接口,一個(gè)軟驅(qū)FD接口,一個(gè)打印機(jī)LP接口,三個(gè)串行SIO接口以及8位的通用IO接口。本PC104核心控制模塊還配套有一個(gè)8MB容量的電子盤(pán),盤(pán)內(nèi)預(yù)裝DOS6.22操作系統(tǒng)以及MASM5.0、LINK、DEBUG、EDIT等編譯、調(diào)試軟件。PC104核心控制模塊的總線(xiàn)信號(hào)經(jīng)過(guò)上拉驅(qū)動(dòng)電阻、74LS245隔離驅(qū)動(dòng)電路和Lattice2032地址譯碼電路后,連接到ISA總線(xiàn)及地址譯碼區(qū)以供用戶(hù)使用,提高了實(shí)驗(yàn)中總線(xiàn)信號(hào)的驅(qū)動(dòng)能力;共陰級(jí)LED數(shù)碼管的位選通控制信號(hào)經(jīng)過(guò)74LS07驅(qū)動(dòng)后和數(shù)碼管的位輸入端相連,確保了LED數(shù)碼管的顯示亮度;LED數(shù)碼管的段輸入端和邏輯電平雙色顯示器的輸入端引入限流電阻,避免了由于輸入信號(hào)電流過(guò)大而燒毀顯示器件的可能;邏輯開(kāi)關(guān)和單脈沖發(fā)生器的輸出信號(hào)通過(guò)D觸發(fā)器74LS74進(jìn)行了硬件消抖處理,避免了由于PC104的工作速度遠(yuǎn)遠(yuǎn)高于開(kāi)關(guān)機(jī)械運(yùn)動(dòng)速度而將抖動(dòng)過(guò)程誤識(shí)別為多次輸入的可能。該設(shè)計(jì)方案確保了本實(shí)用新型的穩(wěn)定性和可靠性。
ISA總線(xiàn)及地址譯碼區(qū)由4片用于總線(xiàn)隔離驅(qū)動(dòng)的數(shù)字邏輯芯片74LS245和1片用于總線(xiàn)譯碼的復(fù)雜可編程邏輯器件Lattice2032(內(nèi)建地址譯碼電路)組成,該區(qū)域提供了PC104模塊的ISA總線(xiàn)以及八組8位地址,其范圍為0300H~033FH。
本實(shí)驗(yàn)箱主板的工具區(qū)和外設(shè)接口區(qū)的設(shè)計(jì)方案,使得本實(shí)用新型具有豐富的實(shí)驗(yàn)資源,能夠開(kāi)展各種有關(guān)微機(jī)原理與應(yīng)用方面的軟硬件實(shí)驗(yàn)。具體結(jié)構(gòu)如下第一工具區(qū)設(shè)有74系列芯片,例如可采用74LS00、74LS04、74LS08、74LS32、74LS138、74LS245和74LS273芯片,它們可用于完成數(shù)字邏輯功能實(shí)驗(yàn)、地址譯碼實(shí)驗(yàn)和基本IO接口實(shí)驗(yàn)等。它們的管腳均以插孔的形式引出,用戶(hù)可根據(jù)需要利用插線(xiàn)進(jìn)行連接。
第二工具區(qū)設(shè)有3X8位的非編碼鍵盤(pán)、8X1位的邏輯開(kāi)關(guān)、兩個(gè)雙極性的單脈沖發(fā)生器、8X2位的邏輯電平雙色顯示器和九個(gè)共陰級(jí)的LED數(shù)碼管。其連接關(guān)系是3X8位的非編碼鍵盤(pán)的輸出端口、8X1位的邏輯開(kāi)關(guān)的輸出端口、兩個(gè)雙極性的單脈沖發(fā)生器的輸出端口、8X2位的邏輯電平雙色顯示器的輸入端口和九個(gè)共陰級(jí)的LED數(shù)碼管輸入端口均以插孔的形式引出,用戶(hù)可根據(jù)需要利用插線(xiàn)進(jìn)行連接。
第三工具區(qū)設(shè)有函數(shù)信號(hào)發(fā)生器模塊(正弦波、方波、三角波,頻率20Hz~20KHz)、時(shí)鐘頻率源模塊(1MHz,2MHz)、直線(xiàn)型電位器模塊、邏輯筆指示模塊和話(huà)筒前置放大揚(yáng)聲模塊。其連接關(guān)系是函數(shù)信號(hào)發(fā)生器模塊的輸出端口、時(shí)鐘頻率源模塊的輸出端口、直線(xiàn)型電位器模塊輸出端口、邏輯筆指示模塊的輸入端口和話(huà)筒前置放大揚(yáng)聲模塊的輸入端口均以插孔的形式引出,用戶(hù)可根據(jù)需要利用插線(xiàn)進(jìn)行連接。直線(xiàn)型電位器模塊有兩個(gè),其阻值分別為1K和10K。
外設(shè)接口區(qū)提供了一個(gè)顯示VGA/LCD接口、一個(gè)鍵盤(pán)KB接口、一個(gè)硬盤(pán)IDE接口、一個(gè)軟驅(qū)FD接口、一個(gè)打印機(jī)LP接口和三個(gè)串行SIO接口,它們均通過(guò)實(shí)驗(yàn)箱主板的PC104模塊連接區(qū)與PC104核心控制模塊的外設(shè)端口直接相連。
開(kāi)放實(shí)驗(yàn)區(qū)可由兩個(gè)40PIN的零插拔力(ZIF)插座,三個(gè)20PIN的ZIF插座和一個(gè)用于連接分離元器件的面包板組成。兩個(gè)40PIN的ZIF插座和三個(gè)20PIN的ZIF插座的所有對(duì)應(yīng)管腳均以插孔的形式引出,用戶(hù)可根據(jù)需要利用插線(xiàn)進(jìn)行連接。
電源區(qū)可由開(kāi)關(guān)線(xiàn)性電源、PC104電源開(kāi)關(guān)和實(shí)驗(yàn)區(qū)電源開(kāi)關(guān)組成。
下面結(jié)合圖4介紹本實(shí)用新型的基本操作。
如圖4所示PC104核心控制模塊通過(guò)芯片82C55對(duì)芯片82C59A進(jìn)行控制,完成有關(guān)中斷控制接口的軟硬件實(shí)驗(yàn)。
由于ISA總線(xiàn)沒(méi)有提供CPU的中斷請(qǐng)求信號(hào)和中斷響應(yīng)信號(hào),中斷控制接口芯片82C59A無(wú)法完整的接入系統(tǒng)。如果僅僅把82C59A的數(shù)據(jù)線(xiàn)、地址線(xiàn)和寫(xiě)控制線(xiàn)接入系統(tǒng),由于缺少中斷請(qǐng)求和中斷響應(yīng)信號(hào),整個(gè)中斷過(guò)程無(wú)法真實(shí)演示而只能模擬。在模擬中斷響應(yīng)過(guò)程時(shí),82C59A會(huì)把中斷向量送上數(shù)據(jù)總線(xiàn),由于并非是真正的中斷響應(yīng),這個(gè)中斷向量必然會(huì)干擾當(dāng)時(shí)總線(xiàn)上正常的信號(hào),導(dǎo)致系統(tǒng)出錯(cuò)。由于這個(gè)原因,在連接82C59A的時(shí)候,必須通過(guò)82C55接口和系統(tǒng)總線(xiàn)相連,在實(shí)驗(yàn)過(guò)程中,82C59A并非真正向CPU申請(qǐng)中斷,中斷響應(yīng)也并非由CPU產(chǎn)生,整個(gè)中斷過(guò)程均為模擬。
82C59A和82C55分別放置到兩個(gè)40PIN的ZIF插座(圖2),通過(guò)插孔連線(xiàn)將82C55的數(shù)據(jù)線(xiàn)DB0-DB7、地址線(xiàn)AD0-AD1,控制線(xiàn)RD、WD分別和ISA總線(xiàn)相連;82C55的引腳CS0與地址譯碼輸出端Y0 308H-30BH連接;82C59A引腳D0-D7和82C55引腳PA0-PA7順序連接;82C59A的引腳AD0、RD、WD分別和ISA總線(xiàn)相連;82C59A的引腳CS1與地址譯碼輸出端Y1 300H-301H連接;82C59A引腳IR7和INTA分別和兩個(gè)單脈沖發(fā)生器相連;82C59A引腳INT與邏輯筆指示模塊(圖3)相連。實(shí)驗(yàn)在DEBUG環(huán)境下進(jìn)行,直接利用DEBUG命令I(lǐng)和O進(jìn)行調(diào)試,并觀察邏輯筆指示模塊的現(xiàn)象。
權(quán)利要求1.一種嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,設(shè)有微處理器和實(shí)驗(yàn)箱主板,其特征在于微處理器采用PC104核心控制模塊,其總線(xiàn)及外設(shè)接口與實(shí)驗(yàn)箱主板的連接是通過(guò)上層PC104核心控制模塊的針和下層實(shí)驗(yàn)箱主板的孔互相咬和相連;實(shí)驗(yàn)箱主板設(shè)有PC104模塊連接區(qū),其與PC104核心控制模塊進(jìn)行堆棧式連接而構(gòu)成實(shí)驗(yàn)平臺(tái),設(shè)有外設(shè)接口區(qū)、電源區(qū)和開(kāi)放實(shí)驗(yàn)區(qū),還設(shè)有ISA總線(xiàn)及地址譯碼區(qū)、第一工具區(qū)、第二工具區(qū)、第三工具區(qū),其與開(kāi)放實(shí)驗(yàn)區(qū)內(nèi)所有插座、芯片或模塊的輸入、輸出管腳均以插孔的形式引出,第一工具區(qū)為完成數(shù)字邏輯功能實(shí)驗(yàn)、地址譯碼實(shí)驗(yàn)、基本IO接口實(shí)驗(yàn),第二工具區(qū)為產(chǎn)生或顯示基本0/1邏輯的輸入或輸出信號(hào),第三工具區(qū)為產(chǎn)生模擬信號(hào)以及進(jìn)行其它有關(guān)音頻方面的實(shí)驗(yàn),開(kāi)放實(shí)驗(yàn)區(qū)為進(jìn)行PC104模塊對(duì)某些中大規(guī)模集成電路的控制實(shí)驗(yàn)。
2.根據(jù)權(quán)利要求1所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于ISA總線(xiàn)及地址譯碼區(qū)設(shè)有PC104模塊的ISA總線(xiàn)以及八組8位地址,其范圍為0300H~033FH。
3.根據(jù)權(quán)利要求1所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于第一工具區(qū)設(shè)有74系列芯片。
4.根據(jù)權(quán)利要求3所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于74系列芯片采用74LS00、74LS04、74LS08、74LS32、74LS138、74LS245和74LS273芯片,其管腳均以插孔的形式引出,使用時(shí)利用插線(xiàn)進(jìn)行連接。
5.根據(jù)權(quán)利要求1所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于第二工具區(qū)設(shè)有3X8位的非編碼鍵盤(pán)、8X1位的邏輯開(kāi)關(guān)、兩個(gè)雙極性的單脈沖發(fā)生器、8X2位的邏輯電平雙色顯示器和九個(gè)共陰級(jí)的LED數(shù)碼管;其連接關(guān)系是3X8位的非編碼鍵盤(pán)的輸出端口、8X1位的邏輯開(kāi)關(guān)的輸出端口、兩個(gè)雙極性的單脈沖發(fā)生器的輸出端口、8X2位的邏輯電平雙色顯示器的輸入端口和九個(gè)共陰級(jí)的LED數(shù)碼管輸入端口均以插孔的形式引出,使用時(shí)利用插線(xiàn)進(jìn)行連接。
6.根據(jù)權(quán)利要求1所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于第三工具區(qū)設(shè)有函數(shù)信號(hào)發(fā)生器模塊、時(shí)鐘頻率源模塊、直線(xiàn)型電位器模塊、邏輯筆指示模塊和話(huà)筒前置放大揚(yáng)聲模塊;其連接關(guān)系是函數(shù)信號(hào)發(fā)生器模塊的輸出端口、時(shí)鐘頻率源模塊的輸出端口、直線(xiàn)型電位器模塊輸出端口、邏輯筆指示模塊的輸入端口和話(huà)筒前置放大揚(yáng)聲模塊的輸入端口均以插孔的形式引出,使用時(shí)利用插線(xiàn)進(jìn)行連接。
7.根據(jù)權(quán)利要求6所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于函數(shù)信號(hào)發(fā)生器模塊產(chǎn)生正弦波、方波或三角波,其頻率為20Hz~20KHz;時(shí)鐘頻率源模塊的頻率為1MHz、2MHz;直線(xiàn)型電位器模塊的阻值分別為1K和10K。
8.根據(jù)權(quán)利要求1所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于開(kāi)放實(shí)驗(yàn)區(qū)由兩個(gè)40PIN的零插拔力插座,三個(gè)20PIN的零插拔力插座和一個(gè)用于連接分離元器件的面包板組成;其連接關(guān)系是兩個(gè)40PIN的零插拔力插座和三個(gè)20PIN的零插拔力插座的所有對(duì)應(yīng)管腳均以插孔的形式引出,使用時(shí)利用插線(xiàn)進(jìn)行連接。
9.根據(jù)權(quán)利要求1所述的嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其特征在于外設(shè)接口區(qū)設(shè)有一個(gè)顯示VGA/LCD接口、一個(gè)鍵盤(pán)KB接口、一個(gè)硬盤(pán)IDE接口、一個(gè)軟驅(qū)FD接口、一個(gè)打印機(jī)LP接口和三個(gè)串行SIO接口,它們均通過(guò)實(shí)驗(yàn)箱主板的PC104模塊連接區(qū)與PC104核心控制模塊的外設(shè)端口直接相連。
專(zhuān)利摘要本實(shí)用新型是一種嵌入式微機(jī)原理與應(yīng)用綜合實(shí)驗(yàn)箱,其設(shè)有微處理器和實(shí)驗(yàn)箱主板;微處理器采用PC104核心控制模塊,其總線(xiàn)和外設(shè)接口與實(shí)驗(yàn)箱主板的連接是通過(guò)上層PC104核心控制模塊的針和下層實(shí)驗(yàn)箱主板的孔互相咬和相連;實(shí)驗(yàn)箱主板設(shè)有PC104模塊連接區(qū),其與PC104核心控制模塊進(jìn)行堆棧式連接而構(gòu)成實(shí)驗(yàn)平臺(tái),設(shè)有外設(shè)接口區(qū)、電源區(qū)和開(kāi)放實(shí)驗(yàn)區(qū),還設(shè)有ISA總線(xiàn)及地址譯碼區(qū)、第一工具區(qū)、第二工具區(qū)、第三工具區(qū),其與開(kāi)放實(shí)驗(yàn)區(qū)內(nèi)所有插座、芯片或模塊的輸入、輸出管腳均以插孔的形式引出。本實(shí)用新型具有穩(wěn)定可靠,資源豐富,結(jié)構(gòu)靈活且易于擴(kuò)展,以及操作方便等優(yōu)點(diǎn),完全滿(mǎn)足微機(jī)原理與應(yīng)用實(shí)驗(yàn)教學(xué)的需要。
文檔編號(hào)G09B25/00GK2901481SQ200620096810
公開(kāi)日2007年5月16日 申請(qǐng)日期2006年5月23日 優(yōu)先權(quán)日2006年5月23日
發(fā)明者劉克剛, 陳曦 申請(qǐng)人:武漢大學(xué)