專利名稱:顯示控制電路及顯示驅(qū)動電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及生成對應(yīng)于顯示數(shù)據(jù)的灰度電壓并施加到顯示板上的數(shù)據(jù)線驅(qū)動電路以及向數(shù)據(jù)線驅(qū)動電路輸出顯示數(shù)據(jù)和控制信號(同步信號、時鐘信號等)的顯示控制電路,特別是涉及液晶顯示器、有機(jī)EL顯示器、等離子體顯示器、場致發(fā)射強(qiáng)度顯示器等的數(shù)據(jù)線驅(qū)動電路及顯示控制電路。
背景技術(shù):
作為背景技術(shù),在日本專利文獻(xiàn)2002-517790號公報中披露了一種顯示器驅(qū)動系統(tǒng),該系統(tǒng)包括將串行供給的數(shù)字象素數(shù)據(jù)段再排列為并行象素數(shù)據(jù)的串并行變換器、將并行象素數(shù)據(jù)一次2個象素變換為模擬的紅色信號、綠色信號和蘭色信號的6個D/A變換器、包含同時對6個模擬信號進(jìn)行取樣的模擬取樣與保持模塊的多個列驅(qū)動器以及同時將數(shù)字象素數(shù)據(jù)的全部行供給多個列驅(qū)動器的定時控制器。
還在日本公開專利特開平5-80772號公報中披露了一種液晶顯示裝置,該裝置具有鎖存電路、D/A變換器和取樣保持電路,其中鎖存電路具有把排列為矩陣狀的象素部的水平方向分割為M份(M是整數(shù))并將每水平行的顯示數(shù)據(jù)施加到M份分割的象素部的各部的M個多級灰度驅(qū)動電路,沿水平方向排列的M個多級灰度驅(qū)動電路將分別按順序被分割為M份分的象素部的顯示數(shù)據(jù)分割為N份(N是整數(shù)),再將對應(yīng)于1/(M×N)水平行的數(shù)字顯示數(shù)據(jù)按順序取入并存儲起來;D/A變換器將對應(yīng)于1/(M×N)水平行的數(shù)字顯示數(shù)據(jù)變換為每次取入所對應(yīng)的模擬顯示數(shù)據(jù);取樣保持電路取入1/M水平行的模擬顯示數(shù)據(jù);M個多級灰度驅(qū)動電路全部取入1/M水平行的模擬顯示數(shù)據(jù)之后,同時把1水平行的模擬顯示數(shù)據(jù)施加到顯示象素部。
在上述的現(xiàn)有技術(shù)中,因為所具有的D/A變換器的容量比一個多級灰度驅(qū)動電路(列驅(qū)動器)同時向顯示象素部施加的模擬顯示數(shù)據(jù)的容量小,即,D/A變換器的數(shù)量少,所以能使多級灰度驅(qū)動電路(列驅(qū)動器)小型化。
但是,無論哪種現(xiàn)有技術(shù),都是從定時控制器向一個多級灰度驅(qū)動電路(列驅(qū)動器)連續(xù)傳送數(shù)字顯示數(shù)據(jù),即,最初向第一多級灰度驅(qū)動電路傳送第一顯示數(shù)據(jù),向第一多級灰度驅(qū)動電路的顯示數(shù)據(jù)的傳送全部結(jié)束之后,接著向第二多級灰度驅(qū)動電路傳送第二顯示數(shù)據(jù),所以在1象素的顯示數(shù)據(jù)比特數(shù)例如從8比特增加到10比特的情況下,D/A變換器的能力就不足了,另一方面,為了補(bǔ)足D/A變換器的能力,必須增加D/A變換器的數(shù)量,從而使多級灰度驅(qū)動電路大型化。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種通過削減內(nèi)部電路來實現(xiàn)小型化的顯示驅(qū)動電路以及為實現(xiàn)這種顯示驅(qū)動電路的顯示控制電路。
本發(fā)明的顯示控制電路(例如定時控制電路)把依據(jù)顯示板的象素的行方向的排列順序按順序輸入的顯示數(shù)據(jù)變更為各顯示驅(qū)動電路(例如數(shù)據(jù)線驅(qū)動電路)分擔(dān)的M個象素(1<M<1行的象素數(shù),M是整數(shù),例如M=6)量的顯示數(shù)據(jù)中的每N個象素(1≤N<M,N是整數(shù),例如N=2)量的顯示數(shù)據(jù)的順序,再按變更后的順序向各顯示驅(qū)動電路輸出顯示數(shù)據(jù)。這里,變更后的順序是每隔N個象素量的顯示數(shù)據(jù)作為下一個顯示驅(qū)動電路所分擔(dān)的顯示數(shù)據(jù)的順序。在輸入了N個象素量的顯示數(shù)據(jù)的情況下,各顯示驅(qū)動電路向其他顯示驅(qū)動電路輸出啟動信號。這樣,顯示控制電路在多個顯示驅(qū)動電路匯總向顯示板施加以行為單位的灰度電壓的間隔(水平掃描期間)內(nèi)分多次向各顯示驅(qū)動電路輸出各顯示驅(qū)動電路所分擔(dān)的各顯示數(shù)據(jù)。即,向第一顯示驅(qū)動電路輸出比對應(yīng)于第一顯示驅(qū)動電路匯總向顯示板施加的第一灰度電壓群的第一顯示數(shù)據(jù)群(M個象素量的顯示數(shù)據(jù)群)少的第一顯示數(shù)據(jù)(N個象素量的顯示數(shù)據(jù)),然后向第二顯示驅(qū)動電路輸出比對應(yīng)于第二顯示驅(qū)動電路匯總向顯示板施加的第二灰度電壓群的第二顯示數(shù)據(jù)群(M個象素量的顯示數(shù)據(jù)群)少的第二顯示數(shù)據(jù)(N個象素量的顯示數(shù)據(jù))。
在顯示驅(qū)動電路設(shè)置有多個變換電路(例如D/A變換電路)的情況下,本發(fā)明的顯示控制電路依據(jù)顯示板的象素的行方向的排列順序按順序接收顯示數(shù)據(jù),再將顯示數(shù)據(jù)的順序變更為各變換電路分擔(dān)的X個象素(1<X<各顯示驅(qū)動電路分擔(dān)的象素數(shù),X是整數(shù),例如X=3)量的顯示數(shù)據(jù)中每Y個象素(1≤Y<X,Y是整數(shù),例如Y=1)量的顯示數(shù)據(jù)的順序,按變更后的順序向各顯示驅(qū)動電路輸出顯示數(shù)據(jù)??傊?,按照本發(fā)明,對多個顯示驅(qū)動電路進(jìn)行顯示數(shù)據(jù)的順序變更,對顯示驅(qū)動電路內(nèi)的多個變換電路進(jìn)行顯示數(shù)據(jù)的順序變更,當(dāng)然也可以把這兩種順序變更組合起來。
本發(fā)明的顯示驅(qū)動電路設(shè)置有對每個R或每個G或每個B生成基準(zhǔn)電壓的基準(zhǔn)電壓生成電路、對顯示電壓生成電路設(shè)定對每個R或每個G或每個B的γ特性的寄存器以及從基準(zhǔn)電壓生成多個灰度電壓并從這多個灰度電壓中選擇輸對應(yīng)于每個R或每個G或每個B的數(shù)字顯示數(shù)據(jù)的模擬灰度電壓的RGB共通的變換電路??傊?,對每個R或每個G或每個B都能調(diào)整γ特性。
圖1是第一實施例的示圖,其中(A)是構(gòu)成圖,(B)是顯示數(shù)據(jù)102與顯示數(shù)據(jù)108中的數(shù)據(jù)的順序變更關(guān)系的示圖。
圖2是定時控制電路104的構(gòu)成圖。
圖3是數(shù)據(jù)線驅(qū)動電路116-1的構(gòu)成圖。
圖4是取樣保持電路310-i的構(gòu)成圖。
圖5是定時控制電路104的動作時序圖。
圖6是數(shù)據(jù)線驅(qū)動電路116-1、116-2的動作時序圖。
圖7是第二實施例的示圖,其中(A)是構(gòu)成圖,(B)是顯示數(shù)據(jù)102與顯示數(shù)據(jù)108中的數(shù)據(jù)的順序變更關(guān)系的示圖。
圖8是灰度基準(zhǔn)電壓生成電路703的構(gòu)成圖。
圖9是灰度基準(zhǔn)電壓生成電路703的動作時序圖。
圖10是第三實施例的構(gòu)成圖。
圖11是輸出電路121的構(gòu)成圖。
圖12是與圖11不同的輸出電路121的構(gòu)成圖。
圖13是顯示數(shù)據(jù)的傳送時序圖,其中(A)是圖11的輸出電路121的傳送時序圖,(B)是圖12的輸出電路121的傳送時序圖。
具體實施例方式
以下用圖1~圖6來說明本發(fā)明的第一實施例。
圖1(A)是本發(fā)明的構(gòu)成圖,本液晶顯示系統(tǒng)的分辨率為12×3象素,實現(xiàn)1象素10比特的1024級灰度顯示。
100是外部系統(tǒng)(例如個人計算機(jī)),101是液晶顯示板,具有排列為12×3矩陣狀的多個象素,該矩陣對作為數(shù)據(jù)列方向有Y1~Y12共12列,對作為掃描側(cè)的行方向有X1~X3共3行。102、103是從外部系統(tǒng)100輸入的顯示數(shù)據(jù)和控制信號,顯示數(shù)據(jù)102由1象素8比特或10比特構(gòu)成。104是輸出顯示數(shù)據(jù)或控制信號的定時控制電路(TCON),105是定時控制電路104的設(shè)定信號,定時控制電路104具有在內(nèi)部存儲多行(例如2行)顯示數(shù)據(jù)的行存儲器106-1,106-2。行存儲器106-1,106-2各自具有1行的存儲容量,兩個行存儲器106-1,106-2合起來具有1行的存儲容量。107是決定對液晶顯示板101上的行方向的施加電壓定時的掃描線驅(qū)動電路控制信號,108是定時控制電路104中進(jìn)行1水平掃描期間(數(shù)據(jù)線驅(qū)動電路116-1,116-2將1行的灰度電壓匯總施加到液晶顯示板101的象素上的間隔)內(nèi)的顯示數(shù)據(jù)的順序變更的1象素10比特的顯示數(shù)據(jù)。109是顯示數(shù)據(jù)的同步時鐘信號,110是控制施加在液晶顯示板101上的灰度電壓極性的交流化信號,111是規(guī)定對液晶顯示板101施加給液晶顯示板101的灰度電壓的輸出定時的輸出信號,112是從外部輸入的基準(zhǔn)電壓,由2級電壓值構(gòu)成。113是灰度基準(zhǔn)電壓生成電路,114是灰度基準(zhǔn)電壓?;叶然鶞?zhǔn)電壓生成電路113將基準(zhǔn)電壓分壓,生成由18級構(gòu)成的灰度基準(zhǔn)電壓114。115是根據(jù)掃描線驅(qū)動電路控制信號107決定施加在掃描線上的電壓的掃描線驅(qū)動電路,116-1,116-2是數(shù)據(jù)線驅(qū)動電路,內(nèi)部的電路構(gòu)成都具有同等功能,數(shù)據(jù)線驅(qū)動電路116-1和116-2分別將對應(yīng)于顯示數(shù)據(jù)的灰度電壓輸出至液晶顯示板101的數(shù)據(jù)線Y1~Y6和Y7~Y12上。數(shù)據(jù)線驅(qū)動電路116的數(shù)量最好是3個以上,本實施例中,為說明方便將其取為2個。117-1是數(shù)據(jù)線驅(qū)動電路116-1的輸入啟動信號,117-2是數(shù)據(jù)線驅(qū)動電路116-2的輸入啟動信號。輸入啟動信號117-1始終是高電平,數(shù)據(jù)線驅(qū)動電路116-1輸出輸入啟動信號117-2。各數(shù)據(jù)線驅(qū)動電路116-1,116-2根據(jù)顯示數(shù)據(jù)108、輸出信號111、輸入啟動信號117-1,117-2開始取入顯示數(shù)據(jù)。118是數(shù)據(jù)線驅(qū)動電路116內(nèi)的定時控制電路,119是將灰度基準(zhǔn)電壓114分壓生成正極性1024級、負(fù)極性1024級共2048級灰度電壓的分壓電路,120是分壓過的灰度電壓。121-1,121-2是變換模塊,根據(jù)顯示數(shù)據(jù)108和交流化信號110從灰度電壓120中選擇1級電壓,并將數(shù)字?jǐn)?shù)據(jù)變換為模擬數(shù)據(jù),121-1,121-2具有同等功能。122是向液晶顯示板101輸出模擬數(shù)據(jù)(灰度電壓)的輸出電路。其中,行存儲器106的1行量的行存儲器也可以僅為1個。
圖1(B)是圖1(A)所示的顯示數(shù)據(jù)102與顯示數(shù)據(jù)108中的數(shù)據(jù)的順序變更關(guān)系的示圖,D1、D2、…、D12是分別對應(yīng)于液晶顯示板101的列方向端子Y1、Y2、…、Y12的8比特或10比特的顯示數(shù)據(jù)。定時控制電路104把按照D1、D2、…、D12的順序(液晶顯示板的水平方向的象素排列順序)輸入的顯示數(shù)據(jù)102變更為D1、D4、D7、D10、…、D12的順序,然后作為顯示數(shù)據(jù)108輸出。且,在數(shù)據(jù)線驅(qū)動電路116內(nèi)的變換模塊121為一個的情況下,也可以將顯示數(shù)據(jù)108的順序取為D1、D7、D4、D10、D2、D8、D5、D11、D3、D9、D6、D12。即,在這種情況下,定時控制電路104對數(shù)據(jù)線驅(qū)動電路116-1和數(shù)據(jù)線驅(qū)動電路116-2交互輸出顯示數(shù)據(jù)108。在數(shù)據(jù)線驅(qū)動電路116為N個的情況下,也可以按如下的順序輸出顯示數(shù)據(jù),即向第一數(shù)據(jù)線驅(qū)動電路116-1輸出D1、向第二數(shù)據(jù)線驅(qū)動電路116-2輸出D7、向第三數(shù)據(jù)線驅(qū)動電路116-3輸出D13、…、向第N數(shù)據(jù)線驅(qū)動電路116-N輸出D(6N-5)。這里,D1~D6是數(shù)據(jù)線驅(qū)動電路116-1在1行水平期間中向液晶顯示板101輸出的顯示數(shù)據(jù)群,即,同時(匯總)向液晶顯示板101輸出的顯示數(shù)據(jù)群。
圖2是定時控制電路104的詳細(xì)構(gòu)成圖。200是從外部系統(tǒng)100輸入顯示數(shù)據(jù)102、控制信號103和設(shè)定信號105的接口,201是時序調(diào)整電路,202-1,202-2是顯示數(shù)據(jù)的比特數(shù)選擇電路,203是用來變換數(shù)據(jù)的比特數(shù)的一覽表。時序調(diào)整電路201根據(jù)控制信號103和設(shè)定信號105生成成為定時控制電路104的內(nèi)部動作的基準(zhǔn)的定時信號204、規(guī)定存儲器存儲定時的存儲器控制信號205-1,205-2以及內(nèi)部基準(zhǔn)時鐘信號206。207是由10比特構(gòu)成的顯示數(shù)據(jù),在從外部系統(tǒng)100輸入的顯示數(shù)據(jù)102為1象素8比特的情況下,比特數(shù)選擇電路201-1、201-2選擇經(jīng)一覽表203的路徑將8比特的顯示數(shù)據(jù)變換為10比特的顯示數(shù)據(jù),在顯示數(shù)據(jù)102為10比特的情況下,選擇不經(jīng)一覽表203的路徑成為直通的顯示數(shù)據(jù),并根據(jù)存儲器控制信號205-1、205-2將其寫入行存儲器106-1、106-2。208是從行存儲器106-1、106-2中讀出的顯示數(shù)據(jù)。209是PLL電路,將內(nèi)部基準(zhǔn)時鐘信號206倍頻生成基準(zhǔn)時鐘信號210。211是顯示數(shù)據(jù)時序調(diào)整電路,根據(jù)定時信號204、顯示數(shù)據(jù)208、基準(zhǔn)時鐘信號210生成顯示數(shù)據(jù)108。212是數(shù)據(jù)線驅(qū)動電路時序調(diào)整電路,根據(jù)定時信號204、基準(zhǔn)時鐘信號210生成數(shù)據(jù)線驅(qū)動電路116-1、116-2的動作所必要的同步時鐘信號109、交流化信號110、輸出信號111。213是掃描線驅(qū)動電路時序調(diào)整電路,根據(jù)定時信號204、基準(zhǔn)時鐘信號210生成掃描線驅(qū)動電路115的動作所必要的掃描線驅(qū)動控制信號107。
圖3是數(shù)據(jù)線驅(qū)動電路116-1的詳細(xì)構(gòu)成圖,具有圖1中同等功能的模塊標(biāo)記相同的符號。301-i(i=1,2)是第一鎖存電路,302-i是第一鎖存信號,303是決定灰度電壓極性的交流化信號,304-i是顯示數(shù)據(jù),第一鎖存電路301-i用第一鎖存信號302-i鎖存由10比特構(gòu)成的顯示數(shù)據(jù)108和交流化信號303,生成由11比特構(gòu)成的顯示數(shù)據(jù)304-i。305-i是第二鎖存電路,306是第二鎖存信號,307-i是顯示數(shù)據(jù)。第二鎖存電路305-i用第二鎖存信號306鎖存顯示數(shù)據(jù)304-i,得到顯示數(shù)據(jù)307-i。308-i是D/A變換電路,309-i是輸出電壓,D/A變換電路308-i根據(jù)顯示數(shù)據(jù)307-i從由分壓電路119分壓18級的灰度基準(zhǔn)電壓114而生成的2048級灰度電壓中選擇1級電壓電平,并作為輸出電壓309-i輸出。這里,第一鎖存電路301-1、第二鎖存電路305-1、D/A變換電路308-1構(gòu)成圖1所示的變換模塊121-1,同樣,第一鎖存電路301-2、第二鎖存電路305-2、D/A變換電路308-2構(gòu)成圖1所示的變換模塊121-2。310-j(j=1~6)是取樣保持電路,311-k(k=1,2,3)是取樣保持電路310-j的控制信號群,312-j是分別從取樣保持電路310-j輸出的輸出電壓。如圖所示,對取樣保持電路310-1和310-4輸入控制信號群311-1,對取樣保持電路310-2和310-5輸入控制信號群311-2,對取樣保持電路310-3和310-6輸入控制信號群311-3。取樣保持電路310-j分別根據(jù)控制信號群311-k進(jìn)行輸出電壓309-1、309-2的取樣和保持動作,由此按合適的定時(例如1水平掃描期間的定時)將輸出電壓312-j(灰度電壓)輸出去。313是對應(yīng)于輸出端子的由6個開關(guān)構(gòu)成的輸出開關(guān)群,314是決定輸出開關(guān)群的開、關(guān)狀態(tài)的控制信號。數(shù)據(jù)線驅(qū)動電路116-2是圖3中把輸入啟動信號117-1作成117-2的電路,因為在數(shù)據(jù)線驅(qū)動電路116-2中的輸出啟動信號沒有從屬的數(shù)據(jù)線驅(qū)動電路,所以沒有意義。
圖4是取樣保持電路310-j(j=1~6)的構(gòu)成圖,圖3所示的取樣保持電路310-1~310-6都具有與本圖同等的功能。401是緩沖放大器,402-1、402-2是取樣信號,403-1、403-2是分別由取樣信號402-1、402-2進(jìn)行開、關(guān)動作的開關(guān)電路,404-1、404-2是保持電容器,405-1、405-2是保持信號,406-1、406-2是分別由保持信號405-1、405-2進(jìn)行開、關(guān)動作的開關(guān)電路,407是輸出緩沖器。取樣信號402-1、402-2和保持信號405-1、405-2是控制信號群311-j的構(gòu)成要素。
圖5是定時控制電路104的動作時序圖。
圖6是數(shù)據(jù)線驅(qū)動電路116-1、116-2的動作時序圖。
根據(jù)以上附圖來說明各電路的動作。
因為本實施例中的液晶顯示板101具有12×3象素的矩陣結(jié)構(gòu),所以按D1、D2、…、D12的順序傳送對應(yīng)于液晶顯示板101的Y1、Y2、…、Y12的1行12個象素的顯示數(shù)據(jù)102。如圖1(B)所示,該輸入顯示數(shù)據(jù)102在定時控制電路104中經(jīng)行存儲器105-1、105-2將順序變更為D1、D4、D7、D10、D2、D5、D8、D11、D3、D6、D9、D12之后,作為顯示數(shù)據(jù)108輸出。
用圖2、圖5詳細(xì)說明該動作。在輸入到定時控制電路104的顯示數(shù)據(jù)102即來自外部系統(tǒng)100的輸入信號是8比特的情況下,按照一覽表203將8比特的數(shù)據(jù)內(nèi)插擴(kuò)展而得到由對應(yīng)于液晶顯示板101的特性的1象素10比特的變換過的顯示數(shù)據(jù)207。在輸入信號為10比特的情況下,不經(jīng)一覽表203,直接傳送到行存儲器105-1、105-2。在進(jìn)行γ修正的情況下,根據(jù)需要也可以從10比特變換為10比特的數(shù)據(jù)。輸入信號的比特數(shù)是8比特還是10比特,也可以由比特數(shù)選擇電路202-1、202-2來判斷,外部系統(tǒng)100也可以進(jìn)行判斷來控制比特數(shù)選擇電路202-1、202-2。所謂γ修正是調(diào)整γ特性(電壓-灰度特性)的幅度或斜率。
根據(jù)在時序調(diào)整電路201基于控制信號103生成的存儲器控制信號205-1、205-2將這樣得到的顯示數(shù)據(jù)207寫入行存儲器106-1、106-2之某一方,同時,從未進(jìn)行寫入的另一方行存儲器作為顯示數(shù)據(jù)208讀出來。如圖5所示,這時的寫入和讀出都以1水平掃描期間為單位來進(jìn)行,例如在按D1、D2、D3、…、D12的順序?qū)懭胄写鎯ζ?05-1的情況下,如上所述將1行前的顯示數(shù)據(jù)按D1、D4、D7、D10、…、D9、D12的順序從另一方行存儲器105-2中讀出來。下一個掃描期間內(nèi),把數(shù)據(jù)按D1、D2、D3、…、D12的順序?qū)懭胂冗M(jìn)行過讀出的行存儲器105-2內(nèi),同時從1水平掃描期間前進(jìn)行過寫入的行存儲器105-1中按從行存儲器105-2的讀出順序相同的順序即D1、D4、D7、D10、…、D9、D12的順序讀出。
所讀出的顯示數(shù)據(jù)207用顯示數(shù)據(jù)時序調(diào)整電路211把復(fù)位信號RST設(shè)定在圖5所示的顯示數(shù)據(jù)的網(wǎng)膜屏住的無效顯示數(shù)據(jù)區(qū)中。復(fù)位信號RST具有特定的碼型,一旦數(shù)據(jù)線驅(qū)動電路116-1、116-2從輸出信號111上升檢測到該信號碼型,就進(jìn)行內(nèi)部電路的復(fù)位。
同時,在數(shù)據(jù)線驅(qū)動電路時序調(diào)整電路212中生成作為數(shù)據(jù)線驅(qū)動電路116-1、116-2的控制信號的與顯示數(shù)據(jù)同步的同步時鐘信號109、決定對液晶顯示板101的灰度電壓的正極性、負(fù)極性的交流化信號110以及決定對液晶顯示板101的灰度電壓的輸出定時的輸出信號111,而在掃描驅(qū)動電路時序調(diào)整電路213中生成用來控制掃描線驅(qū)動電路115的掃描驅(qū)動電路控制信號107。PLL電路209將內(nèi)部基準(zhǔn)時鐘信號206倍頻來削減顯示數(shù)據(jù)的數(shù)據(jù)總線的條數(shù),同時還可以實現(xiàn)顯示數(shù)據(jù)和同步時鐘信號的高速傳送。這樣生成的包含復(fù)位信號的顯示數(shù)據(jù)108、同步時鐘信號109、交流化信號110、輸出信號111經(jīng)多支路形式的總線結(jié)構(gòu)被傳送到數(shù)據(jù)線驅(qū)動電路116-1、116-2。同時,將掃描線驅(qū)動電路控制信號107傳送給掃描線驅(qū)動電路115。掃描線驅(qū)動電路115的動作與現(xiàn)有技術(shù)一樣,不再詳述。
用圖3、4、6說明基于進(jìn)行過上述順序變更的顯示數(shù)據(jù)的數(shù)據(jù)線驅(qū)動電路116-1、116-2的動作。
數(shù)據(jù)線驅(qū)動電路116-1、116-2具有同等的電路。根據(jù)顯示數(shù)據(jù)108、同步時鐘信號109、輸出信號111和輸入啟動信號117-1、117-2開始取入顯示數(shù)據(jù)。具體說,在輸出信號110處于高電平的狀態(tài)下,一旦數(shù)據(jù)線驅(qū)動電路116-1、116-2檢測到顯示數(shù)據(jù)108中的RST信號,進(jìn)行時序調(diào)整電路118的復(fù)位動作之后,開始用內(nèi)部具備的計數(shù)器對同步時鐘信號進(jìn)行計數(shù)。這里,因為輸入啟動信號117-1始終是高電平,所以,數(shù)據(jù)線驅(qū)動電路116-1成為處于主電路狀態(tài)的數(shù)據(jù)線驅(qū)動電路,從檢測到RST信號到規(guī)定的時鐘信號之后,應(yīng)開始取入顯示數(shù)據(jù),并根據(jù)上述計數(shù)器的計數(shù)值生成第一鎖存信號302-1、302-2。對于此,因為數(shù)據(jù)線驅(qū)動電路116-2經(jīng)輸入啟動信號117-2處于數(shù)據(jù)線驅(qū)動電路116-1的從屬狀態(tài),所以在該階段不生成鎖存信號。
第一鎖存信號302-1、302-2是錯開顯示數(shù)據(jù)1個象素相位的信號,數(shù)據(jù)線驅(qū)動電路116-1中的第一鎖存電路301-1根據(jù)第一鎖存信號302-1把顯示數(shù)據(jù)D1鎖存為決定灰度電壓的極性的交流化信號303,在下一個時鐘信號時,第一鎖存電路301-2根據(jù)第一鎖存信號302-2把顯示數(shù)據(jù)D4同時鎖存為決定灰度電壓極性的交流化信號303,生成由10比特顯示數(shù)據(jù)和1比特交流化信號共11比特構(gòu)成的顯示數(shù)據(jù)304-1和304-2。因為一般交流化信號303至少在1水平掃描期間內(nèi)是一定的,所以在決定灰度電壓之前的哪個定時都能反映出來。
同時,數(shù)據(jù)線驅(qū)動電路116-1內(nèi)的定時控制電路118根據(jù)計數(shù)器的計數(shù)值生成輸入啟動信號117-2,輸入啟動信號117-2是指示數(shù)據(jù)線驅(qū)動電路116-2中的顯示數(shù)據(jù)取入開始的信號。
本實施例中,由于由121-1、121-2的兩個象素量的變換模塊構(gòu)成,所以一次啟動信號取入2個象素量的顯示數(shù)據(jù)。因此,如圖6所示,在1水平掃描期間中對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-2的最初的顯示數(shù)據(jù)即D7被傳送來之前,輸入啟動信號117-2為高電平輸出。與116-1一樣,數(shù)據(jù)線驅(qū)動電路116-2根據(jù)該輸入啟動信號117-2分別由數(shù)據(jù)線驅(qū)動電路116-2中的第一鎖存電路301-1、301-2取入顯示數(shù)據(jù)D7、D10。
然后根據(jù)第二鎖存信號306把被這樣取入數(shù)據(jù)線驅(qū)動電路116-1的D1、D4以及被取入數(shù)據(jù)線驅(qū)動電路6-2的D7、D10鎖存在第二鎖存電路305-1、305-2內(nèi),得到由11比特構(gòu)成的顯示數(shù)據(jù)307-1、307-2。同時,由18級構(gòu)成的灰度基準(zhǔn)電壓114由分壓電路119分壓,從而得到正極性1024級、負(fù)極性1024級總共2048級構(gòu)成的灰度電壓120。這樣得到的灰度電壓120被輸入到D/A變換電路308-1、308-2內(nèi),D/A變換電路308-1、308-2分別根據(jù)11比特的顯示數(shù)據(jù)307-1、307-2從2048級的灰度電壓120中選擇1級電壓,生成輸出電壓309-1、309-2。
按照以上的動作,根據(jù)顯示數(shù)據(jù)D1、D4、D7、D10進(jìn)行從數(shù)字?jǐn)?shù)據(jù)向模擬電壓的變換,分別作為數(shù)據(jù)線驅(qū)動電路116-1、116-2的輸出電壓309-1、309-2生成變換過的電壓。
接下來,雖然顯示數(shù)據(jù)按D2、D5、D8、D11的順序被傳送過來,但是各電路按照時間系列動作,由此根據(jù)定時控制電路118的內(nèi)部計數(shù)器進(jìn)行數(shù)據(jù)的取入,與D1、D4和D7、D10一樣,D2、D5和D8、D11被分別取入到數(shù)據(jù)線驅(qū)動電路116-1、116-2內(nèi)。即,在數(shù)據(jù)線驅(qū)動電路116-1的內(nèi)部計數(shù)器的計數(shù)值為1、2時,進(jìn)行了顯示數(shù)據(jù)D1、D2的取入的情況下,接著計數(shù)值成為5、6時,分別取入顯示數(shù)據(jù)D2、D5,經(jīng)D/A變換電路308-1、308-2生成輸出電壓309-1、309-2。對于此,數(shù)據(jù)線驅(qū)動電路根據(jù)輸入啟動信號117-2取入D8、D11,變換為輸出電壓。
然后傳送來的數(shù)據(jù)D3、D6、D9、D12也一樣,因此,數(shù)據(jù)線驅(qū)動電路116-1中的輸出電壓309-1在1水平掃描期間內(nèi)成為基于D1、D2、D3的電壓,輸出電壓309-2成為基于D4、D5、D6的電壓。另外,數(shù)據(jù)線驅(qū)動電路116-2中的輸出電壓309-1在1水平掃描期間內(nèi)成為基于D7、D8、D9的電壓,輸出電壓309-2成為基于D10、D11、D12的電壓。以下,如圖6所示,把根據(jù)Dx(x=1~12)決定的電壓電平記為Vx。
這樣生成的輸出電壓Vx分別在取樣保持電路310-j中進(jìn)行電壓電平的保持動作,下面來說明該動作。輸入到各取樣保持電路310-j中的輸出電壓Vx根據(jù)圖4所示的取樣信號402-1或取樣信號402-2經(jīng)開關(guān)電路403-1、403-2寫入保持電容器404-1或404-2之任一方。如圖6所示,將2行量的水平掃描期間為1周期,在每個1水平掃描期間交互地將寫入電壓對保持電容器404-1和404-2進(jìn)行寫入。例如,在圖6中,相當(dāng)于用(3)表示的部分的掃描期間內(nèi),在數(shù)據(jù)線驅(qū)動電路116-1中,分別把最初變換為模擬電壓的輸出電壓V1(3)和V4(3)寫入到取樣保持電路310-1和310-4的保持電容器404-1中。然后用在將輸出電壓309-1、309-2的電壓電平從V1(3)、V4(3)變化到V2(3)、V5(3)前的定時器使開關(guān)電路403-1成為開狀態(tài),將寫入動作作為保持動作。一旦電壓電平變化到V2(3)、V5(3),使取樣保持電路310-2和310-5內(nèi)的開關(guān)電路403-1從開狀態(tài)成為關(guān)閉狀態(tài),將其分別寫入對應(yīng)的保持電容器404-1。在電壓電平從V2(3)、V5(3)變化到V3(3)、V6(3)的情況下,也進(jìn)行同樣的動作。按照以上的動作,對取樣保持電路310-2~310-6內(nèi)的保持電容器404-1進(jìn)行輸出電壓V1(3)~V6(3)的寫入·保持動作。在下一個水平掃描期間,對取樣保持電路310-2~310-6內(nèi)的保持電容器404-2進(jìn)行輸出電壓V1(4)~V6(4)的寫入·保持動作。
在通過傳送1行量的全部顯示數(shù)據(jù)對數(shù)據(jù)線驅(qū)動電路116-1、116-2全部保持電容器404-1進(jìn)行寫入時,開關(guān)電路403-1在開的狀態(tài)下同時把取樣保持電路310-j全部的開關(guān)電路406-1打開,由此來進(jìn)行所保持的電壓電平的讀出,并經(jīng)輸出緩沖器407將其進(jìn)行電流放大之后用基于輸出信號111決定的控制信號314進(jìn)行輸出開關(guān)群的開閉,從而將V1(3)~V6(3)的電壓電平輸出到液晶顯示板101。液晶顯示板101在各掃描周期內(nèi)根據(jù)從數(shù)據(jù)線驅(qū)動電路116-1、116-2輸出的電壓進(jìn)行灰度顯示,從而實現(xiàn)顯示。
按照如上所示的本實施例,在現(xiàn)有的數(shù)據(jù)線驅(qū)動電路中每個輸出端子是必要的,而按照本實施例每12個電路是必要的,第一鎖存電路、第二鎖存電路及D/A變換電路用2個電路就能完成,能夠大幅度地削減電路規(guī)模。取而代之,因為必須要輸出端子數(shù)那么多的取樣保持電路,而增加的電路是保持模擬數(shù)據(jù)的電路,所以在增加了顯示數(shù)據(jù)的比特數(shù)的情況下,能夠削減綜合的芯片尺寸。
另外,在本實施例中,把多個數(shù)據(jù)線驅(qū)動電路看作一個電路,不是以數(shù)據(jù)線驅(qū)動電路為單位進(jìn)行顯示數(shù)據(jù)的傳送,而是以變換模塊為單位進(jìn)行顯示數(shù)據(jù)的傳送。即,把D1輸入到變換模塊121-1,然后把D4輸入到變換模塊121-2,然后把D2輸入到變換模塊121-1,然后把D5輸入到變換模塊121-2,然后把D3輸入到變換模塊121-1,然后把D6輸入到變換模塊121-2。這樣,因為有關(guān)數(shù)據(jù)線驅(qū)動電路的總線構(gòu)成能夠作成為與現(xiàn)有同等的多支路形式,所以能夠使數(shù)據(jù)線驅(qū)動電路在基板設(shè)計上產(chǎn)生現(xiàn)有的資產(chǎn)。另外,由于能夠按同一總線形式設(shè)計顯示數(shù)據(jù)總線和同步時鐘信號總線,所以能夠忽略每個芯片的顯示數(shù)據(jù)和同步時鐘信號的遲延的影響,因此,能夠?qū)崿F(xiàn)更高速度的顯示數(shù)據(jù)的傳送。
這里,按照取樣保持電路對輸出電壓取樣期間來規(guī)定一個數(shù)據(jù)線驅(qū)動電路內(nèi)的變換模塊的個數(shù),如果能長時間確保1次取樣所具有的期間,就能夠削減包含D/A變換電路的變換模塊121的個數(shù)。如本實施例所示,由于不是按現(xiàn)有的芯片單位,而是按變換模塊121單位進(jìn)行數(shù)據(jù)傳送,所以能夠充分長的時間確保取樣保持期間,這樣就能實現(xiàn)數(shù)據(jù)線驅(qū)動電路的芯片小型化。如果能夠確保1微秒左右的取樣期間,就是充分的,當(dāng)將其適用于實際的液晶顯示板101時,例如寬畫面顯示的TV用液晶顯示器上適用的具有1366×RGB×768分辨度的液晶顯示板適用10個414輸出的數(shù)據(jù)線驅(qū)動電路,將該顯示數(shù)據(jù)總線和同步時鐘信號總線作成左右分開的多支路形式的數(shù)據(jù)總線,1水平掃描期間取為20微秒,如果每1個數(shù)據(jù)線驅(qū)動電路的變換模塊取為36個,由于對應(yīng)于1個變換模塊的輸出端子數(shù)為11或12個輸出,就能夠在取樣保持期間內(nèi)確保20÷12=1.6微秒。同樣,具有1280×RGB×768分辨度的液晶顯示板適用10個384輸出的數(shù)據(jù)線驅(qū)動電路,將其作成為左右分開的數(shù)據(jù)總線的情況下,即使把每1個數(shù)據(jù)線驅(qū)動電路的變換模塊取為32個時,取樣保持期間為1.6微秒,也都能夠確保有充分的取樣保持期間。
下面用圖7~圖9來說明除實施例1之外通過改變灰度基準(zhǔn)電壓來提供更高畫面質(zhì)量的顯示裝置的情況。
圖7(A)是實施例2的構(gòu)成圖,與圖1比較,701~703不同。而且,顯示數(shù)據(jù)與實施例1相同,1象素10比特;液晶顯示板101由RGB 3個象素構(gòu)成1比特;列電極Y1、Y4、Y7、Y10對應(yīng)于顯示色R,Y2、Y5、Y8、Y11對應(yīng)于顯示色G,Y3、Y6、Y9、Y12對應(yīng)于顯示色B。701是定時控制電路,702是灰度基準(zhǔn)電壓生成電路控制信號,703是灰度基準(zhǔn)電壓生成電路,704是灰度基準(zhǔn)電壓。
圖7(B)表示的是顯示數(shù)據(jù)102和108的傳送順序,結(jié)果與圖1一樣,但是本實施例中,首先傳送對應(yīng)于1水平掃描期間之中的顯示色R的數(shù)據(jù),然后傳送對應(yīng)于顯示色G的數(shù)據(jù),最后傳送對應(yīng)于顯示色B的數(shù)據(jù)。
圖8是灰度基準(zhǔn)電壓生成電路703的構(gòu)成圖,801-R、801-G、801-B分別是用來生成對應(yīng)于R、G、B的顯示色的灰度基準(zhǔn)電壓的分壓電路;802-R、802-G、802-B分別是對應(yīng)于由分壓電路分壓的R、G、B的各顯示色的灰度基準(zhǔn)電壓;803是根據(jù)灰度基準(zhǔn)電壓生成電路控制信號702選擇802-R、802-G、802-B中之一的灰度基準(zhǔn)電壓的選擇電路;804是被選定的灰度基準(zhǔn)電壓;805是把灰度基準(zhǔn)電壓進(jìn)行電流放大的放大電路;806是用來分別對每種R、G、B顯示色設(shè)定γ特性即對灰度號的電壓值的寄存器。
圖9是灰度基準(zhǔn)電壓生成電路703的動作的時序圖。
根據(jù)以上附圖,來說明實施例2的動作。
如圖7(A)所示,本實施例中的定時控制電路701除生成實施例1中所示的信號之外,還根據(jù)控制信號103生成灰度基準(zhǔn)電壓生成電路控制信號702。
如圖9所示,灰度基準(zhǔn)電壓生成電路控制信號702是灰度基準(zhǔn)電壓生成電路703中的灰度基準(zhǔn)電壓802-R、802-G、802-B的切換時用的由2比特構(gòu)成的信號。在說明該灰度基準(zhǔn)電壓生成電路703的邏輯之前,說明灰度基準(zhǔn)電壓生成電路703的動作。
灰度基準(zhǔn)電壓生成電路703由圖8所示的電路構(gòu)成,分壓電路801-R、801-G、801-B各自通過對基準(zhǔn)電壓112分壓分別生成由18級電壓值構(gòu)成的灰度基準(zhǔn)電壓802-R、802-G、802-B?;叶然鶞?zhǔn)電壓802-R、802-G、802-B分別是對應(yīng)于液晶顯示板101的顯示色R、顯示色G、顯示色B的γ特性的灰度基準(zhǔn)電壓,各電壓值是固定電壓。
這里,把802-R的電壓值設(shè)為VR17>VR16>…>VR0,把802-G的電壓值設(shè)為VG17>VG16>…>VG0,把802-B的電壓值設(shè)為VB17>VB16>…>VB0。在選擇電路803中根據(jù)灰度基準(zhǔn)電壓生成電路控制信號702選擇所生成的灰度基準(zhǔn)電壓802-R、802-G、802-B作為灰度基準(zhǔn)電壓804。如圖6所示,該選擇方法是在由2比特構(gòu)成的灰度基準(zhǔn)電壓生成電路控制信號702是‘00’的情況下,從VR17、VG17、VB17中選擇VR17,從VR16、VG16、VB16中選擇VR16,…,從VR0、VG0、VB0中選擇VR0,在灰度基準(zhǔn)電壓生成電路控制信號702是‘01’的情況下,從VR17、VG17、VB17中選擇VG17,從VR16、VG16、VB16中選擇VG16,…,從VR0、VG0、VB0中選擇VG0,在灰度基準(zhǔn)電壓生成電路控制信號702是‘10’的情況下,從VR17、VG17、VB17中選擇VB17,從VR16、VG16、VB16中選擇VB16,…,從VR0、VG0、VB0中選擇VB0。用放大電路805把這樣選擇出來的灰度基準(zhǔn)電壓804放大之后,作為灰度基準(zhǔn)電壓704供給數(shù)據(jù)線驅(qū)動電路116-1、116-2。這里,如圖1(B)所示,在本實施例中,對1水平掃描期間內(nèi),在數(shù)據(jù)線驅(qū)動電路中的D/A變換電路308-1、308-2中首先進(jìn)行對應(yīng)于液晶顯示板101的顯示色R的模擬變換,然后進(jìn)行對應(yīng)于顯示色G的模擬變換,最后進(jìn)行對應(yīng)于顯示色B的模擬變換。因此,在1水平掃描期間,在把對應(yīng)于D1、D4、D7、D10的輸出電壓寫入到數(shù)據(jù)線驅(qū)動電路116-1、116-2的取樣保持電路311-1和311-4期間,將灰度基準(zhǔn)電壓703取為對應(yīng)于顯示色R的灰度基準(zhǔn)電壓802-R,其中D1、D4、D7、D10在1水平掃描期間最初對應(yīng)于顯示色R,在對總共4個取樣保持電路的寫入結(jié)束之后從802-R把灰度基準(zhǔn)電壓703取為對應(yīng)于顯示色G的灰度基準(zhǔn)電壓802-G。然后,把對應(yīng)于顯示色G即D2、D5、D8、D11的輸出電壓向數(shù)據(jù)線驅(qū)動電路116-1、116-2的取樣保持電路311-2和311-5的寫入結(jié)束之前,把灰度基準(zhǔn)電壓703取為對應(yīng)于顯示色G的灰度基準(zhǔn)電壓802-G,寫入結(jié)束之后從802-G把灰度基準(zhǔn)電壓703取為對應(yīng)于顯示色B的灰度基準(zhǔn)電壓802-B。然后,把對應(yīng)于顯示色B即D3、D6、D9、D12的輸出電壓向數(shù)據(jù)線驅(qū)動電路116-1、116-2的取樣保持電路311-3和311-6的寫入結(jié)束之前,把灰度基準(zhǔn)電壓703取為對應(yīng)于顯示色B的灰度基準(zhǔn)電壓802-B,寫入結(jié)束之后從802-B把灰度基準(zhǔn)電壓703取為對應(yīng)于顯示色R的灰度基準(zhǔn)電壓802-R。只要用進(jìn)行這種順序變更的定時控制電路701生成灰度基準(zhǔn)電壓生成電路控制信號702,就能夠容易基于所輸入的控制信號來實現(xiàn)。
如上所示,按照本實施例,對于數(shù)據(jù)線驅(qū)動電路116-1、116-2設(shè)置每種顯示色的灰度基準(zhǔn)電壓輸入端子,由于不必在數(shù)據(jù)線驅(qū)動電路內(nèi)設(shè)置每種顯示色的分壓電路,所以能夠不增加數(shù)據(jù)線驅(qū)動電路的芯片尺寸,根據(jù)灰度基準(zhǔn)電壓設(shè)定每種顯示色(RGB)的γ特性修正。
下面用圖10~12說明把數(shù)據(jù)線驅(qū)動電路的輸出數(shù)取為更現(xiàn)實的值的情況下的具體構(gòu)成。以下,在本實施例中,對功能上與實施例1重復(fù)的部分不進(jìn)行說明。
圖10是本實施例的構(gòu)成圖。本實施例中,液晶顯示板101的橫方向的分辨度取為1280×3象素,從圖中的左側(cè)開始數(shù)其列電極為Y1、Y2、…、Y3840。且,每一個數(shù)據(jù)線驅(qū)動電路的輸出端子數(shù)為384個輸出。因此,數(shù)據(jù)線驅(qū)動電路用116-1~116-10來表示共10個,按照傳送速度快的顯示數(shù)據(jù)總線和同步時鐘信號總線呈左右各5對的多支路結(jié)構(gòu)、把與此相比傳送速度慢的交流化信號和輸出信號作成左右共通總線的形式的多支路結(jié)構(gòu)進(jìn)行傳送。
1001-1是對圖面左側(cè)5個數(shù)據(jù)線驅(qū)動電路116-1~116-5(第一組)的顯示數(shù)據(jù)和同步時鐘的數(shù)據(jù)總線,1001-2是對圖面右側(cè)5個數(shù)據(jù)線驅(qū)動電路116-6~116-10(第二組)的顯示數(shù)據(jù)和同步時鐘的數(shù)據(jù)總線。1002是交流化信號和輸出信號的數(shù)據(jù)總線。
圖11是具有384個輸出的輸出端子的數(shù)據(jù)線驅(qū)動電路116-1~116-10中的輸出電路122的構(gòu)成圖,具有與圖3所示的數(shù)據(jù)線驅(qū)動電路同等的功能的方框標(biāo)記同一符號。
圖12是與圖11不同的輸出電路122的構(gòu)成圖,具有與圖10相同的圖3所示的數(shù)據(jù)線驅(qū)動電路同等的功能的方框標(biāo)記同一符號。
圖13(A)是具有圖11所示的輸出電路的情況下的顯示數(shù)據(jù)1001-1和1001-2的傳送順序的時序圖;圖13(B)是具有圖12所示的輸出電路的情況下的顯示數(shù)據(jù)1001-1和1001-2的傳送順序的時序圖。
根據(jù)以上的圖面來說明本實施例的動作。
圖11所示的輸出電路122由用308-1~308-32表示的32個D/A變換電路和用310-1~310-384表示的384個取樣保持電路構(gòu)成,從各取樣保持電路經(jīng)開關(guān)電路313連接到液晶顯示板。取樣保持電路310-1的輸出端子連接到Y(jié)1,310-2的輸出端子連接到Y(jié)2,…,310-384的輸出端子連接到Y(jié)384。因為D/A變換電路由32個構(gòu)成,所以未圖示的第一鎖存電路和第二鎖存電路也都由32個構(gòu)成。
D/A變換電路308-1~308-32與取樣保持電路310-1~310-384之間的連接形式是D/A變換電路308-1的輸出端子連接到取樣保持電路310-1~310-12,308-2的輸出端子連接到取樣保持電路310-13~310-24,…,308-32的輸出端子連接到取樣保持電路310-373~310-384。
且,取樣保持電路的控制信號群311-1對應(yīng)于取樣保持電路310-1、310-13、310-25、…、310-361、310-373,311-2對應(yīng)于取樣保持電路310-2、310-14、310-26、…、310-362、310-374,…,311-12對應(yīng)于取樣保持電路310-12、310-24、310-36、…、310-372、310-384,每控制信號群對應(yīng)于尾數(shù)漸加12的取樣保持電路,各相對應(yīng)的取樣保持電路同時動作。
如圖13(A)所示,對具有數(shù)據(jù)線驅(qū)動電路116-1~116-5的圖面左側(cè)的顯示數(shù)據(jù)總線,該構(gòu)成中的顯示數(shù)據(jù)的傳送順序是在1水平掃描期間從D1開始傳送每個12象素的顯示數(shù)據(jù)D1、D13、D25、…、D1909。5個數(shù)據(jù)線驅(qū)動電路的D/A變換電路的個數(shù)是5×32=160個,所以傳送160個象素的顯示數(shù)據(jù)后,再次返回到對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-1的顯示數(shù)據(jù),再傳送每12個象素中160個象素量的顯示數(shù)據(jù)D2、D14、…、D1910。重復(fù)12次來傳送160×12=1920個象素量的顯示數(shù)據(jù),對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-1~116-5的全部列電極的顯示數(shù)據(jù)的傳送就此結(jié)束。
同樣,圖面右側(cè)的顯示數(shù)據(jù)總線,從D1921開始傳送160象素量的每12個象素的顯示數(shù)據(jù),然后從D1922開始傳送160象素量的每12個象素的顯示數(shù)據(jù),…,重復(fù)12次,結(jié)束對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-6~116-10的全部列電極的顯示數(shù)據(jù)的傳送。
圖12所示的輸出電路122由用308-1~308-32表示的32個D/A變換電路和用310-1~310-384表示的384個取樣保持電路構(gòu)成,從各取樣保持電路經(jīng)開關(guān)電路313連接到液晶顯示板的輸出端子的取樣保持電路310-1的輸出端子連接到Y(jié)1,310-2的輸出端子連接到Y(jié)2,…,310-384的輸出端子連接到Y(jié)384。
D/A變換電路308-1~308-32與取樣保持電路310-1~310-384之間的連接形式是D/A變換電路308-1的輸出端子連接到12個取樣保持電路310-1、310-33、310-65、…、310-353,308-2的輸出端子連接到取樣保持電路310-2、310-34、310-66…、310-354,…,308-32的輸出端子連接到取樣保持電路310-32、310-64、310-96…、310-384。
且,取樣保持電路的控制信號群311-1對應(yīng)于取樣保持電路310-1~310-32,311-2對應(yīng)于取樣保持電路310-33~310-64,…,311-12對應(yīng)于取樣保持電路310-353~310-384;各相對應(yīng)的取樣保持電路同時動作。
如圖13(B)所示,對具有數(shù)據(jù)線驅(qū)動電路116-1~116-5的圖面左側(cè)的顯示數(shù)據(jù)總線,該構(gòu)成中的顯示數(shù)據(jù)的傳送順序是在1水平掃描期間傳送對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-1的Y1~Y32的32象素量的顯示數(shù)據(jù)D1~D32,然后傳送對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-2的Y1~Y32的顯示數(shù)據(jù)D385~D416,…,然后傳送對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-5的Y1~Y32的顯示數(shù)據(jù)D1537~D1568。這樣,傳送對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-1~116-5的160個象素量的顯示數(shù)據(jù)后,再次傳送對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-1的Y33~Y64的顯示數(shù)據(jù)D33~D64,然后傳送對應(yīng)于數(shù)據(jù)線驅(qū)動電路116-2的Y33~Y64的顯示數(shù)據(jù)D417~D448,…,重復(fù)進(jìn)行傳送,把1920個象素量的顯示數(shù)據(jù)傳送完。同樣,對于圖面右側(cè)的顯示數(shù)據(jù)總線,也以與圖面左側(cè)的傳送順序同樣的順序傳送位移了1920象素量的顯示數(shù)據(jù)。
像以上那樣按對應(yīng)于數(shù)據(jù)線驅(qū)動電路內(nèi)的D/A變換電路、取樣保持電路、取樣保持電路控制信號的連接關(guān)系的模式傳送顯示數(shù)據(jù)就能夠在使用取樣保持電路的數(shù)據(jù)線驅(qū)動電路中實現(xiàn)多支路形式的顯示數(shù)據(jù)總線。
按照本發(fā)明的實施例,由于按數(shù)據(jù)線驅(qū)動電路內(nèi)部的變換模塊為單位進(jìn)行顯示數(shù)據(jù)的傳送,所以即使在比特數(shù)多的情況下,也能實現(xiàn)使用芯片面積小的數(shù)據(jù)線驅(qū)動電路的多支路形式的顯示數(shù)據(jù)總線。另外,由于能夠?qū)γ糠N顯示色向各數(shù)據(jù)線驅(qū)動電路傳送1行量的顯示數(shù)據(jù),所以能夠用模擬電壓來替代每種顯示色的連續(xù)性。
按照本發(fā)明,將依據(jù)顯示板的象素的行方向的排列順序按順序輸入的顯示數(shù)據(jù)的順序變更為各顯示驅(qū)動電路(例如數(shù)據(jù)線驅(qū)動電路)分擔(dān)的M個象素量(1<M<1行量的象素數(shù),M是整數(shù))的顯示數(shù)據(jù)中的每N個象素量(1≤N<M,N是整數(shù))的顯示數(shù)據(jù)的順序,因為該變更后的順序是每N個象素量的顯示數(shù)據(jù)中成為下一個顯示驅(qū)動電路分擔(dān)的顯示數(shù)據(jù)的順序,所以能夠削減顯示控制電路內(nèi)的電路(例如D/A變換電路或鎖存電路),能使顯示驅(qū)動電路小型化。
按照本發(fā)明,由于將依據(jù)顯示板的象素的行方向的排列順序按順序輸入的顯示數(shù)據(jù)的順序變更為顯示驅(qū)動電路內(nèi)的各變換電路分擔(dān)的X個象素量(1<X<各顯示驅(qū)動電路分擔(dān)的象素數(shù),X是整數(shù))的顯示數(shù)據(jù)中的每Y個象素量(1≤Y<X,Y是整數(shù))的顯示數(shù)據(jù)的順序,所以能夠削減顯示控制電路內(nèi)的電路(例如D/A變換電路或鎖存電路),能使顯示驅(qū)動電路小型化。
按照本發(fā)明,因為能夠?qū)γ總€R或每個G或每個B進(jìn)行γ修正,所以,能夠使RGB的γ特性配套,能夠提高圖象的再現(xiàn)性。
權(quán)利要求
1.一種顯示控制電路,用來向?qū)?yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板的象素上的多個顯示驅(qū)動電路輸出所述顯示數(shù)據(jù),其特征在于,該顯示控制電路中設(shè)置有依據(jù)所述顯示板的象素的行方向的排列順序按順序接收所述顯示數(shù)據(jù)的輸入電路、將所述顯示數(shù)據(jù)的順序變更為各顯示驅(qū)動電路分擔(dān)的M個象素(1<M<1行量的象素數(shù),M是整數(shù))量的顯示數(shù)據(jù)中的每N個象素(1≤N<M,N是整數(shù))量的顯示數(shù)據(jù)的順序的控制電路以及按變更后的順序把所述顯示數(shù)據(jù)輸出到所述多個顯示驅(qū)動電路的輸出電路,所述變更后的順序是每隔所述N個象素量的顯示數(shù)據(jù)成為下一個顯示驅(qū)動電路分擔(dān)的顯示數(shù)據(jù)的順序。
2.根據(jù)權(quán)利要求1的顯示控制電路,其特征在于設(shè)置有存儲所述顯示板的象素的1行量或多行量的顯示數(shù)據(jù)的存儲器;所述控制電路依據(jù)所述顯示板的象素的行方向的排列順序按順序?qū)⑺鲲@示數(shù)據(jù)寫入所述存儲器,按所述變更后的順序從所述存儲器中讀出所述顯示數(shù)據(jù)。
3.根據(jù)權(quán)利要求2的顯示控制電路,其特征在于設(shè)置有變換電路,把來自所述輸入電路的所述顯示數(shù)據(jù)的比特數(shù)進(jìn)行變換,再將變換后的所述顯示數(shù)據(jù)輸出到所述存儲器。
4.根據(jù)權(quán)利要求1的顯示控制電路,其特征在于所述顯示板的象素具有顯示R的象素、顯示G的象素、顯示B的象素;所述N象素量的顯示數(shù)據(jù)是每個R或G或B的顯示數(shù)據(jù)。
5.根據(jù)權(quán)利要求1的顯示控制電路,其特征在于所述輸出電路經(jīng)多個顯示驅(qū)動電路的共通的總線把所述顯示數(shù)據(jù)輸出到多個顯示驅(qū)動電路。
6.根據(jù)權(quán)利要求1的顯示控制電路,其特征在于所述多個顯示驅(qū)動電路被分割為多組;所述控制電路對所述每組變更所述顯示數(shù)據(jù)的順序;所述輸出電路對所述每組經(jīng)共通的總線在所述組間并行地將所述顯示數(shù)據(jù)輸出到所述每組的顯示驅(qū)動電路。
7.根據(jù)權(quán)利要求1的顯示控制電路,其特征在于所述控制電路對所述顯示板的象素的每一行變更所述顯示數(shù)據(jù)的順序。
8.一種顯示控制電路,用來向?qū)?yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板上的多個顯示驅(qū)動電路輸出所述顯示數(shù)據(jù),其特征在于,該顯示控制電路中設(shè)置有輸入所述顯示數(shù)據(jù)的輸入電路和輸出電路;所述輸出電路向第一顯示驅(qū)動電路輸出第一顯示數(shù)據(jù),然后向第二顯示驅(qū)動電路輸出第二顯示數(shù)據(jù);所述第一顯示數(shù)據(jù)比對應(yīng)于所述第一顯示驅(qū)動電路向所述顯示板匯總施加的第一灰度電壓群的第一顯示數(shù)據(jù)群少,所述第二顯示數(shù)據(jù)比對應(yīng)于所述第二顯示驅(qū)動電路向所述顯示板匯總施加的第二灰度電壓群的第二顯示數(shù)據(jù)群少。
9.一種顯示控制電路,用來向?qū)?yīng)于顯示數(shù)據(jù)的灰度電壓以行為單位匯總施加于顯示板上的多個顯示驅(qū)動電路輸出所述顯示數(shù)據(jù),其特征在于,該顯示控制電路中設(shè)置有輸入所述顯示數(shù)據(jù)的輸入電路和輸出電路;所述輸出電路在所述多個顯示驅(qū)動電路將以行為單位的灰度電壓匯總施加于所述顯示板上的間隔內(nèi),分多次向各顯示驅(qū)動電路輸出所述各顯示驅(qū)動電路所分擔(dān)的各顯示數(shù)據(jù)。
10.一種顯示驅(qū)動電路,把對應(yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板的象素上,其特征在于,所述顯示驅(qū)動電路中設(shè)置有輸入所述顯示數(shù)據(jù)的輸入電路、把數(shù)字的所述顯示數(shù)據(jù)變換為模擬的所述灰度電壓的變換電路、把所述灰度電壓匯總施加于相應(yīng)的顯示驅(qū)動電路分擔(dān)的M個(1<M<1行量的象素數(shù),M是整數(shù))象素上的輸出電路以及在輸入了N個象素量(1≤N<M,N是整數(shù))的所述顯示數(shù)據(jù)的情況下向其他所述顯示驅(qū)動電路輸出其他顯示驅(qū)動電路開始輸入所述顯示數(shù)據(jù)的啟動信號的啟動輸出電路。
11.根據(jù)權(quán)利要求10的顯示驅(qū)動電路,其特征在于所述變換電路匯總對每個所述N象素量的顯示數(shù)據(jù)進(jìn)行變換。
12.根據(jù)權(quán)利要求10的顯示驅(qū)動電路,其特征在于設(shè)置有對時鐘信號進(jìn)行計數(shù)的計數(shù)電路;在達(dá)到規(guī)定的時鐘信號數(shù)的情況下,判定為所述輸入電路輸入了所述N個象素量的顯示數(shù)據(jù)。
13.一種顯示驅(qū)動電路,把對應(yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板的象素上,其特征在于,所述顯示驅(qū)動電路中設(shè)置有從顯示控制電路輸入所述顯示數(shù)據(jù)的輸入電路、把數(shù)字的所述顯示數(shù)據(jù)變換為模擬的所述灰度電壓的變換電路和把所述灰度電壓施加于所述象素上的輸出電路;所述顯示控制電路依據(jù)所述顯示板的象素的行方向的排列順序按順序接收所述顯示數(shù)據(jù),將所述顯示數(shù)據(jù)的順序變更為多個顯示驅(qū)動電路分擔(dān)的M個象素(1<M<1行量的象素數(shù),M是整數(shù))量的顯示數(shù)據(jù)中的每N個象素(1≤N<M,N是整數(shù))量的顯示數(shù)據(jù)的順序,再按所述變更后的順序把所述顯示數(shù)據(jù)輸出到所述多個顯示驅(qū)動電路;所述變更后的順序是每隔所述N個象素量的顯示數(shù)據(jù)成為下一個顯示驅(qū)動電路分擔(dān)的顯示數(shù)據(jù)的順序。
14.根據(jù)權(quán)利要求13的顯示驅(qū)動電路,其特征在于設(shè)置有多個所述變換電路;所述輸入電路向所述多個變換電路順序輸出所述N個象素量的顯示數(shù)據(jù)。
15.一種顯示電路,具備將對應(yīng)于顯示數(shù)據(jù)的灰度電壓以行為單位施加于顯示板的象素上的多個顯示驅(qū)動電路和向所述顯示驅(qū)動電路輸出所述顯示數(shù)據(jù)的顯示控制電路,其特征在于,所述顯示控制電路依據(jù)所述顯示板的象素的行方向的排列順序按順序接收所述顯示數(shù)據(jù),將所述顯示數(shù)據(jù)的順序變更為多個顯示控制電路分擔(dān)的M個象素(1<M<1行量的象素數(shù),M是整數(shù))量的顯示數(shù)據(jù)中的每N個象素(1≤N<M,N是整數(shù))量的顯示數(shù)據(jù)的順序,再按所述變更后的順序把所述顯示數(shù)據(jù)輸出到所述各顯示控制電路;所述變更后的順序是每隔所述N個象素量的顯示數(shù)據(jù)成為下一個顯示驅(qū)動電路分擔(dān)的顯示數(shù)據(jù)的順序。
16.根據(jù)權(quán)利要求15的顯示電路,其特征在于,所述顯示驅(qū)動電路在輸入了所述N個象素量的顯示數(shù)據(jù)的情況下,向其他顯示驅(qū)動電路輸出其他顯示驅(qū)動電路開始輸入顯示數(shù)據(jù)的啟動信號。
17.根據(jù)權(quán)利要求15的顯示電路,其特征在于,所述N個象素量的顯示數(shù)據(jù)是每個R或G或B的顯示數(shù)據(jù);所述顯示驅(qū)動電路對所述N個象素量的顯示數(shù)據(jù)把數(shù)字的所述顯示數(shù)據(jù)變換成為模擬的所述灰度電壓。
18.根據(jù)權(quán)利要求17的顯示電路,其特征在于設(shè)置有對每個R或G或B生成成為所述顯示驅(qū)動電路生成多個灰度電壓的基準(zhǔn)的基準(zhǔn)電壓的基準(zhǔn)電壓生成電路。
19.根據(jù)權(quán)利要求18的顯示電路,其特征在于設(shè)置有對所述基準(zhǔn)電壓生成電路設(shè)定每個R或G或B的γ特性的寄存器。
20.一種顯示控制電路,把顯示數(shù)據(jù)輸出到將對應(yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板的象素上的多個顯示驅(qū)動電路,其特征在于,所述各顯示驅(qū)動電路設(shè)置有多個把數(shù)字的所述顯示數(shù)據(jù)變換成為模擬的所述灰度電壓的變換電路;該顯示控制電路設(shè)置有依據(jù)所述顯示板的象素的行方向的排列順序按順序接收所述顯示數(shù)據(jù)的輸入電路、把所述顯示數(shù)據(jù)的順序變更為各變換電路分擔(dān)的X個象素量(1<X<各顯示驅(qū)動電路分擔(dān)的象素數(shù),X是整數(shù))的顯示數(shù)據(jù)中的每Y個象素量(1≤Y<X,Y是整數(shù))的顯示數(shù)據(jù)的順序的控制電路以及按變更后的順序向所述各顯示驅(qū)動電路輸出所述顯示數(shù)據(jù)的輸出電路;所述變更后的順序是每隔所述Y個象素的顯示數(shù)據(jù)成為下一個變換電路分擔(dān)的顯示數(shù)據(jù)的順序。
21.一種顯示驅(qū)動電路,把對應(yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板的象素上,其特征在于,所述顯示驅(qū)動電路中設(shè)置有從顯示控制電路輸入所述顯示數(shù)據(jù)的輸入電路、把數(shù)字的所述顯示數(shù)據(jù)變換為模擬的所述灰度電壓的變換電路和把所述灰度電壓施加于所述象素上的輸出電路;所述顯示控制電路把依據(jù)所述顯示板的象素的行方向的排列順序按順序輸入的所述顯示數(shù)據(jù)的順序變更為各變換電路分擔(dān)的X個象素(1<X<各顯示驅(qū)動電路分擔(dān)的象素數(shù),X是整數(shù))量的顯示數(shù)據(jù)中的每Y個象素(1≤Y<X,Y是整數(shù))量的顯示數(shù)據(jù)的順序,再按所述變更后的順序把所述顯示數(shù)據(jù)輸出到各顯示驅(qū)動電路;所述變更后的順序是每隔所述Y個象素量的顯示數(shù)據(jù)成為下一個變換電路分擔(dān)的顯示數(shù)據(jù)的順序。
22.一種顯示電路,具備將對應(yīng)于顯示數(shù)據(jù)的灰度電壓以行為單位施加于顯示板的象素上的多個顯示驅(qū)動電路和向所述顯示驅(qū)動電路輸出所述顯示數(shù)據(jù)的顯示控制電路,其特征在于,還設(shè)置有對每個R或G或B調(diào)整γ特性的調(diào)整電路;各顯示驅(qū)動電路設(shè)置有從基準(zhǔn)電壓生成多級灰度電壓的電路和從所述多級灰度電壓選擇對應(yīng)于數(shù)字的所述顯示數(shù)據(jù)的模擬的所述灰度電壓的變換電路;所述變換電路按RGB是共通的且按RGB或GBR或BRG或BGR的順序從所述多級灰度電壓中選擇所述灰度電壓。
23.根據(jù)權(quán)利要求22的顯示電路,其特征在于所述調(diào)整電路具備對每個R或每個G或每個B生成基準(zhǔn)電壓的基準(zhǔn)電壓生成電路和對所述基準(zhǔn)電壓生成電路設(shè)定每個R或每個G或每個B的γ特性的寄存器。
24.一種顯示控制電路,在將對應(yīng)于顯示數(shù)據(jù)的灰度電壓施加于顯示板上的多個顯示驅(qū)動電路中,其特征在于,具備依據(jù)所述顯示板的象素的行方向的排列順序按順序接收所述顯示數(shù)據(jù)的輸入電路、把數(shù)字的所述顯示數(shù)據(jù)變換為模擬的所述灰度電壓的多個變換電路、所述輸入電路輸入的所述顯示數(shù)據(jù)的順序變更為各變換電路分擔(dān)的X個象素(1<X<各顯示驅(qū)動電路分擔(dān)的象素數(shù),X是整數(shù))量的顯示數(shù)據(jù)中的每Y個象素(1≤Y<X,Y是整數(shù))量的顯示數(shù)據(jù)的順序再向所述多個變換電路輸出的控制電路以及把所述灰度電壓匯總施加到所述顯示板的象素上的輸出電路,所述變更后的順序是每隔所述Y個象素量的顯示數(shù)據(jù)成為下一個變換電路分擔(dān)的顯示數(shù)據(jù)的順序。
全文摘要
本發(fā)明的目的在于削減數(shù)據(jù)線驅(qū)動電路內(nèi)部的電路而使數(shù)據(jù)線驅(qū)動電路小型化。定時控制電路104依據(jù)顯示板的象素的行方向的排列順序按順序接收顯示數(shù)據(jù)102,把顯示數(shù)據(jù)的順序變更為各顯示控制電路分擔(dān)的M個象素(1<M<1行的象素數(shù),M是整數(shù))量的顯示數(shù)據(jù)中的每N個象素(1≤N<M,N是整數(shù))量的顯示數(shù)據(jù)的順序,按照變更后的順序向數(shù)據(jù)線控制電路116-2輸出顯示數(shù)據(jù)108,在數(shù)據(jù)線控制電路116輸入了對應(yīng)于N個象素量的顯示數(shù)據(jù)108的情況下,向其他顯示驅(qū)動電路116-2輸出用來使其他顯示驅(qū)動電路116-2開始顯示數(shù)據(jù)輸入的輸入啟動信號117-2。
文檔編號G09G5/10GK1551065SQ200410042318
公開日2004年12月1日 申請日期2004年5月17日 優(yōu)先權(quán)日2003年5月15日
發(fā)明者大石純久, 新田博幸, 丸山純一, 高田直樹, 小野健一, 一, 幸, 樹 申請人:瑞薩科技有限公司