1.基于FPGA的電壓控制LC振蕩器,包括FPGA擴(kuò)展板、鑒相器電路、前置分頻電路、低通濾波電路、壓控振蕩電路、功率放大電路、峰值檢波電路和液晶顯示器,其特征在于所述的前置分頻電路、鑒相器電路、低通濾波電路、壓控振蕩電路、功率放大電路、峰植檢波電路、FPGA擴(kuò)展板和液晶顯示器依次連接且峰值檢波電路與FPGA護(hù)展板之間采用AD采樣電路連接,所述的壓控振蕩電路、前置分頻電路、FPGA擴(kuò)展板、鑒相器電路依次連接,壓控振蕩電路產(chǎn)生的振蕩頻率經(jīng)前置分頻電路分頻后,前置分頻電路將所分頻率傳送到鑒相器電路,F(xiàn)PGA擴(kuò)展板控制鑒相器電路的鎖定頻率,鑒相器電路通過低通濾波電路控制壓控振蕩電路的振蕩頻率,使壓控振蕩電路的振蕩頻率與鑒相器電路的鎖定頻率相等,F(xiàn)PGA擴(kuò)展板將輸出頻率及幅度通過液晶顯示器顯示,功率放大電路將壓控振蕩電路的振蕩頻率放大后作為載波輸出。
2.根據(jù)權(quán)利要求1所述的基于FPGA的電壓控制LC振蕩器,其特征在于壓控振蕩電路中采用MC1648芯片和4個(gè)MV2105變?nèi)荻O管,4個(gè)MV2105變?nèi)荻O管通過頭對(duì)頭并聯(lián)的方式連接,增大變?nèi)莸姆秶?,通過低通濾波電路輸出一個(gè)控制電壓改變MV2105變?nèi)荻O管的容值,從而改變MC1648芯片OUT腳的輸出頻率,壓控振蕩電路引入交流電壓串聯(lián)負(fù)反饋并利用MC1648芯片的AGC腳的自動(dòng)增益控制來調(diào)節(jié)振蕩器的振蕩幅度使輸出幅度穩(wěn)定在1.0V。
3.根據(jù)權(quán)利要求2所述的基于FPGA的電壓控制LC振蕩器,其特征在于鑒相器電路中采用MC145152芯片,MC145152芯片的MC腳和Fin腳分別與前置分頻電路中的MC12022芯片的MC腳和OUT腳相連,MC12022芯片將壓控振蕩頻率經(jīng)63/64分頻,從MC12022芯片的OUT腳輸送到MC145152芯片的Fin腳將前置分頻電路中所分頻率輸入到MC145152芯片,F(xiàn)PGA擴(kuò)展板通過控制MC145152芯片的A0~A5腳和N0~N9腳的電平控制鎖定頻率,MC145152芯片的Fr腳和Fv腳將鎖定頻率和前置分頻電路所分頻率輸送到低通濾波電路。
4.根據(jù)權(quán)利要求3所述的基于FPGA的電壓控制LC振蕩器,其特征在于低通濾波電路使用精密運(yùn)放,將MC145152芯片的Fr腳和Fv腳分別與精密運(yùn)放的反相端和同相端相連,通過精密運(yùn)放有源濾波和RC無源濾波,同時(shí)MC145152芯片比較Fr腳和Fv腳的頻率,輸出一個(gè)高低電平,精密運(yùn)放的輸出端與壓控振蕩電路的MV2105變?nèi)荻O管相連,通過控制MV2105變?nèi)荻O管的容值,最終控制輸出振蕩頻率。
5.根據(jù)權(quán)利要求4所述的基于FPGA的電壓控制LC振蕩器,其特征在于功率放大電路分兩級(jí),前一級(jí)采用9018功放管,工作在甲類,電感耦合式輸出,連接峰值檢波電路,末級(jí)采用3DA5109功放管,輸入端采用電容直接耦合,工作在丙類,將輸出振蕩頻率的輸出功率增大。
6.根據(jù)權(quán)利要求5所述的基于FPGA的電壓控制LC振蕩器,其特征在于峰值檢波電路采用運(yùn)放LM358,運(yùn)放LM358將采樣的小信號(hào)電壓放大一定的倍數(shù)后輸送到FPGA擴(kuò)展板,F(xiàn)PGA擴(kuò)展板將采樣頻率的幅度和頻率通過液晶顯示器顯示。