專利名稱:針對(duì)低功率設(shè)計(jì)的與通向組合邏輯的替代電源的測(cè)試信號(hào)路由共享的制作方法
針對(duì)低功率設(shè)計(jì)的與通向組合邏輯的替代電源的測(cè)試信號(hào)路由共享
由于當(dāng)前在半導(dǎo)體技術(shù)中可能的高度小型化,設(shè)計(jì)的復(fù)雜程度已經(jīng)急 劇增加。伴隨著技術(shù)復(fù)雜程度的增加,在致力于降低產(chǎn)品成本的過(guò)程中, 已經(jīng)使用了工藝按比例縮小來(lái)減小實(shí)現(xiàn)邏輯功能所需的面積。工藝按比例 縮小繼續(xù),但為了延長(zhǎng)便攜式計(jì)算機(jī)和手持無(wú)線通信設(shè)備中的電池壽命, 已經(jīng)將低功率模式和技術(shù)包含在這些處理器中。存在對(duì)提供操作處理器或 其它電路的靈活性、同時(shí)保持低功率操作和任何嵌入式設(shè)備的穩(wěn)定性的更 好方法的持續(xù)需求。
附圖簡(jiǎn)述
被認(rèn)作本發(fā)明的主題在說(shuō)明書(shū)的結(jié)論部分被特別指出并清楚要求保 護(hù)。然而,既關(guān)于操作的組織又關(guān)于操作的方法,本發(fā)明連同其目的、特 征以及優(yōu)點(diǎn)可通過(guò)在閱讀附圖時(shí)參考以下詳細(xì)描述被最佳理解。
圖1是根據(jù)本發(fā)明實(shí)現(xiàn)與傳遞至寄存器的替代電源共享現(xiàn)有測(cè)試信號(hào)
路由路徑(routing trace)的無(wú)線設(shè)備的圖解;
圖2是示出作為現(xiàn)有測(cè)試協(xié)議的一部分的掃描路徑的圖解,該掃描路 徑也能向寄存器提供替代電源;以及
圖3示出使用掃描路徑資源共享來(lái)向寄存器的數(shù)據(jù)保持部提供替代電源。
將理解為了說(shuō)明的簡(jiǎn)單和清楚起見(jiàn),附圖中所示的元件不一定按比例 繪制。例如,為清楚起見(jiàn), 一些元件的尺寸相對(duì)其它元件被夸大。更進(jìn)一 步地,在認(rèn)為適當(dāng)時(shí),附圖標(biāo)記在附圖中被重復(fù)以指示相應(yīng)或相似元件。
詳細(xì)描述
在以下詳細(xì)描述中,駕述了許多具體細(xì)節(jié)以便于提供對(duì)本發(fā)明的透徹 理解。然而,本領(lǐng)域技術(shù)人員可理解本發(fā)明可不通過(guò)這些具體細(xì)節(jié)被實(shí)施。在其它實(shí)例中,并未對(duì)公知方法、程序、組件以及電路進(jìn)行詳細(xì)描述以免 淡化本發(fā)明。
圖1所示的實(shí)施例示出無(wú)線通信設(shè)備10,其可包括用于允許與其他空 中通信設(shè)備進(jìn)行通信的一個(gè)或一個(gè)以上無(wú)線電裝置。雖然該實(shí)施例示出將
天線耦合到收發(fā)器12以實(shí)現(xiàn)調(diào)制和解調(diào),但應(yīng)當(dāng)注意的是,本發(fā)明不限于 無(wú)線應(yīng)用,而且可用于多種產(chǎn)品中。例如,所要求保護(hù)的主題可被結(jié)合到 臺(tái)式計(jì)算機(jī)、膝上型計(jì)算機(jī)、智能電話、MP3播放器、相機(jī)、通信裝置和 個(gè)人數(shù)字助理(PDA)、醫(yī)療或生物技術(shù)設(shè)備、汽車安全和保護(hù)設(shè)備、汽 車信息娛樂(lè)產(chǎn)品等中。然而,應(yīng)當(dāng)理解,本發(fā)明的范圍不限于這些示例。
一般而言,所示實(shí)施例示出了模擬前端收發(fā)器12,其可以是獨(dú)立的射 頻(RF)分立設(shè)備。替代地,收發(fā)器12可嵌入處理器作為混合模式集成電 路,其中該處理器處理獲取指令、產(chǎn)生解碼、找出操作數(shù)以及執(zhí)行適當(dāng)?shù)?行動(dòng)然后存儲(chǔ)結(jié)果的功能。處理器可包括基帶和應(yīng)用程序處理功能,并利 用一個(gè)或多個(gè)處理器核20和22來(lái)處理應(yīng)用程序功能,且允許處理將跨核 共享的工作負(fù)載。處理器可通過(guò)接口 26來(lái)將數(shù)據(jù)傳送到系統(tǒng)存儲(chǔ)器28中 的存儲(chǔ)器存儲(chǔ)。
圖1還示出了處理器24和系統(tǒng)存儲(chǔ)器28中的包括組合邏輯的電路系 統(tǒng)18和20。在處理器24和系統(tǒng)存儲(chǔ)器28的組件中,低阻抗金屬網(wǎng)絡(luò)(未 示出)向遍及它們嵌入的多個(gè)功能模塊提供主電源。該主電源還給組合邏 輯電路系統(tǒng)18和20供電,但根據(jù)本發(fā)明,可將由該主電源提供的電能關(guān) 閉,而使用替代的電源來(lái)維持任何寄存器的數(shù)據(jù)值。
圖2示出之前在圖1中呈現(xiàn)的組合邏輯電路系統(tǒng)18和20的簡(jiǎn)化圖。 在該設(shè)備中,已經(jīng)在芯片級(jí)上包括了測(cè)試電路系統(tǒng),以形成可訪問(wèn)嵌入的 電路系統(tǒng)的測(cè)試協(xié)議,用于測(cè)試、調(diào)試、提供系統(tǒng)內(nèi)的設(shè)備編程以及用于 診斷問(wèn)題。已經(jīng)使用了掃描技術(shù)來(lái)消除對(duì)物理測(cè)試點(diǎn)的需求并減少電路內(nèi) 測(cè)試的時(shí)間。簡(jiǎn)而言之,系統(tǒng)測(cè)試已經(jīng)包含用于允許進(jìn)入測(cè)試程序中的編 程步驟的芯片級(jí)測(cè)試電路系統(tǒng)和技術(shù)。
具體地,該圖示出作為現(xiàn)有的測(cè)試協(xié)議的一部分的掃描路徑202,其 將掃描選擇信號(hào)作為測(cè)試控制信號(hào)提供給寄存器206、 208以及21Q以及其它邏輯門。通常,掃描選擇信號(hào)僅在產(chǎn)品測(cè)試期間有效的測(cè)試模式中使用,
因此在無(wú)線通信裝置IO的工作期間,掃描路徑202無(wú)效。在包括節(jié)能模式 的現(xiàn)有技術(shù)設(shè)備中,當(dāng)組合邏輯關(guān)閉時(shí),已經(jīng)利用獨(dú)立電源來(lái)對(duì)寄存器供 電。附加的供電路由在節(jié)能模式期間向寄存器提供獨(dú)立電源以維持?jǐn)?shù)據(jù)值, 但此獨(dú)立電源增大了總的管芯大小。
不過(guò),根據(jù)本發(fā)明的實(shí)施例,掃描路徑202可用作無(wú)線通信設(shè)備IO的 正常功能工作期間的替代電源傳遞通道。因此,掃描路徑202具有雙重目 的,即用來(lái)在測(cè)試模式中提供掃描選擇信號(hào),且在非測(cè)試模式中將替代電 能電勢(shì)傳遞給寄存器,以允許在節(jié)能模式中將主電能電勢(shì)關(guān)閉。注意與緩 沖器204組合的邏輯門200提供掃描路徑202的雙重用途。具體而言,邏 輯門200和緩沖器204在測(cè)試模式中向掃描路徑202提供掃描選擇信號(hào), 但不在測(cè)試模式時(shí)提供替代的電能電勢(shì)。
圖3是突出顯示在節(jié)能模式中使用的寄存器的實(shí)施例,該寄存器具有 主部302、從部304以及數(shù)據(jù)保持部306。該寄存器示出使用掃描路徑202 的資源共享,以當(dāng)無(wú)線通信裝置IO不在測(cè)試模式下工作時(shí),允許替代的電 源傳遞通道向數(shù)據(jù)保持部306供電。如已經(jīng)提到地,掃描路徑202在測(cè)試 模式中傳送原始掃描選擇信號(hào),該信號(hào)選擇寄存器的掃描輸入以便掃描移 位,但在此圖中突出顯示的是,當(dāng)無(wú)線通信設(shè)備IO不在測(cè)試模式下工作時(shí), 使用掃描路徑202來(lái)將替代的電源傳遞給寄存器。注意位于主部302和從 部304中的反相器/緩沖器均由主電源供電,而位于數(shù)據(jù)保持部306中的反 相器/緩沖器由掃描路徑202傳遞的替代電源供電。
在此實(shí)施例中,主部302根據(jù)時(shí)鐘信號(hào)鎖存在數(shù)據(jù)輸入端處接收到的 值。 一旦出現(xiàn)時(shí)鐘信號(hào)的適當(dāng)轉(zhuǎn)變,來(lái)自主部302的鎖存值被傳遞到從部 304。因此,該寄存器能捕獲被鎖存和存儲(chǔ)在從部304中的主部302中的數(shù) 據(jù)值。當(dāng)無(wú)線通信裝置IO進(jìn)入節(jié)能模式時(shí),通向主部302和從部304的主 電源被關(guān)閉。因此,在節(jié)能模式中,未對(duì)主部302和從部304中的反相器/ 緩沖器供電。不過(guò),仍使用掃描路徑202上接收到的替代電源對(duì)數(shù)據(jù)保持 部306供電,以在進(jìn)入節(jié)能模式時(shí)保持從從部304傳送的數(shù)據(jù)值。 一旦退 出節(jié)能模式,在打開(kāi)通向主部302和從部304的主電源之前,數(shù)據(jù)保持部306將數(shù)據(jù)值恢復(fù)至寄存器的從部304。
經(jīng)由掃描路徑202傳遞給組合邏輯的替代電源允許主電源在節(jié)能模式 中關(guān)閉以節(jié)約電能。圖中所示的實(shí)施例是保持邏輯設(shè)計(jì)的實(shí)現(xiàn)選擇,但可 預(yù)期其它鎖存電路和保持邏輯電路。掃描路徑202首先被打開(kāi),從而轉(zhuǎn)變 成高電勢(shì)以對(duì)保持部306供電。存儲(chǔ)在從部304中的數(shù)據(jù)可被保持在從部 中,直到主電源被關(guān)閉。高輸入電壓跳變點(diǎn)反相器308檢測(cè)主電源正被關(guān) 閉。跳變點(diǎn)反相器308對(duì)主電源關(guān)閉的早檢測(cè)允許對(duì)供電方式的較早隔離, 即從主部302和從部304中發(fā)現(xiàn)的主電源隔離數(shù)據(jù)保持部306中發(fā)現(xiàn)的替 代電源。跳變點(diǎn)反相器308還具有高輸入電壓跳變點(diǎn),以允許遲檢測(cè)主電 源打開(kāi),以確保從部304能在使緩沖器310呈三態(tài)之前保持來(lái)自數(shù)據(jù)保持 部306的數(shù)據(jù)值。注意正確的順序包括在關(guān)閉通向從部304的主電源之前, 在掃描路徑202上對(duì)數(shù)據(jù)保持部306提供替代電源。而且,對(duì)數(shù)據(jù)保持部 306提供替代電源,直到主電源恢復(fù)且能維持從部304中的數(shù)據(jù)值(但在主 電源到達(dá)正常工作電壓電平之前)。
到現(xiàn)在為止,本發(fā)明的實(shí)施例顯然允許與傳遞到寄存器的部分的替代 電源共享現(xiàn)有的測(cè)試信號(hào)路由路徑。通過(guò)在工作中間移出寄存器值、然后 在掃描移位操作之后恢復(fù)工作,本發(fā)明的實(shí)施例允許硅調(diào)試。
雖然已在此示出并描述了本發(fā)明的特定特征,但本領(lǐng)域技術(shù)人員現(xiàn)在 將想到許多修改、替換、改變和等效方案。因此將理解,所附權(quán)利要求旨 在涵蓋落入本發(fā)明的真實(shí)精神內(nèi)的所有這些修改和改變。
權(quán)利要求
1.一種電路,包括寄存器,其耦合至測(cè)試信號(hào)路由路徑,所述路由路徑在測(cè)試模式下接收測(cè)試信號(hào),且在非測(cè)試模式下接收替代的電源。
2. 如權(quán)利要求1所述的電路,其特征在于,所述寄存器包括主鎖存器、從鎖存器以及低功率數(shù)據(jù)保持鎖存器。
3. 如權(quán)利要求2所述的電路,其特征在于,所述主鎖存器和所述從鎖存器由主電源供電,所述主電源在低功率模式下關(guān)閉。
4. 如權(quán)利要求3所述的電路,其特征在于,在關(guān)閉通向所述從鎖存器的主電源之前提供在所述測(cè)試信號(hào)路由路徑上通向所述數(shù)據(jù)保持鎖存器的替代電源。
5. 如權(quán)利要求3所述的電路,其特征在于,所述低功率數(shù)據(jù)保持鎖存器在低功率模式下由所述測(cè)試信號(hào)路由路徑上的所述替代電源供電。
6. —種電路,包括高輸入電壓跳變點(diǎn)反相器,其能早和晚檢測(cè)到主電源正被關(guān)閉或打開(kāi);以及組合邏輯,其耦合至測(cè)試信號(hào)路由路徑,所述路由路徑在測(cè)試模式下提供測(cè)試信號(hào),而當(dāng)所述高輸入電壓跳變點(diǎn)反相器檢測(cè)到所述主電源正被關(guān)閉時(shí)提供替代電源。
7. 如權(quán)利要求6所述的電路,其特征在于,所述組合邏輯包括寄存器,所述寄存器具有由主電源供電的主/從部以及低功率數(shù)據(jù)保持部,所述低功率數(shù)據(jù)保持部耦合至所述測(cè)試信號(hào)路由路徑以接收所述替代電源。
8. 如權(quán)利要求7所述的電路,其特征在于,當(dāng)所述高輸入電壓跳變點(diǎn)反相器檢測(cè)到所述主電源正在關(guān)閉或打開(kāi)時(shí),所述寄存器的所述主/從部將數(shù)據(jù)值傳送至所述低功率數(shù)據(jù)保持部。
9. 如權(quán)利要求8所述的電路,其特征在于,當(dāng)所述主電源恢復(fù)時(shí),所述寄存器的所述低功率數(shù)據(jù)保持部將所述數(shù)據(jù)值傳送至所述主/從部。
10. 如權(quán)利要求7所述的電路,其特征在于,所述高輸入電壓跳變點(diǎn)反相器的輸出為三態(tài),以將所述替代電源與所述主電源隔離。
11. 一種具有第一和第二處理器核的無(wú)線設(shè)備,包括位于所述第一處理器核內(nèi)的組合邏輯,所述組合邏輯具有寄存器和邏輯門,其中掃描路徑將選擇信號(hào)提供給所述寄存器的掃描輸入用于掃描移位;以及替代的電能電勢(shì)利用所述掃描路徑被提供給所述寄存器。
12. 如權(quán)利要求11所述的無(wú)線設(shè)備,其特征在于,所述組合邏輯中的寄存器中的至少一個(gè)包括由所述主電能電勢(shì)供電的主/從部和耦合至所述掃描路徑以接收所述替代的電能電勢(shì)的低功率數(shù)據(jù)保持部。
13. 如權(quán)利要求12所述的無(wú)線設(shè)備,其特征在于,當(dāng)所述跳變點(diǎn)反相器檢測(cè)到所述主電能電勢(shì)正在關(guān)閉時(shí),所述寄存器的所述主/從部將數(shù)據(jù)值傳送至所述低功率數(shù)據(jù)保持部。
14. 如權(quán)利要求12所述的電路,其特征在于,當(dāng)所述主電能電源正在恢復(fù)時(shí),所述寄存器的所述低功率數(shù)據(jù)保持部將所述數(shù)據(jù)值傳送至所述主/從部。
15. —種共享掃描路徑用于雙重目的的方法,包括在測(cè)試模式下使用所述掃描路徑向寄存器的掃描輸入提供選擇信號(hào)用于掃描移位;以及當(dāng)不在所述測(cè)試模式下工作時(shí)使用所述掃描路徑向所述寄存器提供替代的電能電勢(shì)。
16. 如權(quán)利要求15所述的方法,其特征在于,還包括從主電能電勢(shì)對(duì)所述寄存器的主/從部供電;以及從經(jīng)由所述掃描路徑提供的所述替代電能電勢(shì)對(duì)所述寄存器的低功率數(shù)據(jù)保持部供電。
17. 如權(quán)利要求16所述的方法,其特征在于,還包括使用跳變點(diǎn)反相器來(lái)檢測(cè)提供給所述寄存器的所述主電能電勢(shì)正被關(guān)閉,并使用所述掃描路徑啟用通向所述寄存器的所述替代電能電勢(shì)。
18. 如權(quán)利要求17所述的方法,其特征在于,還包括當(dāng)所述跳變點(diǎn)反相器檢測(cè)到所述主電能電勢(shì)正在關(guān)閉時(shí),將數(shù)據(jù)值從所述寄存器的所述主/從部傳送至所述低功率數(shù)據(jù)保持部。
19.如權(quán)利要求18所述的方法,其特征在于,還包括-當(dāng)所述主電能電勢(shì)恢復(fù)時(shí),將所述數(shù)據(jù)值從所述寄存器的所述低功率數(shù)據(jù)保持部傳送至所述主/從部。
全文摘要
一種設(shè)備與替代電源傳遞通道共享現(xiàn)有的測(cè)試信號(hào)路由路徑,該替代電源傳遞通道通向位于組合邏輯部分中的寄存器的部分。
文檔編號(hào)G11C29/10GK101636794SQ200880009001
公開(kāi)日2010年1月27日 申請(qǐng)日期2008年3月19日 優(yōu)先權(quán)日2007年3月22日
發(fā)明者S·S·西赫 申請(qǐng)人:英特爾公司