專利名稱:具有電源和接地通孔的封裝的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及集成電路領(lǐng)域。更具體地,本發(fā)明涉及用于集成電路的封裝。
背景技術(shù):
在絲焊集成電路14中,焊盤22位于芯片14的周邊,如
圖1所示。焊盤22典型地 包括用于電源連接(電源)、接地連接(接地)以及信號連接的焊盤。集成電路14典型地 被安裝至封裝襯底12,且絲焊連接在集成電路14與封裝襯底12之間形成。因此,封裝襯底 12也具有構(gòu)成絲焊的接合結(jié)構(gòu)M。來自集成電路14上的電源和接地連接的焊絲通常與環(huán) 繞封裝襯底12中的安裝了集成電路14的那部分的電源環(huán)16和接地環(huán)18建立連接,該部 分被稱為管芯附連焊盤20。如本文中所使用的術(shù)語“集成電路”包括諸如在單片半導(dǎo)電襯底上形成的那些器 件,該襯底諸如由硅或鍺之類的四族材料、或由砷化鎵之類的III-V族化合物或此類材料 的混合物形成的襯底。該術(shù)語包括所形成的諸如存儲器和邏輯的所有類型的器件,以及諸 如MOS和雙極的此類器件的所有設(shè)計。該術(shù)語還包括諸如平板顯示器、太陽能電池以及電 荷耦合器件的應(yīng)用。集成電路14上的電源和接地焊盤22占據(jù)了大量空間。在具有4 1 1的信號 電源接地焊盤比例的一些設(shè)計中,電源和接地焊盤22占據(jù)了集成電路14上的焊盤22的 三分之一,從而顯著增大了芯片14的尺寸。隨著集成電路技術(shù)的發(fā)展,越來越小的空間中包含了越來越多的晶體管和其它器 件。即使這些器件本身可被較小的芯片尺寸容納,給定集成電路中器件數(shù)量的增加也表明 需要更多數(shù)量的焊盤22,從而需要更大的芯片尺寸來容納附加的焊盤22。這與持續(xù)減小集 成電路14的芯片尺寸的一般市場壓力相抵觸。封裝襯底12上的電源環(huán)16和接地環(huán)18以及集成電路14上的電源和接地焊盤22 導(dǎo)致在不向集成電路制造和封裝組件中冒險加入許多工藝(這會導(dǎo)致高得多的成本)的情 況下減小芯片14或封裝襯底12的尺寸非常困難。減小焊盤22和焊指(bonding finger) 24所需空間的一種方法是減小焊盤22之 間的間距并減小焊指M之間的間距。然而,為了不影響焊接工藝和焊絲的機械因素,這些 間距只能被減小那么多。另一方法是從絲焊封裝10換成倒裝焊封裝。然而,倒裝焊封裝一 般比絲焊封裝貴。因此,所需要的是至少部分地克服諸如上述那些問題的系統(tǒng)。
發(fā)明內(nèi)容
上述和其它要求通過一種絲焊設(shè)計集成電路得以滿足,該集成電路具有襯底,該 襯底具有正面和相反的背面。電路被設(shè)置在正面上。導(dǎo)電通孔被設(shè)置成從正面穿過襯底到 背面,且電連接至電路,以使導(dǎo)電通孔僅為電路提供電源和接地服務(wù)。焊盤被設(shè)置在正面 上,且電連接至電路以使焊盤僅為該電路提供信號通信。
以此方式,消除了舊集成電路設(shè)計中專用于電源和接地連接的所有焊盤,并由導(dǎo) 電通孔替換,這樣在集成電路中需要少得多的空間。因為導(dǎo)電通孔與襯底的背面建立電連 接,所以幾乎沒有襯底正面上的表面積被用于電源和接地連接。因此,可使集成電路小很 多,或容納更多數(shù)量的信號焊盤。在根據(jù)本發(fā)明該方面的各實施例中,導(dǎo)電通孔僅被設(shè)置在襯底的中心位置和襯底 的角落位置中的至少一個處。在一些實施例中,導(dǎo)電通孔各自包括從正面到背面的單個垂 直鏜孔。在一些實施例中,至少一個導(dǎo)電通孔被設(shè)置在襯底的角落位置,從而當(dāng)該襯底被單 片化時,僅至少一個導(dǎo)電通孔的原始大小的四分之一保留在該襯底中。根據(jù)本發(fā)明的另一方面,描述了一種絲焊設(shè)計封裝襯底,該襯底具有正面和背面, 且管芯附連焊盤設(shè)置在該襯底的正面,其中該管芯附連焊盤基本用導(dǎo)電表面覆蓋。導(dǎo)電表 面包括至少一個電源表面和至少一個接地表面。導(dǎo)電焊指被設(shè)置在正面上的管芯附連焊盤 外部,且電連接被設(shè)置在背面上。導(dǎo)電跡線被設(shè)置在正面與背面之間,并將正面上的焊指與 導(dǎo)電表面電連接至背面上的電連接。在根據(jù)本發(fā)明該方面的各個實施例中,至少一個電源表面包括四個電源表面,這 四個電源表面中的每一個設(shè)置在管芯附連焊盤的四個角落位置中的每一個中。在一些實施 例中,至少一個接地表面包括設(shè)置于管芯附連焊盤的至少一個中心部分中的僅一個接地表 面。在一些實施例中,管芯附連焊盤不大于封裝襯底被設(shè)計成要容納的集成電路。根據(jù)本發(fā)明的又一方面,描述了一種封裝集成電路,該集成電路具有如上所述的 絲焊設(shè)計集成電路、如上所述的絲焊設(shè)計封裝襯底,其中該絲焊設(shè)計封裝襯底的導(dǎo)電表面 與絲焊設(shè)計集成電路的導(dǎo)電通孔建立連接,且導(dǎo)電焊絲在焊盤與焊指之間形成電連接。附圖簡述通過參照結(jié)合附圖考慮的詳細(xì)描述,本發(fā)明的其它優(yōu)點將顯而易見,附圖未按比 例繪制以更清楚地表現(xiàn)細(xì)節(jié),在所有的若干附圖中,相同附圖標(biāo)記表示相同元件,且其中圖1是現(xiàn)有技術(shù)的封裝襯底設(shè)計,其中描繪了管芯附連焊盤、電源和接地環(huán)以及 焊指。圖2是根據(jù)本發(fā)明一實施例的集成電路,其中描繪了導(dǎo)電通孔的三個位置以及用 于信號連接的焊盤。圖3是根據(jù)本發(fā)明一實施例的不具有電源或接地環(huán)的封裝襯底,其中描繪了較小 的管芯附連焊盤和較多數(shù)量的焊指。圖4是根據(jù)本發(fā)明一實施例的封裝集成電路的橫截面,其中描繪了具有通過絲焊 連接到封裝襯底的信號連接與通過集成電路背面上的導(dǎo)電通孔到封裝襯底的電源和接地 連接的集成電路。詳細(xì)描述現(xiàn)在參照圖2,且根據(jù)本發(fā)明諸實施例,集成電路14被制造成具有設(shè)置在芯片14 的一個或多個位置處的硅直通孔(TSV) 26,諸如位于集成電路中心處或位于集成電路14的 角落處。TSV 26a的角落位置可以整個位于芯片14的周邊內(nèi),或被設(shè)置成使TSV 2 在集 成電路14被單片化時切割成四分之一,以此方式使單個TSV 26b可由四個集成電路14的 電路(共用公共角落位置的四個電路)共用,這四個集成電路在被單片化時變成四個獨立 的集成電路14。
TSV沈提供從設(shè)置在集成電路14的上表面上的電路到形成集成電路14的襯底的 背面的導(dǎo)電通路。根據(jù)本發(fā)明,僅電源和接地連接通過TSV沈路由出去,因此在芯片14上 不需要電源或接地焊盤22。因此,過去用于電源和接地焊盤22的所有空間現(xiàn)在被釋放至其 它用途,諸如使芯片14更小、增大用于信號連接的焊盤22的數(shù)量、增大集成電路14中的器 件數(shù)量、或上述用途的組合。如圖3所述,封裝襯底12被修改成具有設(shè)置在封裝襯底12的管芯附連焊盤20中 的TSV沈下方的導(dǎo)電表面觀、30。在一些實施例中,導(dǎo)電表面觀和30可與TSV沈?qū)?zhǔn), 且基本不大于TSV 26,當(dāng)芯片14被安裝到封裝襯底12時TSV 26與導(dǎo)電表面28和30建立 電接觸。然而,在其它實施例中,實際上封裝襯底12的管芯附連焊盤20的整個表面被轉(zhuǎn)換 成導(dǎo)電表面觀和30的圖案,這使得芯片14與封裝襯底12對準(zhǔn)的重要性小得多。導(dǎo)電表面28和30優(yōu)選彼此電絕緣,以按照需要不產(chǎn)生電源和接地交叉,或不同電 壓的電源的交叉等。通過按照這種方式使用管芯附連焊盤20的較大部分,單個封裝襯底設(shè) 計12能容納不同大小的集成電路14或具有不同TSV 26布置的集成電路設(shè)計14。導(dǎo)電表 面觀和30以及焊指M被路由至封裝襯底12的另一面上的電連接。與以上關(guān)于芯片12所描述的相似,可從封裝襯底12消除電源16和接地18的焊 環(huán),從而在封裝襯底12的表面上提供可用空間量的增加。在電源環(huán)16和接地環(huán)18被消除 的情況下,用于信號連接的焊指M可更靠近管芯附連焊盤20,從而在封裝襯底12的周邊產(chǎn) 生附加空間。該附加空間可用于使封裝襯底12更小、增多可用于信號連接的焊指M的數(shù) 量(諸如通過增加焊指M的附加環(huán)),或這兩者的組合。因為也可使集成電路14更小,從而減小了管芯附連焊盤20的尺寸,所以安裝在較 小封裝襯底12上的較小集成電14的總尺寸可被顯著減小。此外,將焊指M移至更接近集 成電路14減少了絲焊所需的焊絲量,從而提高了連接的電性能,并降低了給定封裝集成電 路10所需的焊絲的成本。較短的電源和接地連接還增強了熱耗散和對由高級集成電路技 術(shù)所產(chǎn)生的較大功率的處理?,F(xiàn)在參照圖4,描述了根據(jù)本發(fā)明實施例的封裝集成電路10的橫截面,其中集成 電路14具有通過絲焊連接30到封裝襯底12的信號連接以及通過集成電路14背面上的導(dǎo) 電通孔沈到封裝襯底12的電源和接地連接。電源和接地連接可諸如通過設(shè)置在TSV 26 與導(dǎo)電表面觀和30之間的各向異性導(dǎo)電環(huán)氧樹脂34來形成。圖4中還描繪了設(shè)置在封 裝襯底12的正面與背面之間的導(dǎo)電跡線38的表示。在本發(fā)明各實施例中設(shè)置了諸如球焊 (已描述)和插針(未描述)的封裝連接40。集成電路14可諸如通過環(huán)氧化物底層填充材料36附連至封裝襯底12的管芯附 連焊盤20。諸如環(huán)氧化物的密封劑44被用于將集成電路14密封至封裝襯底12,并保護(hù)該 集成電路14和焊絲30。在一個實施例中,電源連接伸出至封裝襯底12的邊緣或角落,如 44處所呈現(xiàn),而接地連接伸出至封裝襯底12的中心,如42處所呈現(xiàn)。對本發(fā)明的優(yōu)選實施例的上述描述以被呈現(xiàn)用于說明和描述的目的。它們不旨在 窮舉或?qū)⒈景l(fā)明限制為所公開的精確形式。根據(jù)上述示教,明顯的修改和變化是可能的。選 擇和描述了實施例以盡量提供本發(fā)明的原理的最佳說明,從而使本領(lǐng)域普通技術(shù)人員能使 各實施例中的本發(fā)明以及各種修改適用于所構(gòu)想的特定用途。所有此類修改和變型在如由 所附權(quán)利要求限定的本發(fā)明的范圍內(nèi),本發(fā)明的范圍根據(jù)其被清楚地、合法地以及公正地賦予的寬度來解釋。
權(quán)利要求
1.一種絲焊設(shè)計集成電路,包括 具有正面和相反的背面的襯底, 設(shè)置在所述正面上的電路,設(shè)置成從所述正面穿過所述襯底到所述背面的導(dǎo)電通孔,所述導(dǎo)電通孔電連接至所述 電路,以使所述導(dǎo)電通孔僅為所述電路提供電源和接地服務(wù),以及設(shè)置在所述正面上的焊盤,所述焊盤電連接至所述電路,以使所述焊盤僅為所述電路 提供信號通信。
2.如權(quán)利要求1所述的絲焊設(shè)計集成電路,其特征在于,所述導(dǎo)電通孔僅被設(shè)置在所 述襯底的中心位置和所述襯底的角落位置中的至少一個處。
3.如權(quán)利要求1所述的絲焊設(shè)計集成電路,其特征在于,所述導(dǎo)電通孔中的每一個包 括從所述正面到所述背面的單個垂直鏜孔。
4.如權(quán)利要求1所述的絲焊設(shè)計集成電路,其特征在于,至少一個所述導(dǎo)電通孔被設(shè) 置在所述襯底的角落位置,從而當(dāng)所述襯底被單片化時,僅所述至少一個導(dǎo)電通孔的原始 尺寸的四分之一保留在所述襯底中。
5.一種絲焊設(shè)計封裝襯底,包括 具有正面和背面的襯底,設(shè)置在所述襯底的正面上的管芯附連焊盤,所述管芯附連焊盤基本用導(dǎo)電表面覆蓋, 所述導(dǎo)電表面包括至少一個電源表面和至少一個接地表面, 設(shè)置在所述正面上的所述管芯附連焊盤之外的導(dǎo)電焊指, 設(shè)置在所述背面上的電連接,以及設(shè)置在所述正面與所述背面之間的導(dǎo)電跡線,所述導(dǎo)電跡線將所述正面上的所述焊指 和導(dǎo)電表面電連接至所述背面上的電連接。
6.如權(quán)利要求5所述的絲焊設(shè)計封裝襯底,其特征在于,所述至少一個電源表面包括 四個電源表面,這四個電源表面中的每一個設(shè)置在所述管芯附連焊盤的四個角落位置中的 每一個中。
7.如權(quán)利要求5所述的絲焊設(shè)計封裝襯底,其特征在于,所述至少一個接地表面包括 設(shè)置于所述管芯附連焊盤的至少一個中心部分中的僅一個接地表面。
8.如權(quán)利要求5所述的絲焊設(shè)計封裝襯底,其特征在于,所述管芯附連焊盤不大于所 述封裝襯底被設(shè)計成要容納的集成電路。
9.一種封裝集成電路,包括 絲焊設(shè)計集成電路,包括具有正面和相反的背面的集成電路襯底, 設(shè)置在所述集成電路襯底的正面上的電路,設(shè)置成從所述集成電路襯底的正面穿過所述集成電路襯底到所述集成電路襯底的背 面的導(dǎo)電通孔,所述導(dǎo)電通孔電連接至所述電路,以使所述導(dǎo)電通孔僅為所述電路提供電 源和接地服務(wù),以及設(shè)置在所述集成電路襯底的正面上的焊盤,所述焊盤電連接至所述電路,以使所述焊 盤僅為所述電路提供信號通信, 絲焊設(shè)計封裝襯底,包括具有正面和背面的封裝襯底,設(shè)置在所述封裝襯底的正面上的管芯附連焊盤,所述管芯附連焊盤基本用導(dǎo)電表面覆 蓋,所述導(dǎo)電表面包括至少一個電源表面和至少一個接地表面,其中所述絲焊設(shè)計封裝襯 底的導(dǎo)電表面與所述絲焊設(shè)計集成電路的導(dǎo)電通孔建立電連接,設(shè)置在所述封裝襯底的正面上的所述管芯附連焊盤之外的導(dǎo)電焊指,設(shè)置在所述封裝襯底的背面上的電連接,以及設(shè)置在所述封裝襯底的正面與所述封裝襯底的背面之間的導(dǎo)電跡線,所述導(dǎo)電跡線將 所述封裝襯底的正面上的焊指和導(dǎo)電表面電連接至所述封裝襯底的背面上的電連接,以及在所述焊盤與所述焊指之間形成電連接的導(dǎo)電焊絲。
10.如權(quán)利要求9所述的封裝集成電路,其特征在于,所述導(dǎo)電通孔僅被設(shè)置在所述集 成電路襯底的中心位置和所述集成電路襯底的角落位置中的至少一個處。
11.如權(quán)利要求9所述的封裝集成電路,其特征在于,所述導(dǎo)電通孔中的每一個包括從 所述集成電路襯底的正面到所述集成電路襯底的背面的單個垂直鏜孔。
12.如權(quán)利要求9所述的封裝集成電路,其特征在于,至少一個所述導(dǎo)電通孔被設(shè)置在 所述集成電路襯底的角落位置,從而當(dāng)所述集成電路襯底被單片化時,僅所述至少一個導(dǎo) 電通孔的原始尺寸的四分之一保留在所述集成電路襯底中。
13.如權(quán)利要求9所述的封裝集成電路,其特征在于,所述至少一個電源表面包括四個 電源表面,這四個電源表面中的每一個設(shè)置在所述管芯附連焊盤的四個角落位置中的每一 個中。
14.如權(quán)利要求9所述的封裝集成電路,其特征在于,所述至少一個接地表面包括設(shè)置 于所述管芯附連焊盤的至少一個中心部分中的僅一個接地表面。
15.如權(quán)利要求9所述的封裝集成電路,其特征在于,所述管芯附連焊盤不大于所述絲 焊設(shè)計集成電路。
全文摘要
一種絲焊設(shè)計集成電路具有襯底,該襯底具有正面和相反的背面。電路被設(shè)置在正面上。導(dǎo)電通孔被設(shè)置成從正面穿過襯底到背面,且電連接至電路,以使導(dǎo)電通孔僅為電路提供電源和接地服務(wù)。焊盤被設(shè)置在正面上,且電連接至電路以使焊盤僅為該電路提供信號通信。
文檔編號H01L23/055GK102057481SQ200980122475
公開日2011年5月11日 申請日期2009年1月7日 優(yōu)先權(quán)日2008年9月9日
發(fā)明者C·郭, Q·H·洛 申請人:Lsi股份有限公司