專利名稱:用于驅(qū)動(dòng)至少一個(gè)鹵素?zé)舻碾娐费b置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于驅(qū)動(dòng)至少一個(gè)鹵素?zé)舻碾娐费b置,該電路裝置具有輸入端,其帶有用于連接交流供電電壓的第一輸入端子和第二輸入端子;整流器,其帶有與第一輸 入端子和第二輸入端子耦合的輸入端;以及輸出端,其帶有用于提供中間回路電壓的第一 輸出端子和第二輸出端子;橋電路,其帶有分別具有控制電極、參考電極和工作電極的至少 一個(gè)第一電子開關(guān)和第二電子開關(guān),其中第一電子開關(guān)和第二電子開關(guān)在形成第一橋中點(diǎn) 的情況下串聯(lián)地耦合在整流器的第一輸出端子和第二輸出端子之間,其中橋電路還包括第 二橋中點(diǎn);第一變壓器,其帶有初級(jí)繞組和次級(jí)繞組,其中初級(jí)繞組耦合在第一橋中點(diǎn)和第 二橋中點(diǎn)之間;輸出端,其帶有第一輸出端子和第二輸出端子用于將驅(qū)動(dòng)電壓提供給所述 至少一個(gè)鹵素?zé)?,其中第一輸出端子與第一變壓器的次級(jí)繞組的第一端子耦合,并且第二 輸出端子與第一變壓器的次級(jí)繞組的第二端子耦合;第二變壓器,其帶有第一繞組、第二繞 組和第三繞組,其中第二變壓器的第一繞組與第一變壓器的初級(jí)繞組串聯(lián)耦合,其中第二 繞組與第一電子開關(guān)的控制電極耦合,并且第三繞組與第二電子開關(guān)的控制電極耦合;耦 合在整流器的第一輸出端子和第二輸出端子之間的串聯(lián)電路,該串聯(lián)電路帶有第一歐姆電 阻和第一電容器;以及點(diǎn)燃裝置,其耦合在一方面為第一歐姆電阻和第一電容器的連接點(diǎn) 與另一方面為第二電子開關(guān)的控制電極之間。
背景技術(shù):
本發(fā)明所研究的問題涉及對(duì)鹵素?zé)舻恼{(diào)光。在該上下文中,通常尤其是結(jié)合三端 雙向可控硅開關(guān)(Triac)使用相位控制調(diào)光或者反相相位控制調(diào)光。對(duì)于網(wǎng)絡(luò)同步的相位 控制或者反相相位控制,電網(wǎng)電壓的過零的檢測是不可避免的。已知的實(shí)現(xiàn)方式,例如ON SEMICONDUCTOR公司的IC CA3059直接從電網(wǎng)電壓中、即在整流之前生成所謂的過零信號(hào)。 在該已知的解決方案中不利的尤其是,由于浪涌脈沖、電網(wǎng)畸變和其他的干擾導(dǎo)致過零,這 些過零干擾了可靠的調(diào)光工作。
發(fā)明內(nèi)容
因此本發(fā)明的任務(wù)是,改進(jìn)開頭提及的電路裝置,使得能夠?qū)崿F(xiàn)更為不易受干擾 影響的調(diào)光工作。該任務(wù)通過具有權(quán)利要求1所述的特征的電路裝置來解決。本發(fā)明所基于的認(rèn)識(shí)是,當(dāng)為了檢測過零而選擇位于整流器的輸出端和電路裝置 的輸出端之間的耦合輸出點(diǎn)時(shí),可以解決該任務(wù),其中該耦合輸出點(diǎn)的特征必須在于,當(dāng)中 間回路電壓在可預(yù)先給定的第一閾值以下時(shí),該耦合輸出點(diǎn)的電勢的數(shù)值在可預(yù)先給定的 第二閾值以下。換而言之,相應(yīng)地選擇了如下耦合輸出點(diǎn)當(dāng)為電路裝置的該部分供電的中 間回路電壓降低到確定的閾值以下時(shí),該耦合輸出點(diǎn)的電勢通常降到0V。這是可能的,因?yàn)?其上要連接鹵素?zé)舻呢?fù)載回路在中間回路電壓在確定的閾值以下的情況下自主地關(guān)斷。該 關(guān)斷相應(yīng)電網(wǎng)同步地實(shí)現(xiàn)并且可以考慮用于生成過零信號(hào)。
由于電網(wǎng)電壓的例如由于浪涌脈沖或者電網(wǎng)畸變導(dǎo)致的、對(duì)根據(jù)本發(fā)明基于通常小的功率擾動(dòng)選擇的耦合輸出點(diǎn)的干擾因?yàn)樗婕暗碾娙菪院碗姼行云骷膽T性而并不 起作用,所以根據(jù)本發(fā)明的電路裝置能夠?qū)崿F(xiàn)電網(wǎng)電壓的過零的簡單并且魯棒的檢測。該 電路裝置需要少的器件,可以比已知的實(shí)現(xiàn)方式更簡單地構(gòu)建并且證明是極其抗干擾的。在一個(gè)優(yōu)選的實(shí)施形式中,微處理器設(shè)計(jì)為根據(jù)在其至少一個(gè)輸入端上的信號(hào)在 其至少一個(gè)輸出端上提供與其時(shí)間相關(guān)的信號(hào),該信號(hào)能夠?qū)崿F(xiàn)電路裝置的調(diào)光。在此 要考慮的是,微處理器本來就通常設(shè)置在這種電路裝置中用于接收調(diào)光信號(hào)(例如根據(jù) DALI (數(shù)字可尋址照明接口)標(biāo)準(zhǔn))。微處理器現(xiàn)在可以設(shè)計(jì)為對(duì)其輸入端上的信號(hào)針對(duì) 低于可預(yù)先給定的閾值進(jìn)行監(jiān)控,由此導(dǎo)出電網(wǎng)電壓的過零并且在其輸出端上提供信號(hào), 該信號(hào)承載調(diào)光信息,特別是用于相位控制調(diào)光或者反相相位控制調(diào)光。優(yōu)選的是,在電路裝置的所述至少一個(gè)耦合輸出點(diǎn)和微處理器的第一輸入端之間 耦合串聯(lián)電路,該串聯(lián)電路包括第一二極管和平滑裝置。由此,可以將正的基本上的直流電 壓信號(hào)輸送給微處理器,該直流電壓信號(hào)的特征在于相對(duì)于基本上OV的擾動(dòng),其中擾動(dòng)的 時(shí)刻表明電網(wǎng)電壓的過零。在平滑裝置的一個(gè)成本特別低廉的實(shí)現(xiàn)中,該平滑裝置包括第 二歐姆電阻和第二電容器。在一個(gè)特別有利的實(shí)施形式中,第二變壓器為了耦合輸出包括第四繞組。雖然作 為耦合輸出點(diǎn)也考慮半橋中點(diǎn)、在橋電路的電子開關(guān)上的信號(hào)以及耦合電容器的中點(diǎn),然 而借助用作控制變壓器的第二變壓器上的第四繞組的耦合輸出具有的優(yōu)點(diǎn)是,在該耦合輸 出點(diǎn)的情況下電勢在時(shí)鐘控制期間具有恒定的電壓電平,并且在間歇期間具有OV的電平。 在此,參考電勢還可以自由選擇。此外,由于由此可能的低的電壓水平,得到極低的損耗,而 在現(xiàn)有技術(shù)中在高損耗的情況下必須將電網(wǎng)電壓降低。由此,要引導(dǎo)至微處理器的電壓可 以以簡單的方式通過第二變壓器的繞組的匝數(shù)調(diào)節(jié)到微處理器的期望輸入電壓范圍。由此,鹵素?zé)舻恼{(diào)光可以通過損耗非常低的、簡單地構(gòu)建的自由振蕩器 (Freischwinger)來實(shí)現(xiàn)。特別可靠地使電網(wǎng)電壓的干擾無效,因?yàn)樵谳斔徒o微處理器的信 號(hào)中幾乎不再存在這些干擾。為了相位控制調(diào)光,該電路裝置還包括第三電子開關(guān),其帶有控制電極、參考電 極和工作電極,其中第三電子開關(guān)的控制電極與微處理器的第一輸出端耦合,其中第三電 子開關(guān)的工作電極-參考電極段與第一電容器并聯(lián)。在第三電子開關(guān)相應(yīng)地導(dǎo)通期間,在 第一電容器上不能建立適于將點(diǎn)燃裝置點(diǎn)燃的電壓。當(dāng)?shù)谌娮娱_關(guān)被切換到截止時(shí),這 才可能。為了實(shí)現(xiàn)反相相位控制調(diào)光,該電路裝置還具有第四電子開關(guān),其帶有控制電 極、參考電極和工作電極,其中第四電子開關(guān)的控制電極與微處理器的第二輸出端耦合,其 中第四電子開關(guān)的工作電極-參考電極段與第四繞組并聯(lián)。如果第四電子開關(guān)導(dǎo)通,則由 此第四繞組被短接并且通過其與第二和繞組和第三繞組的耦合,它們也被短接。由此,第一 電子開關(guān)和第二電子開關(guān)的驅(qū)動(dòng)被中斷,由此得到反相相位控制。當(dāng)?shù)谒碾娮娱_關(guān)與第二變壓器的第二繞組或第三繞組并聯(lián)時(shí),可以實(shí)現(xiàn)相同的作 用。在一個(gè)特別優(yōu)選的實(shí)施形式中,器件的設(shè)計(jì)實(shí)現(xiàn)為使得在第一時(shí)段期間(在該時(shí) 段內(nèi)中間回路電壓超過可預(yù)先給定的第一閾值),在第一耦合輸出點(diǎn)和第二耦合輸出點(diǎn)之間的電勢的包絡(luò)線恒定并且不等于ov,并且在第二時(shí)段期間(在該時(shí)段內(nèi)中間回路電壓在 可預(yù)先給定的第一閾值以下)基本上為OV并且尤其是0V。這能夠?qū)崿F(xiàn)對(duì)電網(wǎng)電壓過零的 特別簡單的檢測。優(yōu)選的是,微處理器具有第二輸入端,其設(shè)計(jì)用于接收調(diào)光信號(hào),特別是DALI信 號(hào)。由此,微處理器可以設(shè)計(jì)為根據(jù)DALI信號(hào)的信息來驅(qū)動(dòng)第三電子開關(guān)和/或第四電子 開關(guān)。在該上下文中,微處理器設(shè)計(jì)為將在其第一輸入端上的信號(hào)與其第二輸入端上的 信號(hào)結(jié)合,以便在其第一輸出端上提供信號(hào)用于引起相位控制調(diào)光和/或在其第二輸出端 上提供信號(hào)用于引起反相相位控制調(diào)光。此外可以設(shè)計(jì)的是,該電路裝置包括放電裝置,該放電裝置設(shè)計(jì)為一旦電路裝置起振則將第一電容器放電到點(diǎn)燃裝置的擊穿電壓以下。由此保證了,點(diǎn)燃裝置僅僅在所希 望的時(shí)刻點(diǎn)燃并且將啟動(dòng)脈沖提供給第二電子開關(guān)。由此,避免了由于不希望的啟動(dòng)脈沖 導(dǎo)致的控制。由從屬權(quán)利要求中得到另外的有利的實(shí)施形式。
現(xiàn)在在下面參照附圖進(jìn)一步描述根據(jù)本發(fā)明的電路裝置的實(shí)施例。其中圖1以示意圖示出了根據(jù)本發(fā)明的電路裝置的一個(gè)實(shí)施例;圖2示出了圖1的不同量的時(shí)間變化曲線;以及圖3以示意圖示出了根據(jù)本發(fā)明的電路裝置的實(shí)施例。
具體實(shí)施例方式圖1以示意圖示出了根據(jù)本發(fā)明的電路裝置的一個(gè)實(shí)施形式。在此,電網(wǎng)電壓Un 耦合在第一輸入端子El和第二輸入端子E2之間。該電網(wǎng)電壓被輸送給整流器,該整流器 包括二極管Dl、D2、D3和D4。在整流器的輸出端提供中間回路電壓Uz,其對(duì)應(yīng)于整流后的 電網(wǎng)電壓UN。該中間回路電SUz尤其是為半橋電路供電,該半橋電路包括第一晶體管Tl、 第二晶體管T2以及第一耦合電容器Cki和第二耦合電容器Ck2。在晶體管Tl、T2之間形成 第一半橋中點(diǎn)HM1,而在兩個(gè)耦合電容器CK1、CK2之間形成第二半橋中點(diǎn)HM2。第一變壓器 TRl具有初級(jí)繞組Wl和與其耦合的次級(jí)繞組W2。初級(jí)繞組Wl耦合在半橋中點(diǎn)HM1、HM2之 間。次級(jí)繞組W2的兩個(gè)端子形成電路裝置的第一輸出端子Al和第二輸出端子A2,鹵素?zé)?La連接到這些輸出端子上。與第一變壓器TRl的初級(jí)繞組Wl串聯(lián)地耦合有第二變壓器TR2的第一繞組Si。 該第一繞組在其側(cè)與第二繞組S2、第三繞組S3以及第四繞組S4耦合。第二繞組S2耦合在 晶體管Tl的基極和發(fā)射極之間,而第三繞組S3耦合在晶體管T2的基極和發(fā)射極之間。在 整流器的輸出端之間還耦合有歐姆電阻Rl以及電容器Cl的串聯(lián)電路。在電容器Cl上降 落的電壓通過點(diǎn)燃裝置Zl (在此實(shí)施為二端交流開關(guān)元件)與晶體管T2的基極耦合。于 是當(dāng)在電容器Cl上的電壓上升到二端交流開關(guān)元件Zl的擊穿電壓時(shí),該點(diǎn)燃裝置由此能 夠?qū)崿F(xiàn)電路裝置的起振。為了在成功點(diǎn)燃之后阻止干擾性的點(diǎn)燃脈沖,電容器Cl通過使用 歐姆電阻R2和晶體管T3放電到二端交流開關(guān)元件Zl的擊穿電壓以下。
通過第四繞組耦合輸出的電壓為了限制電流而耦合到歐姆電阻R5上,隨后通過 二極管D5整流并且通過使用電容器C2和歐姆電阻R3的并聯(lián)電路來平滑。隨后,該電壓被 輸送給控制裝置10、特別是微處理器的第一輸入端E3。此外,通過輸入端E4將DALI信號(hào) 輸送給微處理器10,該DALI信號(hào)包括關(guān)于調(diào)光愿望的信息。微處理器10具有第一輸出端 A3,其與晶體管T4的基極耦合,該晶體管T4與電容器Cl并聯(lián)。微處理器10的第二輸出端 A4與晶體管T5的基極耦合,該晶體管T5與第四繞組S4并聯(lián)。圖2的上面的視圖示出了中間回路電壓Uz的時(shí)間變化曲線。該中間回路電壓半 正弦形地在OV和其最大值Uzmax(其通常為大約325V)之間走向。在閾值Us以下電壓不再 足夠通過繞組S3產(chǎn)生超過0. 7V的電壓,以便將晶體管T2導(dǎo)通。由此,晶體管2過渡到其 截止?fàn)顟B(tài)中,由此形成半橋T1、T2。只有當(dāng)在下一個(gè)半波的情況下又超過閾值Us時(shí),又能夠 實(shí)現(xiàn)啟動(dòng)電路裝置。為此,二端交流開關(guān)元件Zl尤其是設(shè)計(jì)為使得在其擊穿之后中間回路 電壓Uz足夠高,以便能夠?qū)崿F(xiàn)電路裝置的起振。圖2的下面的視圖示出了在第三繞組S3上的電壓Us3的時(shí)間變化曲線。如可以清 楚看出的那樣,該電壓首先作為+0. 7V和-0. 7V之間的高頻交流信號(hào)變化。然而中間回路 電壓Uz在閾值電壓Us以下,電壓Us3的幅度回到0V。對(duì)于第四繞組S4上的電壓Us4得到相 應(yīng)的變化曲線。通過電壓Us4的整流和平滑,得到借助粗線繪出的、在微處理器10的輸入端 Ε3上的電壓Ue3的變化曲線。當(dāng)電壓Ue3回到OV時(shí),由此總是顯示出電網(wǎng)電壓Un的過零。 通過這種方式,能夠?qū)崿F(xiàn)電網(wǎng)同步的相位控制調(diào)光或者反相相位控制調(diào)光。在電網(wǎng)電壓Un的過零的認(rèn)識(shí)中,由此微處理器10可以在考慮到在其輸入端Ε4上 輸送的DALI信號(hào)來在其輸出端A3上提供信號(hào)用于相位控制調(diào)光和在其輸出端Α4上提供 信號(hào)用于反相相位控制調(diào)光。借助在微處理器的輸出端A3上提供的信號(hào)可以將晶體管Τ4導(dǎo)通。由此,可以防 止在電容器Cl上的電壓上升到超過二端交流開關(guān)元件Zl的擊穿電壓。只有當(dāng)晶體管Τ4 被截止時(shí),在電容器Cl上的電荷才上升到二端交流開關(guān)元件Zl的擊穿電壓之上并且由此 導(dǎo)致啟動(dòng)電路裝置。這對(duì)應(yīng)于相位控制調(diào)光。為了實(shí)現(xiàn)反相相位調(diào)光,例如在微處理器的輸出端Α4上提供的信號(hào)被輸送給晶 體管Τ5。當(dāng)晶體管Τ5被導(dǎo)通時(shí),第四繞組S4被短接,并且通過其與繞組S2和S3的耦合它 們也短接。由此可以將已經(jīng)啟動(dòng)的電路裝置關(guān)斷。要說明的是,可以浮動(dòng)地(potentialfrei)提供信號(hào)Ue3。這具有的優(yōu)點(diǎn)是,該信 號(hào)可以置于任意的電勢。特別優(yōu)選的是,繞組S4的匝數(shù)選擇為使得電壓Ue3與微處理器10的所需的輸入電 壓匹配,例如最大為3. 3V。圖3示出了根據(jù)本發(fā)明的電路裝置的另一實(shí)施形式。只要涉及相同的或者類似的 部件,則借助圖1所引入的附圖標(biāo)記繼續(xù)有效。該變形方案的特征在于,耦合輸出沒有電流 隔離地進(jìn)行。為了將耦合輸出的信號(hào)的電平與微處理器10的輸入電平匹配,可以中間連接 放大裝置、例如射極跟隨器。為了實(shí)現(xiàn)反相相位控制調(diào)光,在此繞組S3與晶體管Τ5并聯(lián), 其中如對(duì)于本領(lǐng)域技術(shù)人員明顯的是,與繞組S2的并聯(lián)電路具有相同的效果。
權(quán)利要求
一種用于驅(qū)動(dòng)至少一個(gè)鹵素?zé)?La)的電路裝置,該電路裝置具有-輸入端,其帶有用于連接交流供電電壓(UN)的第一輸入端子(E1)和第二輸入端子(E2);-整流器(D1,D2,D3,D4),其帶有與所述第一輸入端子(E1)和第二輸入端子(E2)耦合的輸入端;以及輸出端,其帶有用于提供中間回路電壓(UZ)的第一輸出端子和第二輸出端子;-橋電路,其帶有至少一個(gè)第一電子開關(guān)(T1)和第二電子開關(guān)(T2),所述第一電子開關(guān)和第二電子開關(guān)分別具有控制電極、參考電極和工作電極,其中所述第一電子開關(guān)(T1)和第二電子開關(guān)(T2)在形成第一橋中點(diǎn)(HM1)的情況下串聯(lián)地耦合在整流器(D1,D2,D3,D4)的第一輸出端子和第二輸出端子之間,其中橋電路還包括第二橋中點(diǎn)(HM2);-第一變壓器(TR1),其帶有初級(jí)繞組(W1)和次級(jí)繞組(W2),其中初級(jí)繞組(W1)耦合在第一橋中點(diǎn)(HM1)和第二橋中點(diǎn)(HM2)之間;-輸出端,其帶有第一輸出端子(A1)和第二輸出端子(A2)用于將驅(qū)動(dòng)電壓(UA)提供給所述至少一個(gè)鹵素?zé)?La),其中第一輸出端子(A1)與第一變壓器(TR1)的次級(jí)繞組(W2)的第一端子耦合,并且第二輸出端子與第一變壓器(TR1)的次級(jí)繞組(W2)的第二端子耦合;-第二變壓器(TR2),其具有第一繞組(S1)、第二繞組(S2)和第三繞組(S3),其中第二變壓器(TR2)的第一繞組(S1)與第一變壓器(TR1)的初級(jí)繞組(W1)串聯(lián)耦合,其中第二繞組(S2)與第一電子開關(guān)的控制電極耦合,并且第三繞組(S3)與第二電子開關(guān)的控制電極耦合;-耦合在整流器(D1,D2,D3,D4)的第一輸出端子和第二輸出端子之間的串聯(lián)電路,該串聯(lián)電路具有第一歐姆電阻(R1)和第一電容器(C1);以及-點(diǎn)燃裝置(Z1),其耦合在一方面為第一歐姆電阻(R1)和第一電容器(C1)的連接點(diǎn)與另一方面為第二電子開關(guān)的控制電極之間;其特征在于,該電路裝置還包括-帶有至少一個(gè)輸入端(E3,E4)和至少一個(gè)輸出端(A3,A4)的微處理器(10),其中微處理器(10)的所述至少一個(gè)輸入端(E3)與整流器(D1,D2,D3,D4)的輸出端和電路裝置的輸出端(A1,A2)之間的至少一個(gè)耦合輸出點(diǎn)耦合,其中所述至少一個(gè)耦合輸出點(diǎn)的特征在于,當(dāng)中間回路電壓(UZ)在能夠預(yù)先給定的第一閾值(US)以下時(shí),所述耦合輸出點(diǎn)的電勢的數(shù)值在能夠預(yù)先給定的第二閾值以下。
2.根據(jù)權(quán)利要求1所述的電路裝置,其特征在于,微處理器(10)設(shè)計(jì)為根據(jù)在該微處 理器的至少一個(gè)輸入端(E3)上的信號(hào)在微處理器的至少一個(gè)輸出端(A3,A4)上提供與在 至少一個(gè)輸入端上的信號(hào)在時(shí)間上相關(guān)的信號(hào),該信號(hào)能夠?qū)崿F(xiàn)電路裝置的調(diào)光。
3.根據(jù)權(quán)利要求2所述的電路裝置,其特征在于,調(diào)光是相位控制調(diào)光或者反相相位 控制調(diào)光。
4.根據(jù)權(quán)利要求3所述的電路裝置,其特征在于,在該電路裝置的所述至少一個(gè)耦合 輸出點(diǎn)和微處理器(10)的第一輸入端(E3)之間耦合串聯(lián)電路,該串聯(lián)電路包括第一二極 管(D5)和平滑裝置(C2,R3)。
5.根據(jù)權(quán)利要求4所述的電路裝置,其特征在于,平滑裝置包括第二歐姆電阻(R3)和第二電容器(C2)。
6.根據(jù)權(quán)利要求3至5中的任一項(xiàng)所述的電路裝置,其特征在于,第二變壓器(TR2)包 括第四繞組(S4)用于耦合輸出。
7.根據(jù)權(quán)利要求3至5中的任一項(xiàng)所述的電路裝置,其特征在于,該電路裝置還包括 第三電子開關(guān)(T4),其具有控制電極、參考電極和工作電極,其中第三電子開關(guān)(T4)的控 制電極與微處理器(10)的第一輸出端(A3 ;A4)耦合,其中第三電子開關(guān)(T4)的工作電 極-參考電極段與第一電容器(Cl)并聯(lián)。
8.根據(jù)權(quán)利要求6或7所述的電路裝置,其特征在于,該電路裝置還具有第四電子開 關(guān)(T5),其具有控制電極、參考電極和工作電極,其中第四電子開關(guān)(T5)的控制電極與微 處理器(10)的第二輸出端(A3 ;A4)耦合,其中第四電子開關(guān)(T5)的工作電極-參考電極 段與第二繞組(S2)或者第三繞組(S3)或者第四繞組(S4)并聯(lián)。
9.根據(jù)上述權(quán)利要求中的任一項(xiàng)所述的電路裝置,其特征在于,在其內(nèi)中間回路電壓 (Uz)超過能夠預(yù)先給定的第一閾值(Us)的第一時(shí)段期間,在第一耦合輸出點(diǎn)和第二耦合輸 出點(diǎn)之間的電勢的包絡(luò)線恒定并且不等于0伏特,而在其內(nèi)中間回路電壓(Uz)在能夠預(yù)先 給定的第一閾值(Us)以下的第二時(shí)段期間,基本上為0伏特。
10.根據(jù)上述權(quán)利要求中的任一項(xiàng)所述的電路裝置,其特征在于,微處理器(10)具有 第二輸入端(E4),其設(shè)計(jì)用于接收調(diào)光信號(hào),特別是數(shù)字可尋址照明接口信號(hào)。
11.根據(jù)權(quán)利要求10所述的電路裝置,其特征在于,微處理器(10)設(shè)計(jì)為將在該微處 理器(10)的第一輸入端(E3)上的信號(hào)與該微處理器(10)的第二輸入端(E4)上的信號(hào)結(jié) 合,以便在該微處理器(10)的第一輸出端(A3)上提供信號(hào)用于引起相位控制調(diào)光和/或 在該微處理器(10)的第二輸出端(A4)上提供信號(hào)用于引起反相相位控制調(diào)光。
12.根據(jù)上述權(quán)利要求中的任一項(xiàng)所述的電路裝置,其特征在于,該電路裝置還包括放 電裝置(R2,T3),該放電裝置設(shè)計(jì)為一旦該電路裝置起振,則將第一電容器(Cl)放電到點(diǎn) 燃裝置(Zl)的擊穿電壓以下。
全文摘要
本發(fā)明涉及一種用于驅(qū)動(dòng)至少一個(gè)鹵素?zé)?La)的電路裝置,該電路裝置具有帶有第一和第二輸入端子(E1,E2)的輸入端;帶有輸入端的整流器;以及帶有用于提供中間回路電壓(UZ)的第一和第二輸出端子的輸出端;橋電路。該電路裝置包括帶有至少一個(gè)輸入端(E3,E4)和至少一個(gè)輸出端(A3,A4)的微處理器(10),其所述至少一個(gè)輸入端(E3)與整流器(D1,D2,D3,D4)的輸出端和電路裝置的輸出端(A1,A2)之間的至少一個(gè)耦合輸出點(diǎn)耦合,所述至少一個(gè)耦合輸出點(diǎn)的特征在于,當(dāng)中間回路電壓(UZ)在能夠預(yù)先給定的第一閾值(US)以下時(shí),該耦合輸出點(diǎn)的電勢的數(shù)值在能夠預(yù)先給定的第二閾值以下。
文檔編號(hào)H05B39/04GK101801147SQ201010114810
公開日2010年8月11日 申請(qǐng)日期2010年2月10日 優(yōu)先權(quán)日2009年2月10日
發(fā)明者赫爾穆特·霍伊瑟 申請(qǐng)人:奧斯蘭姆有限公司