系統(tǒng)可以包括:處理器30,該處理器30可以包括:接收模塊300,接收第一類型信號(hào)解調(diào)解碼器件或第二類型信號(hào)解調(diào)解碼器件輸入的中斷反饋信號(hào)。判別模塊302與所述接收模塊300連接,在中斷反饋信號(hào)的觸發(fā)下對(duì)當(dāng)前接入第一類型信號(hào)解調(diào)解碼器件或第二類型信號(hào)解調(diào)解碼器件的信號(hào)類型進(jìn)行判別。接入模塊304與所述判別模塊302連接,根據(jù)判別結(jié)果開啟與信號(hào)類型對(duì)應(yīng)的輸出通路。
[0076]優(yōu)選的,如圖5所示,判別模塊302可以包括讀取單元120和判別單元122。所述讀取單元120,響應(yīng)中斷反饋信號(hào),經(jīng)由I2C總線對(duì)第一類型信號(hào)解調(diào)解碼器件和第二類型信號(hào)解調(diào)解碼器件中的鎖定寄存器和中斷信號(hào)寄存器進(jìn)行讀取,其中,第一類型信號(hào)解調(diào)解碼器件或第二類型信號(hào)解調(diào)解碼器件在信號(hào)類型與自身類型相同時(shí),對(duì)該信號(hào)進(jìn)行鎖定處理,而在信號(hào)類型與自身類型不同時(shí),對(duì)該信號(hào)進(jìn)行失鎖處理。
[0077]所述判別單元122與所述讀取單元120連接,根據(jù)讀取結(jié)果對(duì)信號(hào)類型進(jìn)行判別。
[0078]優(yōu)選的,如圖5所示,接入模塊304可以包括判定單元140和控制單元142。
[0079]所述判定單元140,判定當(dāng)前接入第一類型信號(hào)解調(diào)解碼器件或第二類型信號(hào)解調(diào)解碼器件的信號(hào)所歸屬的信號(hào)解調(diào)解碼器件。
[0080]所述控制單元142,控制三態(tài)開關(guān)將除信號(hào)所歸屬的信號(hào)解調(diào)解碼器件之外的另一種類型信號(hào)解調(diào)解碼器件所對(duì)應(yīng)的輸出通路設(shè)置為高阻態(tài),同時(shí)開啟與信號(hào)所歸屬的信號(hào)解調(diào)解碼器件對(duì)應(yīng)的輸出通路。
[0081]優(yōu)選的,如圖5所示,所述系統(tǒng)還可以包括:信號(hào)調(diào)節(jié)器件50,該信號(hào)調(diào)節(jié)器件50可以包括第一處理模塊20、第二處理模塊、第三處理模塊24。
[0082]所述第一處理模塊20,對(duì)當(dāng)前接入的信號(hào)進(jìn)行靜電防護(hù)處理。
[0083]所述第二處理模塊22,對(duì)經(jīng)過靜電防護(hù)處理后的信號(hào)進(jìn)行浪涌防護(hù)處理。
[0084]第三處理模塊24,對(duì)經(jīng)過浪涌防護(hù)處理后的信號(hào)進(jìn)行阻抗匹配處理,并將經(jīng)過阻抗匹配處理后的信號(hào)交流耦合至第一類型信號(hào)解調(diào)解碼器件和第二類型信號(hào)解調(diào)解碼器件。
[0085]從以上的描述中,可以看出,上述實(shí)施例實(shí)現(xiàn)了如下技術(shù)效果(需要說明的是這些效果是某些優(yōu)選實(shí)施例可以達(dá)到的效果):采用本實(shí)用新型實(shí)施例所提供的技術(shù)方案,在硬盤錄像機(jī)中,采用硬件與軟件結(jié)合的方式實(shí)現(xiàn)HD-TVI相機(jī)信號(hào)和模擬相機(jī)信號(hào)(或其它兩種不同相機(jī)信號(hào))自適應(yīng)接入DVR技術(shù),兩種(或兩種以上)相機(jī)信號(hào)識(shí)別的硬件連接方式及軟件處理機(jī)制,以及BT656信號(hào)(或類似并行數(shù)據(jù)接口)“線與”功能的硬件連接方式及軟件處理機(jī)制。由此,在相機(jī)信號(hào)接入端采用無(wú)損信號(hào)接入。采用硬件與軟件結(jié)合的方式,可以避免濾波器對(duì)有用信號(hào)的衰減和延時(shí),使有用信號(hào)可以無(wú)損地接入DVR,同時(shí)還可以實(shí)現(xiàn)兩種或兩種以上不同相機(jī)的自適應(yīng)接入DVR。在數(shù)字信號(hào)處理接口端實(shí)現(xiàn)BT656信號(hào)“線與”功能。BT656信號(hào)(或類似并行數(shù)據(jù)接口)“線與”功能的實(shí)現(xiàn),可以避免使用CPLD等電路功能的開發(fā)和維護(hù),大大降低了 “自適應(yīng)接入”系統(tǒng)開發(fā)的復(fù)雜度和成本。
[0086]應(yīng)當(dāng)理解的是,本發(fā)明的上述【具體實(shí)施方式】?jī)H僅用于示例性說明或解釋本發(fā)明的原理,而不構(gòu)成對(duì)本發(fā)明的限制。因此,在不偏離本發(fā)明的精神和范圍的情況下所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。此外,本發(fā)明所附權(quán)利要求旨在涵蓋落入所附權(quán)利要求范圍和邊界、或者這種范圍和邊界的等同形式內(nèi)的全部變化和修改例。
【主權(quán)項(xiàng)】
1.一種不同類型信號(hào)自適應(yīng)接入電路,其特征在于,包括: 第一類型信號(hào)解調(diào)解碼器件,其與所述處理器連接,用于向所述處理器輸入第一類型信號(hào); 第二類型信號(hào)解調(diào)解碼器件,與所述第一類型信號(hào)解調(diào)解碼器件連接,用于向所述處理器輸入第二類型信號(hào),其中,在所述第二類型信號(hào)解調(diào)解碼器件與所述第一類型信號(hào)解調(diào)解碼器件相連后共同接入所述處理器; 所述處理器,分別與所述第一類型信號(hào)解調(diào)解碼器件和所述第二類型信號(hào)解調(diào)解碼器件連接,在所述第一類型信號(hào)解調(diào)解碼器件或所述第二類型信號(hào)解調(diào)解碼器件輸入的中斷反饋信號(hào)的觸發(fā)下對(duì)當(dāng)前接入所述第一類型信號(hào)解調(diào)解碼器件或所述第二類型信號(hào)解調(diào)解碼器件的信號(hào)類型進(jìn)行判別,并根據(jù)判別結(jié)果開啟與所述信號(hào)類型對(duì)應(yīng)的輸出通路。2.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第一類型信號(hào)解調(diào)解碼器件的第一輸出端與所述第二類型信號(hào)解調(diào)解碼器件的第二輸出端進(jìn)行線與,并連接至所述處理器,其中,所述第一輸出端與所述第二輸出端輸出并行數(shù)據(jù)接口的數(shù)據(jù)DATA信號(hào)。3.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第二類型信號(hào)解調(diào)解碼器件的第三輸出端在三態(tài)開關(guān)的控制作用下與所述第一類型信號(hào)解調(diào)解碼器件的第四輸出端進(jìn)行線與,并連接至所述處理器,其中,所述第三輸出端與所述第四輸出端輸出并行數(shù)據(jù)接口的時(shí)鐘CLK信號(hào)。4.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第一類型信號(hào)解調(diào)解碼器件的第五輸出端和所述第二類型信號(hào)解調(diào)解碼器件的第六輸出端分別連接至所述處理器,其中,所述第五輸出端與所述第六輸出端輸出所述中斷反饋信號(hào)。5.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述電路還包括: 信號(hào)調(diào)節(jié)器件,分別與所述第一類型信號(hào)解調(diào)解碼器件和所述第二類型信號(hào)解調(diào)解碼器件連接,在對(duì)當(dāng)前接入所述第一類型信號(hào)解調(diào)解碼器件或所述第二類型信號(hào)解調(diào)解碼器件的信號(hào)進(jìn)行靜電和浪涌防護(hù)以及阻抗匹配處理后,交流耦合至所述第一類型信號(hào)解調(diào)解碼器件和所述第二類型信號(hào)解調(diào)解碼器件。6.根據(jù)權(quán)利要求5所述的電路,其特征在于,所述信號(hào)調(diào)節(jié)器件包括: 靜電防護(hù)器件,對(duì)所述當(dāng)前接入的信號(hào)進(jìn)行靜電防護(hù)處理; 電涌抑制晶閘管,與所述靜電防護(hù)器件連接,對(duì)經(jīng)過靜電防護(hù)處理后的信號(hào)進(jìn)行浪涌防護(hù)處理; 端接電阻和印制電路板PCB走線阻抗,與所述電涌抑制晶閘管連接,對(duì)經(jīng)過浪涌防護(hù)處理后的信號(hào)進(jìn)行阻抗匹配處理。7.根據(jù)權(quán)利要求1-5之一所述的電路,所述第一類型信號(hào)解調(diào)解碼器件為HD-TVI信號(hào)解調(diào)解碼模塊,所述第二類型信號(hào)解調(diào)解碼器件為模擬信號(hào)解調(diào)解碼模塊,所述處理器為數(shù)字信號(hào)處理器。
【專利摘要】本實(shí)用新型公開了一種不同類型信號(hào)自適應(yīng)接入電路,包括:第一類型信號(hào)解調(diào)解碼器件與所述處理器連接,用于向所述處理器輸入第一類型信號(hào);第二類型信號(hào)解調(diào)解碼器件與所述第一類型信號(hào)解調(diào)解碼器件連接,用于向所述處理器輸入第二類型信號(hào),其中,在所述第二類型信號(hào)解調(diào)解碼器件與所述第一類型信號(hào)解調(diào)解碼器件相連后共同接入所述處理器;所述處理器,分別與所述第一類型信號(hào)解調(diào)解碼器件和所述第二類型信號(hào)解調(diào)解碼器件連接,在所述第一類型信號(hào)解調(diào)解碼器件或所述第二類型信號(hào)解調(diào)解碼器件輸入的中斷反饋信號(hào)的觸發(fā)下對(duì)當(dāng)前接入所述第一類型信號(hào)解調(diào)解碼器件或所述第二類型信號(hào)解調(diào)解碼器件的信號(hào)類型進(jìn)行判別,并根據(jù)判別結(jié)果開啟與所述信號(hào)類型對(duì)應(yīng)的輸出通路,由此降低了系統(tǒng)設(shè)計(jì)的復(fù)雜度以及硬件成本。
【IPC分類】H04N5/77
【公開號(hào)】CN204652544
【申請(qǐng)?zhí)枴緾N201520184922
【發(fā)明人】廖慧平, 高華, 張亮
【申請(qǐng)人】杭州海康威視數(shù)字技術(shù)股份有限公司
【公開日】2015年9月16日
【申請(qǐng)日】2015年3月30日