一種發(fā)送機(jī)自動增益控制方法及系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及自動增益控制技術(shù)領(lǐng)域,特別是涉及一種發(fā)送機(jī)自動增益控制方法。本發(fā)明還涉及一種發(fā)送機(jī)自動增益控制系統(tǒng)。
【背景技術(shù)】
[0002]隨著通信技術(shù)的發(fā)展,當(dāng)前社會對于發(fā)送機(jī)中的功率放大電路的靜態(tài)工作點提出了更高的要求,由于功率放大電路位于射頻鏈路的后級鏈路中,功率放大電路的靜態(tài)工作點由射頻鏈路的輸出信號的電平直接決定,故一般都要求射頻鏈路能夠具有自動控制增益的功能,使射頻鏈路輸出信號的電平保持穩(wěn)定,從而避免由于輸出信號的電平波動過大而對功率放大電路的正常工作造成影響。
[0003]現(xiàn)有的方法多采用單片機(jī)來控制衰減單元從而對射頻鏈路的輸出信號的電平進(jìn)行控制,但采用單片機(jī)的話對衰減單元的控制不夠迅速。
[0004]因此,如何提供一種控制速度快的發(fā)送機(jī)自動增益控制方法及系統(tǒng)是本領(lǐng)域技術(shù)人員目前需要解決的問題。
【發(fā)明內(nèi)容】
[0005]本發(fā)明的目的是提供一種發(fā)送機(jī)自動增益控制方法,采用FPGA控制單元來控制發(fā)送機(jī)的輸出信號的增益,控制速度更快,且能夠保證射頻鏈路的輸出信號的電平保持穩(wěn)定,從而避免了對后級鏈路中的功率放大電路的正常工作造成影響;本發(fā)明的另一目的是提供一種發(fā)送機(jī)自動增益控制系統(tǒng)。
[0006]為解決上述技術(shù)問題,本發(fā)明提供了一種發(fā)送機(jī)自動增益控制方法,包括:
[0007]采集發(fā)送機(jī)的射頻鏈路中的衰減單元輸出的信號;
[0008]對所述射頻鏈路中采集到的信號進(jìn)行檢波處理和模數(shù)轉(zhuǎn)換處理,并將處理后的信號發(fā)送至FPGA控制單元;
[0009]所述FPGA控制單元將所述處理后的信號與預(yù)設(shè)閾值進(jìn)行比較,根據(jù)比較結(jié)果發(fā)送衰減控制信號至所述衰減單元;
[0010]所述衰減單元根據(jù)所述衰減控制信號對輸入所述衰減單元的信號進(jìn)行增益控制處理。
[0011]優(yōu)選地,所述根據(jù)比較結(jié)果發(fā)送衰減控制信號至所述衰減單元;所述衰減單元根據(jù)所述衰減控制信號對輸入所述衰減單元的信號進(jìn)行增益控制處理的過程具體為:
[0012]當(dāng)所述處理后的信號大于所述預(yù)設(shè)閾值時,發(fā)送第一衰減控制信號至所述衰減單元;
[0013]所述衰減單元接收到所述第一衰減控制信號后,在當(dāng)前的衰減值上增加預(yù)設(shè)衰減量,并根據(jù)增加后的衰減值對輸入所述衰減單元的信號進(jìn)行增益控制處理;
[0014]當(dāng)所述處理后的信號小于所述預(yù)設(shè)閾值時,發(fā)送第二衰減控制信號至所述衰減單元;
[0015]所述衰減單元接收到所述第二衰減控制信號后,在當(dāng)前的衰減值上減少預(yù)設(shè)衰減量,并根據(jù)減少后的衰減值對輸入所述衰減單元的信號進(jìn)行增益控制處理。
[0016]優(yōu)選地,所述預(yù)設(shè)衰減量為ldB。
[0017]優(yōu)選地,該方法還包括:
[0018]對所述衰減單元輸出的信號進(jìn)行濾波處理,并將濾波后的信號發(fā)送至后級鏈路。
[0019]優(yōu)選地,該方法還包括:
[0020]在當(dāng)所述射頻鏈路中的信號輸入所述衰減單元之前,對所述信號進(jìn)行放大處理。
[0021]為解決上述技術(shù)問題,本發(fā)明還提供了一種發(fā)送機(jī)自動增益控制系統(tǒng),包括:
[0022]采集單元,用于采集發(fā)送機(jī)的射頻鏈路中的衰減單元輸出的信號;
[0023]信號處理單元,用于對所述射頻鏈路中采集到的信號進(jìn)行檢波處理和模數(shù)轉(zhuǎn)換處理,并將處理后的信號發(fā)送至FPGA控制單元;
[0024]所述FPGA控制單元,用于將所述處理后的信號與預(yù)設(shè)閾值進(jìn)行比較,根據(jù)比較結(jié)果發(fā)送衰減控制信號至所述衰減單元;
[0025]所述衰減單元,用于根據(jù)所述衰減控制信號對輸入所述衰減單元的信號進(jìn)行增益控制處理。
[0026]優(yōu)選地,所述發(fā)送機(jī)為采用二次變頻的發(fā)送機(jī)。
[0027]優(yōu)選地,該系統(tǒng)還包括:
[0028]濾波器,用于對所述衰減單元輸出的信號進(jìn)行濾波處理,并將濾波后的信號發(fā)送至后級鏈路。
[0029]優(yōu)選地,該系統(tǒng)還包括:
[0030]放大器,用于在當(dāng)所述射頻鏈路中的信號輸入所述衰減單元之前,對所述信號進(jìn)行放大處理。
[0031]本發(fā)明提供了一種發(fā)送機(jī)自動增益控制方法及系統(tǒng),將發(fā)送機(jī)的射頻鏈路中的衰減單元輸出的信號發(fā)送至FPGA控制單元,由FPGA控制單元根據(jù)該信號與預(yù)設(shè)閾值的比較結(jié)果發(fā)送衰減控制信號來控制衰減單元的衰減值,F(xiàn)PGA控制單元相比單片機(jī)來說,控制速度更快;且該方法能夠使射頻鏈路的輸出信號等于預(yù)設(shè)閾值,保證了射頻鏈路的輸出信號的電平能夠保持穩(wěn)定,從而避免了對后級鏈路中的功率放大電路的正常工作造成影響。
【附圖說明】
[0032]為了更清楚地說明本發(fā)明實施例中的技術(shù)方案,下面將對現(xiàn)有技術(shù)和實施例中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0033]圖1為本發(fā)明提供的一種發(fā)送機(jī)自動增益控制方法的過程的流程圖;
[0034]圖2為本發(fā)明提供的另一種發(fā)送機(jī)自動增益控制方法的過程的流程圖;
[0035]圖3為本發(fā)明提供的一種發(fā)送機(jī)自動增益控制系統(tǒng)的結(jié)構(gòu)示意圖。
【具體實施方式】
[0036]本發(fā)明的核心是提供發(fā)送機(jī)自動增益控制方法,采用FPGA控制單元來控制發(fā)送機(jī)的輸出信號的增益,控制速度更快,且能夠保證射頻鏈路的輸出信號的電平保持穩(wěn)定,從而避免了對后級鏈路中的功率放大電路的正常工作造成影響;本發(fā)明的另一目的是提供一種發(fā)送機(jī)自動增益控制系統(tǒng)。
[0037]為使本發(fā)明實施例的目的、技術(shù)方案和優(yōu)點更加清楚,下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實施例是本發(fā)明一部分實施例,而不是全部的實施例。基于本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護(hù)的范圍。
[0038]實施例一
[0039]本發(fā)明提供了一種發(fā)送機(jī)自動增益控制方法,參見圖1所示,圖1為本發(fā)明提供的一種發(fā)送機(jī)自動增益控制方法的過程的流程圖;該方法包括:
[0040]步驟slOl:采集發(fā)送機(jī)的射頻鏈路中的衰減單元輸出的信號;
[0041]步驟sl02:對射頻鏈路中采集到的信號進(jìn)行檢波處理和模數(shù)轉(zhuǎn)換處理,并將處理后的信號發(fā)送至FPGA(Field—Programmable Gate Array,現(xiàn)場可編程門陣列)控制單元;
[0042]步驟sl03:FPGA控制單元將處理后的信號與預(yù)設(shè)閾值進(jìn)行比較,根據(jù)比較結(jié)果發(fā)送衰減控制信號至衰減單元;
[0043]步驟sl04:衰減單元根據(jù)衰減控制信號對輸入衰減單元的信號進(jìn)行增益控制處理。
[0044]本發(fā)明提供了一種發(fā)送機(jī)自動增益控制方法,將發(fā)送機(jī)的射頻鏈路中的衰減單元輸出的信號發(fā)送至FPGA控制單元,由FPGA控制單元根據(jù)該信號與預(yù)設(shè)閾值的比較結(jié)果發(fā)送衰減控制信號來控制衰減單元的衰減值,F(xiàn)PGA控制單元相比單片機(jī)來說,控制速度更快;且該方法能夠使射頻鏈路的輸出信號等于預(yù)設(shè)閾值,保證了射頻鏈路的輸出信號的電平能夠保持穩(wěn)定,從而避免了對后級鏈路中的功率放大電路的正常工作造成影響。
[0045]實施例二
[0046]本發(fā)明還提供了另一種發(fā)送機(jī)自動增益控制方法,參見圖2示,圖2為本發(fā)明提供的另一種發(fā)送機(jī)自動增益控制方法的過程的流程圖;該方法包括:
[0047]步驟s201:在當(dāng)射頻鏈路中的信號輸入衰減單元之前,對信號進(jìn)行放大處理;
[0048]步驟S202:采集發(fā)送機(jī)的射頻鏈路中的衰減單元輸出的信號;
[0049]步驟s203:對射頻鏈路中采集到的信號進(jìn)行檢波處理和模數(shù)轉(zhuǎn)換處理,并將處理后的信號發(fā)送至FPGA控制單元;
[0050]步驟s204:FPGA控制單元將處理后的信號與預(yù)設(shè)閾值進(jìn)行比較,當(dāng)處理后的信號大于預(yù)設(shè)閾值時,發(fā)送第一衰減控制信號至衰減單元;當(dāng)處理后的信號小于預(yù)設(shè)閾值時,發(fā)送第二衰減控制信號至衰減單元;
[0051]其中,這里的預(yù)設(shè)閾值可根據(jù)實際情況自行設(shè)定,本發(fā)明對此不作特別限定。
[0052]步驟s205:衰減單元接收到第一衰減控制信號后,在當(dāng)前的衰減值上增加預(yù)設(shè)衰減量,并根據(jù)增加后的衰減值對輸入衰減單元的信號進(jìn)行增益控制處理;衰減單元接收到第二衰減控制信號后,在當(dāng)前的衰減值上減少預(yù)設(shè)衰減量,并根據(jù)減少后的衰減值對輸入衰減單元的信號進(jìn)行增益控制處理;
[0053]步驟s206:對衰減單元輸出的信號進(jìn)行濾波處理,并將濾波后的信號發(fā)送至后級鏈路。
[0054]其中,這里的預(yù)設(shè)衰減量可以為ldB。
[0055]這里的預(yù)設(shè)衰減量時根據(jù)控制輸出電平動態(tài)指標(biāo)來自行設(shè)定的,本發(fā)明并不限定對預(yù)設(shè)衰減量的具體數(shù)值。
[0056]可以理解的是,首先進(jìn)行放大處理是為了便于對信號進(jìn)行后續(xù)處理,對信號進(jìn)行增益控制處理后再對信號進(jìn)行濾波處理是為了使輸出至后級鏈路中