眼圖建構(gòu)顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種顯示裝置,尤其涉及一種眼圖建構(gòu)顯示裝置。
【背景技術(shù)】
[0002]芯片(例如集成電路)是現(xiàn)代電子裝置當(dāng)中最重要的硬件之一;不同的芯片為了要彼此交換信息(包含數(shù)據(jù)、訊息和指令等),芯片包含了傳送電路與接收電路;一芯片的傳送電路傳送信息至另一芯片的接收電路。
[0003]當(dāng)接收電路接收到信號(hào)時(shí),接收電路會(huì)從接收到的信號(hào)當(dāng)中還原出信息。而例如以太網(wǎng)絡(luò)、光纖網(wǎng)絡(luò)、XAUI (10 Gigabit Media Independent Interface)、PC1-E(Peripheral Component Interconnect Express)與 SATA (Serial Advanced TechnologyAttachment)都是現(xiàn)代高速芯片的常見(jiàn)的接口標(biāo)準(zhǔn)。
[0004]為了確保接收電路能正確地從接收到的信號(hào)當(dāng)中還原出信息,監(jiān)視由接收電路所接收到的信號(hào)的眼圖非常有用;因此,正確地監(jiān)視由接收電路所接收到的信號(hào)的眼圖已成為現(xiàn)代芯片設(shè)計(jì)的關(guān)鍵。然而,目前相關(guān)技術(shù)的眼圖建構(gòu)顯示裝置有著設(shè)計(jì)復(fù)雜且價(jià)格非常昂貴的缺點(diǎn)。
【發(fā)明內(nèi)容】
[0005]有鑒于此,為改善上述現(xiàn)有技術(shù)的缺點(diǎn),本發(fā)明的主要目的在于提供一種眼圖建構(gòu)顯示裝置。
[0006]為達(dá)到上述目的,本發(fā)明的技術(shù)方案是這樣實(shí)現(xiàn)的:
一種眼圖建構(gòu)顯示裝置,應(yīng)用于一數(shù)據(jù)串流(data stream),該眼圖建構(gòu)顯示裝置包含:一放大器,該放大器接收該數(shù)據(jù)串流;一第一均衡器,該第一均衡器電性連接至該放大器;一加法單元,該加法單元電性連接至該第一均衡器;一第二均衡器,該第二均衡器電性連接至該加法單元;一誤碼率核對(duì)單元,該誤碼率核對(duì)單元電性連接至該加法單元;一頻率回復(fù)單元,該頻率回復(fù)單元電性連接至該加法單元及該誤碼率核對(duì)單元;一頻率合成器(clock synthesizer),該頻率合成器電性連接至該頻率回復(fù)單元;一處理單元,該處理單元電性連接至該加法單元、該誤碼率核對(duì)單元及該頻率回復(fù)單元;及一顯示單元,該顯示單元電性連接至該處理單元。
[0007]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該放大器可為例如但本發(fā)明不限定為一可變?cè)鲆娣糯笃?variable gain amplifier)。
[0008]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該第一均衡器可為例如但本發(fā)明不限定為一前饋均衡器(feed forward equalizer)。
[0009]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該第二均衡器可為例如但本發(fā)明不限定為一決策回授均衡器(decis1n feedback equalizer)。
[0010]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該加法單元可為例如但本發(fā)明不限定為一加法器。
[0011]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該誤碼率核對(duì)單元可為例如但本發(fā)明不限定為一誤碼率核對(duì)電路。
[0012]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該頻率回復(fù)單元可為例如但本發(fā)明不限定為一頻率回復(fù)電路。
[0013]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該顯示單元可為例如但本發(fā)明不限定為一顯不器。
[0014]再者,如上所述的眼圖建構(gòu)顯示裝置,其中該處理單元可為例如但本發(fā)明不限定為一微處理器或一微控制器。
[0015]本發(fā)明所提供的眼圖建構(gòu)顯示裝置,具有設(shè)計(jì)簡(jiǎn)單且低成本的優(yōu)點(diǎn)。
【附圖說(shuō)明】
[0016]圖1為本發(fā)明之眼圖建構(gòu)顯示裝置方塊圖。
[0017]圖2為本發(fā)明之眼串行信號(hào)之一實(shí)施例之局部示意圖。
[0018]圖3為本發(fā)明之眼圖信號(hào)之一實(shí)施例示意圖。
[0019]【主要組件符號(hào)說(shuō)明】
眼圖建構(gòu)顯示裝置10
資料串流20 放大器102 第一均衡器104 加法單元106 第二均衡器108 誤碼率核對(duì)單元110 頻率回復(fù)單元112 頻率合成器114 處理單元116 顯示單元118 放大數(shù)據(jù)串流120 第一均衡信號(hào)122 第二均衡信號(hào)124 加總均衡信號(hào)126 頻率合成信號(hào)128 頻率回復(fù)信號(hào)130 誤碼率信號(hào)132 眼圖信號(hào)134。
【具體實(shí)施方式】
[0020]下面結(jié)合附圖及本發(fā)明的實(shí)施例對(duì)本發(fā)明眼圖建構(gòu)顯示裝置作進(jìn)一步詳細(xì)的說(shuō)明。
[0021]請(qǐng)參考圖1,其為本發(fā)明之眼圖建構(gòu)顯示裝置方塊圖。一眼圖建構(gòu)顯示裝置10應(yīng)用于一數(shù)據(jù)串流20 (data stream);該眼圖建構(gòu)顯不裝置10包含一放大器102、一第一均衡器104、一加法單元106、一第二均衡器108、一誤碼率核對(duì)單元110、一頻率回復(fù)單元112、一頻率合成器114 (clock synthesizer)、一處理單兀116及一顯不單兀118。
[0022]該放大器102接收該數(shù)據(jù)串流20 ;該第一均衡器104電性連接至該放大器102 ;該加法單元106電性連接至該第一均衡器104 ;該第二均衡器108電性連接至該加法單元106 ;該誤碼率核對(duì)單元110電性連接至該加法單元106。
[0023]該頻率回復(fù)單元112電性連接至該加法單元106及該誤碼率核對(duì)單元110 ;該頻率合成器114電性連接至該頻率回復(fù)單元112 ;該處理單元116電性連接至該加法單元106、該誤碼率核對(duì)單元110及該頻率回復(fù)單元112 ;該顯示單元118電性連接至該處理單元 116ο
[0024]該放大器102可為例如但本發(fā)明不限定為一可變?cè)鲆娣糯笃?variable gainamplifier);該第一均衡器104可為例如但本發(fā)明不限定為一前饋均衡器(feed forwardequalizer);該第二均衡器108可為例如但本發(fā)明不限定為一決策回授均衡器(decis1nfeedback equalizer);該加法單元106可為例如但本發(fā)明不限定為一加法器。
[0025]該誤碼率核對(duì)單元110可為例如但本發(fā)明不限定為一誤碼率核對(duì)電路;該頻率回復(fù)單元112可為例如但本發(fā)明不限定為一頻率回復(fù)電路;該顯示單元118可為例如但本發(fā)明不限定為一顯示器;該處理單元116可為例如但本發(fā)明不限定為一微處理器或一微控制器。
[0026]在該放大器102接收該數(shù)據(jù)串流20之后,該放大器102以可變?cè)鲆娣绞椒糯笤摂?shù)據(jù)串流20以得到一放大數(shù)據(jù)串流120 ;該放大器102傳送該放大數(shù)據(jù)串流120至該第一均衡器104。
[0027]在該第一均衡器104接收該放大數(shù)據(jù)串流120之后,該第一均衡器104處理該放大數(shù)據(jù)串流120以得到一第一等化信號(hào)122 ;該第一均衡器104傳送該第一等化信號(hào)122至該加法單元106。
[0028]該第二均衡器108傳送一第二等化信號(hào)124至該加法單元106 ;在該加法單元106接收該第一等化信號(hào)122與該第二等化信號(hào)124之后,該加法單元106加總該第一等化信號(hào)122與該第二等化信號(hào)124以得到一加總等化信號(hào)126 ;該加法單元106傳送該加總等化信號(hào)126至該誤碼率核對(duì)單元110、該頻率回復(fù)單元112及該處理單元116。
[0029]該頻率合成器114傳送一頻率合成信號(hào)128至該頻率回復(fù)單元112 ;在該頻率回復(fù)單元112接收該加總等化信號(hào)126與該頻率合成信號(hào)128之后,該頻率回復(fù)單元112產(chǎn)生一頻率回復(fù)信號(hào)130 ;該頻率回復(fù)單元112傳送該頻率回復(fù)信號(hào)130至該誤碼率核對(duì)單元110及該處理單元116。
[0030]在該誤碼率核對(duì)單元110接收該加總等化信號(hào)126與該頻率回復(fù)信號(hào)130之后,該誤碼率核對(duì)單元110核對(duì)該加總等化信號(hào)126的誤碼率以得到一誤碼率信號(hào)132 ;該誤碼率核對(duì)單元110傳送該誤碼率信號(hào)132至該處理單元116。
[0031]在該處理單元116接收該加總等化信號(hào)126、該頻率回復(fù)信號(hào)130與該誤碼率信號(hào)132之后,該處理單元116處理該加總等化信號(hào)126、該頻率回復(fù)信號(hào)130與該誤碼率信號(hào)132以得到一眼串行信號(hào);該眼串行信號(hào)包含多數(shù)的眼信號(hào);請(qǐng)參考圖2,其為本發(fā)明之眼串行信號(hào)之一實(shí)施例之局部示意圖。
[0032]該處理單元116取出該眼串行信號(hào)的一中間的眼信號(hào)及該中間的眼信號(hào)的兩邊的眼信號(hào)的一半,以得到一眼圖信號(hào)134;該處理單元116以長(zhǎng)方條統(tǒng)計(jì)圖掃描(histogram scanning)、雙線性插補(bǔ)(bilinear interpolat1n)及雙立方形插補(bǔ)(bicubicinterpolat1n)處理該眼圖信號(hào)134 ;該處理單元116放大該眼圖信號(hào)134 ;該處理單元116傳送該眼圖信號(hào)134至該顯示單元118。
[0033]在該顯示單元118接收該眼圖信號(hào)134之后,該顯示單元118顯示該眼圖信號(hào)134。請(qǐng)參考圖3,其為本發(fā)明之眼圖信號(hào)之一實(shí)施例示意圖。
[0034]本發(fā)明的優(yōu)點(diǎn)在于提供一種設(shè)計(jì)簡(jiǎn)單且低成本的眼圖建構(gòu)顯示裝置。
[0035]以上所述,僅為本發(fā)明的較佳實(shí)施例而已,并非用于限定本發(fā)明的保護(hù)范圍。
【主權(quán)項(xiàng)】
1.一種眼圖建構(gòu)顯示裝置,應(yīng)用于一數(shù)據(jù)串流,其特征在于,該眼圖建構(gòu)顯示裝置包含: 一放大器,該放大器接收該數(shù)據(jù)串流; 一第一均衡器,該第一均衡器電性連接至該放大器; 一加法單元,該加法單元電性連接至該第一均衡器; 一第二均衡器,該第二均衡器電性連接至該加法單元; 一誤碼率核對(duì)單元,該誤碼率核對(duì)單元電性連接至該加法單元; 一頻率回復(fù)單元,該頻率回復(fù)單元電性連接至該加法單元及該誤碼率核對(duì)單元; 一頻率合成器,該頻率合成器電性連接至該頻率回復(fù)單元; 一處理單元,該處理單元電性連接至該加法單元、該誤碼率核對(duì)單元及該頻率回復(fù)單元;及 一顯示單元,該顯示單元電性連接至該處理單元。2.如權(quán)利要求1所述眼圖建構(gòu)顯示裝置,其特征在于,其中該放大器為一可變?cè)鲆娣糯笃鳌?.如權(quán)利要求2所述眼圖建構(gòu)顯示裝置,其特征在于,其中該第一均衡器為一前饋均衡器。4.如權(quán)利要求3所述眼圖建構(gòu)顯示裝置,其特征在于,其中該第二均衡器為一決策回授均衡器。5.如權(quán)利要求4所述眼圖建構(gòu)顯示裝置,其特征在于,其中該加法單元為一加法器。6.如權(quán)利要求5所述眼圖建構(gòu)顯示裝置,其特征在于,其中該誤碼率核對(duì)單元為一誤碼率核對(duì)電路。7.如權(quán)利要求6所述眼圖建構(gòu)顯示裝置,其特征在于,其中該頻率回復(fù)單元為一頻率回復(fù)電路。8.如權(quán)利要求7所述眼圖建構(gòu)顯示裝置,其特征在于,其中該顯示單元為一顯示器。9.如權(quán)利要求8所述眼圖建構(gòu)顯示裝置,其特征在于,其中該處理單元為一微處理器。10.如權(quán)利要求8所述眼圖建構(gòu)顯示裝置,其特征在于,其中該處理單元為一微控制器。
【專利摘要】本發(fā)明公開(kāi)了一種眼圖建構(gòu)顯示裝置,包含一放大器、一第一均衡器、一加法單元、一第二均衡器、一誤碼率核對(duì)單元、一頻率回復(fù)單元、一頻率合成器、一處理單元及一顯示單元。該第一均衡器電性連接至該放大器;該加法單元電性連接至該第一均衡器;該第二均衡器電性連接至該加法單元;該誤碼率核對(duì)單元電性連接至該加法單元;該頻率回復(fù)單元電性連接至該加法單元及該誤碼率核對(duì)單元;該頻率合成器電性連接至該頻率回復(fù)單元;該處理單元電性連接至該加法單元、該誤碼率核對(duì)單元及該頻率回復(fù)單元;該顯示單元電性連接至該處理單元。
【IPC分類】H04B17/00
【公開(kāi)號(hào)】CN105375993
【申請(qǐng)?zhí)枴緾N201410442193
【發(fā)明人】李至偉, 鄭清汾, 王德生, 高達(dá)人
【申請(qǐng)人】釩創(chuàng)科技股份有限公司
【公開(kāi)日】2016年3月2日
【申請(qǐng)日】2014年9月2日