專(zhuān)利名稱:Ewsd程控交換機(jī)中央服務(wù)通道接口裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及電通信技術(shù)領(lǐng)域內(nèi)的一種數(shù)字信息傳輸裝置,進(jìn)一步是指一種EWSD程控交換機(jī)的中央服務(wù)通道接口裝置。
在目前電信維護(hù)向著集中維護(hù)和集中管理發(fā)展的趨勢(shì)下,網(wǎng)絡(luò)中網(wǎng)管監(jiān)控系統(tǒng)的開(kāi)發(fā)應(yīng)用已成為全國(guó)電信維護(hù)的重點(diǎn),但是作為應(yīng)用較為普遍的EWSD程控交換機(jī),僅僅只提供兩個(gè)OMT維護(hù)終端接口,因此其網(wǎng)絡(luò)監(jiān)控缺少足夠的接口資源而達(dá)不到預(yù)期的要求,這就使得如何擴(kuò)展EWSD程控交換機(jī)維護(hù)終端接口已成為當(dāng)務(wù)之急的焦點(diǎn)問(wèn)題。EWSD程控交換機(jī)除兩個(gè)OMT外,在其設(shè)計(jì)上還有6個(gè)CSC(中央服務(wù)通道)接口,但因CSC接口是一個(gè)十分特殊的接口,必需與EWSD程控交換機(jī)廠家的維護(hù)中心的DCP相連,共計(jì)投資要100萬(wàn)元,這是EWSD程控交換機(jī)用戶難以接受的,因此這些CSC接口無(wú)法得以合理應(yīng)用。
有鑒于此,本實(shí)用新型的目的,乃是提供一種能與現(xiàn)有EWSD程控交換機(jī)的CSC接口相配接使用以擴(kuò)展其維護(hù)終端接口的EWSD程交換機(jī)中央服務(wù)通道接口裝置。
本實(shí)用新型的解決方案如下。參見(jiàn)
圖1本實(shí)用新型電原理方框圖,本實(shí)用新型的電路由V.24同步接口電平處理器1、時(shí)鐘信號(hào)處理器2、HDLC協(xié)議處理器3、單片計(jì)算機(jī)4、EEPROM寄存器5、EPROM寄存器6、RAM寄存器7、V.24異步接口電平處理器8連接組成,V.24同步接口電平處理器1的部分接口分別與時(shí)鐘信號(hào)處理器2和HDLC協(xié)議處理器3的部分接口相連接,以將EWSD程控交換機(jī)外來(lái)的V.24接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平,并且還將單片計(jì)算機(jī)系統(tǒng)耒的+5V電平轉(zhuǎn)換為V.24接口電平輸出到EWSD程控交換機(jī),時(shí)鐘信號(hào)處理器2的輸出端分別與HDLC協(xié)議處理器3和單片計(jì)算機(jī)4的時(shí)鐘輸入接口相連接,以給它們提供時(shí)鐘信號(hào),HDLC協(xié)議處理器3的另一部分接口與單片計(jì)算機(jī)4的CPU接口相連接,以實(shí)現(xiàn)單片計(jì)算機(jī)4對(duì)HDLC協(xié)議處理器3送來(lái)的協(xié)議信號(hào)進(jìn)行智能化處理,單片計(jì)算機(jī)4的外圍分別連接有用于存放程控交換機(jī)的局參數(shù)且能對(duì)局參數(shù)立即進(jìn)行修改的EEPROM寄存器5,用于存放所有運(yùn)行程序且可利用紫外線擦除和修改該運(yùn)行程序的EPROM寄存器6,以及用于臨時(shí)數(shù)據(jù)暫存、數(shù)據(jù)接收和作為發(fā)送緩沖區(qū)的RAM寄存器7,V.24異步接口電平處理器8的部分接口與單片計(jì)算機(jī)4的CPU接口相連接,以將外來(lái)的V.24接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平,并且還將單片計(jì)算機(jī)系統(tǒng)來(lái)的+5V電平轉(zhuǎn)換為V.24接口電平輸出。
具有上述電路結(jié)構(gòu)的本實(shí)用新型在使用時(shí),可將其裝設(shè)在一塊PC插卡式的電路板上并安裝于任意一臺(tái)PC機(jī)中,可與運(yùn)行于DOS、WINDOWS、UNIX的終端管理程序通過(guò)RS232接口相連接,同時(shí)還可與EWSD交換機(jī)CSC(中央服務(wù)通道)接口相連接。該電路板上的+5V電源可由PC機(jī)提供,也可自備電源提供。本實(shí)用新型的工作原理如下(1)同步信號(hào)到異步信號(hào)的轉(zhuǎn)換來(lái)源于EWSD程控交換機(jī)CSC(中央服務(wù)通道)接口的同步數(shù)據(jù)信號(hào)和外同步時(shí)鐘信號(hào),通過(guò)V.24同步接口電平處理器1的電平轉(zhuǎn)換,將V.24接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平信號(hào)送入HDLC協(xié)議處理器3,由HDLC協(xié)議處理器3進(jìn)行幀結(jié)構(gòu)的處理,檢測(cè)幀標(biāo)志,進(jìn)行CRC校驗(yàn),產(chǎn)生中斷將數(shù)據(jù)送入單片計(jì)算機(jī)4和RAM寄存器7,單片計(jì)算機(jī)4將有用的數(shù)據(jù)從單片機(jī)異步串口送出,通過(guò)V.24異步接口電平處理器8的電平轉(zhuǎn)換,將單片計(jì)算機(jī)系統(tǒng)來(lái)的+5V電平轉(zhuǎn)換為V.24接口電平輸出,并進(jìn)入PC機(jī)的RS232接口。
(2)異步信號(hào)到同步信號(hào)的轉(zhuǎn)換來(lái)源于PC機(jī)的RS232接口的異步信號(hào),通過(guò)V.24異步接口電平處理器8的電平轉(zhuǎn)換,將RS232接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平信號(hào),送入單片計(jì)算機(jī)4和RAM寄存器7,單片機(jī)進(jìn)行處理,將有用的數(shù)據(jù)送入HDLC協(xié)議處理器3,進(jìn)行幀結(jié)構(gòu)處理,檢驗(yàn)幀標(biāo)志,進(jìn)行CRC校驗(yàn),產(chǎn)生中斷將數(shù)據(jù)送到V.24同步接口電平處理器1,并且時(shí)鐘信號(hào)處理器2產(chǎn)生的同步時(shí)鐘也同時(shí)分別送到HDLC協(xié)議處理器3和V.24同步接口電平處理器1,通過(guò)V.24同步接口電平處理器1的電平轉(zhuǎn)換,將數(shù)據(jù)信號(hào)和同步時(shí)鐘信號(hào)的+5V電平轉(zhuǎn)換為V.24接口電平輸出,并進(jìn)入到EWSD程控交換機(jī)的CSC(中央服務(wù)通道)接口。
本實(shí)用新型具有如下優(yōu)點(diǎn)和技術(shù)特點(diǎn)①制造成本和安裝費(fèi)用加起來(lái)不超過(guò)兩萬(wàn)元,就可將一個(gè)CSC接口擴(kuò)展成為一個(gè)維護(hù)端口,用戶經(jīng)濟(jì)上能承受得起;②快速安全地將CSC接口轉(zhuǎn)變成標(biāo)準(zhǔn)RS232協(xié)議,與交換機(jī)之間僅通過(guò)V.24標(biāo)準(zhǔn)接口連接,安全性高;③實(shí)現(xiàn)與操作系統(tǒng)、計(jì)算機(jī)型號(hào)的無(wú)關(guān)性,在DOS、WINDOWS、UNIX等平臺(tái)上均能使用,同時(shí)還兼容OMT平臺(tái);④實(shí)現(xiàn)與網(wǎng)管監(jiān)控系統(tǒng)的直接連接,無(wú)需另外修改應(yīng)用軟件;⑤自動(dòng)識(shí)別交換機(jī)的硬件配置,在安裝時(shí)自動(dòng)進(jìn)行初始化,無(wú)需進(jìn)行任何修改;⑥較強(qiáng)的自愈功能,在失去連接后本裝置能自動(dòng)進(jìn)行再次連接,無(wú)需人工干預(yù),基本做到免維護(hù)。
以下結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型加以進(jìn)一步詳細(xì)說(shuō)明。
圖1為本實(shí)用新型的電原理方框圖;圖2為圖1方框圖的一種具體電路的原理圖。
參見(jiàn)圖2與圖1。V.24同步接口電平處理器1由RS232電平轉(zhuǎn)換器U1、插座JT2和單排三插針CZ1組成,U1采用MAX205,JT2采用DB25,CZ1采用3PIN;時(shí)鐘信號(hào)處理器2由晶振XT1、非門(mén)U9A與U9B、電阻R4、電容C2與C3、分頻器U7與U8及雙排插針CZ2組成,XT1采用19.6608MHz,U9A和U9B采用74HC04,U7和U8采用74HC393,CZ2采用2*10PIN;HDLC協(xié)議處理器3由HDLC處理器U6構(gòu)成,U6采用INTER8273;單片計(jì)算機(jī)4由單片機(jī)U2、二極管D1、電阻R1及電容C1組成,U2采用80C196KC,D1采用IN41148;EEPROM寄存器5由串行EEPROM寄存器U4構(gòu)成,U4采用24C16;EPROM寄存器6由EPROM存貯器U3構(gòu)成,U3采用PSD301;RAM寄存器7由RAM寄存器U5構(gòu)成,U5采用62256;V.24異步接口電平處理器8由RS232電平轉(zhuǎn)換器U1和插座JT1組成,U1為前述已采用的MAX205,JT1采用DB9。
V.24同步接口電平處理器1的U1的第7腳和第17腳分別與時(shí)鐘信號(hào)處理器2的CZ2的第11至17腳的公共連接點(diǎn)和第7腳相連接,以分別傳送系統(tǒng)的發(fā)送同步時(shí)鐘信號(hào)CLKOUT1和外部同步時(shí)鐘信號(hào)RCLK1,U1的第6、7、9、15、16、17及23腳分別與HDLC協(xié)議處理器3的U6的第30、28、26、35、29、27及31腳相連接,以分別傳送系統(tǒng)的發(fā)送請(qǐng)求信號(hào)DB4A1,發(fā)送同步時(shí)鐘信號(hào)CLKOUT1、數(shù)據(jù)接收信號(hào)RXD1、清除發(fā)送信號(hào)DB5A1、數(shù)據(jù)發(fā)送信號(hào)TXD1、外部同步時(shí)鐘信號(hào)RCLK1、數(shù)據(jù)終端準(zhǔn)備好信號(hào)DB20A1;時(shí)鐘信號(hào)處理器2的U7A的第5腳和CZ2的第11至17腳的公共連接點(diǎn)分別與HDLC協(xié)議處理器3的U6的第3腳和第28腳相連接,以分別傳送系統(tǒng)的INTER8273時(shí)鐘信號(hào)和發(fā)送同步時(shí)鐘信號(hào)CLKOUT1,時(shí)鐘信號(hào)處理器2的U7A的第3腳與單片計(jì)算機(jī)4的單片機(jī)U2的第67腳相連接,以傳送系統(tǒng)的單片機(jī)時(shí)鐘信號(hào)X1;HDLC協(xié)議處理器3的U6的第12至19腳分別與單片計(jì)算機(jī)4的U2的第60至53腳相連接,以分別傳送系統(tǒng)的數(shù)據(jù)總線信號(hào)D10至D17,U6的第2、4、9、10及11腳分別與U2的第15、22、61、40及24腳相連接,以分別傳送系統(tǒng)的發(fā)送器中斷請(qǐng)求信號(hào)TXINT1、復(fù)位信號(hào)RST10、讀信號(hào)RD1、寫(xiě)信號(hào)WR1及接收器中斷請(qǐng)求信號(hào)RXINT1,U6的第5、7、21、22及24腳分別與單片機(jī)U2外圍的U3的第8、7、21、20及9腳相連接,以分別傳送系統(tǒng)的發(fā)送DMA響應(yīng)信號(hào)TXDACK1、接收DMA請(qǐng)求信號(hào)RXDACK1、接口寄存器選擇信號(hào)A0、接口寄存器選擇信號(hào)A1及片選信號(hào)CS1-2;單片計(jì)算機(jī)4的單片機(jī)U2的第19、20及21腳分別與EEPROM寄存器5的U4的第5、6及7腳相連接,以分別傳送系統(tǒng)的數(shù)據(jù)線信號(hào)SDA、工作有效控制線信號(hào)SCL及測(cè)試線信號(hào)TEST;單片計(jì)算機(jī)4的單片機(jī)U2的第60至45腳分別與EPROM寄存器6的U3的第23至33腳和第35至39腳相連接,以分別傳送系統(tǒng)的數(shù)據(jù)/地址復(fù)用總線信號(hào)D10至D1F,U2的第41、40、61、62、16及64(43)腳分別與U3的第1、2、22、13、3及11腳相連接,以分別傳送系統(tǒng)的數(shù)據(jù)線高位有效控制線信號(hào)號(hào)BHEWRH、數(shù)據(jù)寫(xiě)有效控制線信號(hào)WR1、數(shù)據(jù)讀有效控制線信號(hào)RD1、數(shù)據(jù)/地址線作用控制線信號(hào)ALE、復(fù)位信號(hào)RST1及地址總線寬度控制線信號(hào)BUSW1;單片計(jì)算機(jī)4的U2的第60至53腳分別與RAM寄存器7的U5的第11至19腳相連接,以分別傳送系統(tǒng)的數(shù)據(jù)總線信號(hào)D10至D17,U2的第52至46腳分別與U5的第25、24、21、23、2、26及1腳相連接,以分別傳送系統(tǒng)的地址總線信號(hào)D18至D1E,U2的第40和61腳分別與U5的第27和22腳相連接,以分別傳送系統(tǒng)的數(shù)據(jù)寫(xiě)有效控制線信號(hào)WR1和數(shù)據(jù)讀有效控制線信號(hào)RD1,U5的第20腳與單片機(jī)U2外圍的U3的第10腳相連接,以傳送系統(tǒng)的有效片選線信號(hào)CS1-1;V.24異步接口電平處理器8的U1的第8、14及22腳分別與單片計(jì)算機(jī)4的U2的第30、17及18腳相連接,以分別傳送PC機(jī)接口異步收發(fā)控制線信號(hào)DSR1、PC機(jī)接口異步接收數(shù)據(jù)線信號(hào)P-RXD1及PC機(jī)接口異步發(fā)送數(shù)據(jù)線信號(hào)P-TXD1。
在V.24同步接口電平處理器1中,U1的第1、2、4、5、10、11及24腳分別與JT2的第3、5、15、4、2、7及20腳相連接,以與EWSD交換機(jī)的CSC接口分別傳送數(shù)據(jù)發(fā)送信號(hào)TXD-1、清除發(fā)送信號(hào)CTS-1、發(fā)送同步時(shí)鐘信號(hào)TXCLK-1、發(fā)送請(qǐng)求信號(hào)RTS-1、數(shù)據(jù)接收信號(hào)RXD-1、數(shù)字地信號(hào)GND及數(shù)據(jù)終端準(zhǔn)備好信號(hào)DTR-1,U1的第18腳與CZ1的第2腳相連接,以與EWSD交換機(jī)CSC接口傳送外部同步時(shí)鐘信號(hào)RCLK-1,CZ1的第1腳與JT2的第17腳相連接,以傳送與EWSD交換機(jī)CSC接口的發(fā)送同步時(shí)鐘信號(hào)TXCLK-1,并且CZ1第3腳與JT2第24腳相連接,當(dāng)CZ1的跳線插針插1、2腳時(shí),同步時(shí)鐘信號(hào)為內(nèi)同步,而插2、3腳時(shí),同步時(shí)鐘信號(hào)為外同步。在V.24異步接口電平處理器8中,U1的第3、11、13及19腳分別與JT1的第6、5、2及3腳相連接,以與PC機(jī)的RS232接口分別傳送異步收發(fā)控制線信號(hào)DSR-1、數(shù)字地信號(hào)GND、異步接收數(shù)據(jù)線信號(hào)P-RXD-1及異步發(fā)送數(shù)據(jù)線信號(hào)P-TXD-1。
在時(shí)鐘信號(hào)處理器2中,采用XT1、U9A、U9B、C2、C3及R4組成的振蕩電路,產(chǎn)生19.6608MHz信號(hào),經(jīng)CLKOUT信號(hào)接口傳送到由U7和U8組成的分頻器進(jìn)行分頻,得到9.8304MHz從U7A第3腳供給單片機(jī)U2第67腳,還得到76800Hz、38400Hz、19200Hz、9600Hz、4800Hz及2400Hz一系列信號(hào),通過(guò)CZ2供給專(zhuān)用的HDLC處理器U6。CZ2是這樣具體使用的,當(dāng)使用本實(shí)用新型內(nèi)時(shí)鐘時(shí),用1至6跳線插針選時(shí)鐘頻率,7至10跳線插針不用;當(dāng)使用外時(shí)鐘時(shí),只用7跳線插針,其余跳線插針均不用。在單片計(jì)算機(jī)4中,D1、R1和C1組成上電復(fù)位電路,其D1負(fù)極與R1的連接端接電源+5V,D1正極與R1另一端和C1一端的公共連接點(diǎn)與U2第16腳相連接,以傳送復(fù)位信號(hào)RST1,C1的另一端接數(shù)字地GND。
圖2本實(shí)用新型實(shí)施例在進(jìn)行同步信號(hào)到異步信號(hào)的轉(zhuǎn)換時(shí),來(lái)源于EWSD交換機(jī)CSC接口的同步數(shù)據(jù)信號(hào),進(jìn)入JT2的第2腳RXD-1,外同步時(shí)鐘進(jìn)入到CZ1的第2腳RCLK-1,RXD-1和RCLK-1通過(guò)U1(MAX205)的電平轉(zhuǎn)換,將V.24接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平信號(hào)送入HDLC處理器U6(INTER8273),U6進(jìn)行幀結(jié)構(gòu)的處理,檢測(cè)幀標(biāo)志,進(jìn)行CRC校驗(yàn),產(chǎn)生中斷將數(shù)據(jù)送入單片機(jī)U2(80C196 KC)和RAM寄存器U5(62256),U2將有用的數(shù)據(jù)從80C 196KC的異步串口P-TXD1送出,通過(guò)U1的電平轉(zhuǎn)換,將單片計(jì)算機(jī)系統(tǒng)耒的+5V電平轉(zhuǎn)換為V.24接口電平輸出到JT1的第3腳P-TXD-1,進(jìn)入PC機(jī)的RS232接口。在進(jìn)行異步信號(hào)到同步信號(hào)的轉(zhuǎn)換時(shí),來(lái)源于PC機(jī)的RS232接口的異步數(shù)據(jù)信號(hào),進(jìn)入JT1的第2腳P-RXD-1,通過(guò)U1的電平轉(zhuǎn)換,將RS232接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平信號(hào),送入單片機(jī)U2和RAM寄存器U5,單片機(jī)U2進(jìn)行處理,將有用的數(shù)據(jù)送入HDLC處理器U6,U6進(jìn)行幀結(jié)構(gòu)的處理,檢測(cè)幀標(biāo)志,進(jìn)行CRC校驗(yàn),產(chǎn)生中斷將數(shù)據(jù)送出到U6的第29腳TXD1,同步時(shí)鐘送到U6的第28腳CLKOUT1,通過(guò)U1的電平轉(zhuǎn)換,將TXD1和CLKOUT1的+5V電平轉(zhuǎn)換為V.24接口電平輸出至JT2的第3腳TXD-1和JT2的第15腳TXCLK-1,進(jìn)入到EWSD交換機(jī)的CSC接口。
參見(jiàn)圖2,為了監(jiān)視本實(shí)用新型裝置的運(yùn)行過(guò)程,還可設(shè)置由非門(mén)U9C與U9D、發(fā)光二極管D2與D3及電阻R2與R3連接組成的電路運(yùn)行狀態(tài)指示電路,VU9C和U9D仍采用74HC04。該電路中U9C的第5腳與電平轉(zhuǎn)換器U1的第9腳相連接,以傳送系統(tǒng)的數(shù)據(jù)接收信號(hào)RXD1,R3的一端與單片機(jī)U2的第23腳相連接,以傳送系統(tǒng)的程序運(yùn)行指示燈控制線信號(hào)LED11。D2和D3分別用于指示交換機(jī)來(lái)的同步信號(hào)接收情況和用于指示異步信號(hào)的向PC機(jī)的發(fā)送情況,D2和D3的正極均接系統(tǒng)的+5V電源端。本實(shí)用新型裝置的+5V電源不論是采用PC機(jī)的電源還是自裝配電源,都還可采用如圖2所示的由電容C5至C13和電解電容C4并聯(lián)組成的高頻濾波電路,其相并聯(lián)的兩端分別與+5V端和數(shù)字地GND端相連接。
權(quán)利要求1.一種EWSD程控交換機(jī)中央服務(wù)通道接口裝置,其特征在于,其電路由V.24同步接口電平處理器1、時(shí)鐘信號(hào)處理器2、HDLC協(xié)議處理器3、單片計(jì)算機(jī)4、EEPROM寄存器5、EPROM寄存器6、RAM寄存器7、V.24異步接口電平處理器8連接組成,V.24同步接口電平處理器1的部分接口分別與時(shí)鐘信號(hào)處理器2和HDLC協(xié)議處理器3的部分接口相連接,以將EWSD程控交換機(jī)外來(lái)的V.24接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平,并且還將單片計(jì)算機(jī)系統(tǒng)耒的+5V電平轉(zhuǎn)換為V.24接口電平輸出到EWSD程控交換機(jī),時(shí)鐘信號(hào)處理器2的輸出端分別與HDLC協(xié)議處理器3和單片計(jì)算機(jī)4的時(shí)鐘輸入接口相連接,以給它們提供時(shí)鐘信號(hào),HDLC協(xié)議處理器3的另一部分接口與單片計(jì)算機(jī)4的CPU接口相連接,以實(shí)現(xiàn)單片計(jì)算機(jī)4對(duì)HDLC協(xié)議處理器3送來(lái)的協(xié)議信號(hào)進(jìn)行智能化處理,單片計(jì)算機(jī)4的外圍分別連接有用于存放程控交換機(jī)的局參數(shù)且能對(duì)局參數(shù)立即進(jìn)行修改的EEPROM寄存器5,用于存放所有運(yùn)行程序且可利用紫外線擦除和修改該運(yùn)行程序的EPROM寄存器6,以及用于臨時(shí)數(shù)據(jù)暫存、數(shù)據(jù)接收和作為發(fā)送緩沖區(qū)的RAM寄存器7,V.24異步接口電平處理器8的部分接口與單片計(jì)算機(jī)4的CPU接口相連接,以將外來(lái)的V.24接口電平轉(zhuǎn)換為單片計(jì)算機(jī)系統(tǒng)能應(yīng)用的+5V電平,并且還將單片計(jì)算機(jī)系統(tǒng)來(lái)的+5V電平轉(zhuǎn)換為V.24接口電平輸出。
2.如權(quán)利要求1所述的EWSD程控交換機(jī)中央服務(wù)通道接口裝置,其特征在于,V.24同步接口電平處理器1由RS232電平轉(zhuǎn)換器U1、插座JT2和單排三插針CZ1組成,U1采用MAX205,JT2采用DB25,CZ1采用3PIN;時(shí)鐘信號(hào)處理器2由晶振XT1、非門(mén)U9A與U9B、電阻R4、電容C1與C2、分頻器U7與U8及雙排插針CZ2組成,XT1采用19.6608MHz,U9A和U9B采用74HC04,U7和U8采用74HC393,CZ2采用2*10PIN;HDLC協(xié)議處理器3由HDLC處理器U6構(gòu)成,U6采用INTER8273;單片計(jì)算機(jī)4由單片機(jī)U2、二極管D1、電阻R1及電容C1組成,U2采用80C196KC,D1采用IN41148;EEPROM寄存器5由串行EEPROM寄存器U4構(gòu)成,U4采用24C16;EPROM寄存器6由EPROM存貯器U3構(gòu)成,U3采用PSD301;RAM寄存器7由RAM寄存器U5構(gòu)成,U5采用62256;V.24異步接口電平處理器8由RS232電平轉(zhuǎn)換器U1和插座JT1組成,U1為已采用的MA X205,JT1采用DB9。
3.如權(quán)利要求2所述的EWSD程控交換機(jī)中央服務(wù)通道接口裝置,其特征在于,設(shè)置由非門(mén)U9C與U9D、發(fā)光二極管D2與D3及電阻R2與R3連接組成的電路運(yùn)行狀態(tài)指示電路,VU9C和U9D仍采用74HC04。
專(zhuān)利摘要EWSD程控交換機(jī)中央服務(wù)通道接口裝置由V.24同步接口電平處理器1、時(shí)鐘信號(hào)處理器2、HDLC協(xié)議處理器3、單片計(jì)算機(jī)4、EEPROM寄存器5、EPROM寄存器6、RAM寄存器7及V.24異步接口電平處理器8組成,它將EWSD的CSC接口通信協(xié)議轉(zhuǎn)換成通用串行數(shù)據(jù)流控制協(xié)議的信號(hào)方式進(jìn)行傳輸,以與計(jì)算機(jī)及終端設(shè)備連接,實(shí)現(xiàn)遠(yuǎn)程管理。其制造費(fèi)用低,穩(wěn)定性和保密性高,使維護(hù)終端接口擴(kuò)展,CSC接口被合理應(yīng)用。
文檔編號(hào)H04L29/10GK2363432SQ9923263
公開(kāi)日2000年2月9日 申請(qǐng)日期1999年1月12日 優(yōu)先權(quán)日1999年1月12日
發(fā)明者陳碧 申請(qǐng)人:湖南省信高通信設(shè)備有限責(zé)任公司