專利名稱:消除顫動(dòng)影響的訊號(hào)接收裝置與方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種消除顫動(dòng)影響的訊號(hào)接收裝置與方法,且特別是有關(guān)于一種應(yīng)用于兩種不同時(shí)鐘域的通訊系統(tǒng)的信號(hào)接收裝置與方法。
對(duì)現(xiàn)今通訊系統(tǒng)而言,兩個(gè)不同的系統(tǒng)在傳遞資料時(shí),例如是通用串行總線(Universal serial bus,USB)主機(jī)與USB元件之間的訊號(hào)傳送,處理器與系統(tǒng)元件的訊號(hào)傳送,主機(jī)與主機(jī),主機(jī)板與系統(tǒng)元件之間的訊號(hào)傳送等等。因?yàn)閭魉投伺c接收端所使用的系統(tǒng)時(shí)鐘不同,例如是頻率不同,相位不同等,亦即,兩系統(tǒng)間其頻率域不同。所以在傳送資料時(shí),傳送端必須同時(shí)傳送資料(data)訊號(hào)與傳送端的系統(tǒng)時(shí)鐘(system clock)訊號(hào)至接收端。接收端為了使接收到的傳送端系統(tǒng)時(shí)鐘訊號(hào)與接收端的系統(tǒng)時(shí)鐘訊號(hào)同頻,必須以一個(gè)鎖相環(huán)路(Phase Lock Loop,PLL)來(lái)處理接收到的傳送端系統(tǒng)時(shí)鐘訊號(hào),而得到一個(gè)與接收端的系統(tǒng)時(shí)鐘訊號(hào)同頻卻可能不同相位的接收時(shí)鐘訊號(hào),以利于資料訊號(hào)的取樣而來(lái)完成資料訊號(hào)傳送的目的。
對(duì)于接收端而言,其可以例如由晶體振蕩的方式來(lái)產(chǎn)生穩(wěn)定的單位時(shí)鐘(unit clock)訊號(hào),再將單位時(shí)鐘訊號(hào)直接除頻,便可得到系統(tǒng)時(shí)鐘訊號(hào),來(lái)作為接收端的邏輯電路的時(shí)鐘輸入端的輸入訊號(hào)。因?yàn)橄到y(tǒng)時(shí)鐘訊號(hào)是直接由晶體振蕩的方式經(jīng)除頻得到的,所以系統(tǒng)時(shí)鐘訊號(hào)是相當(dāng)穩(wěn)定的。而接收時(shí)鐘訊號(hào)則因?yàn)槭怯蓚魉投藗魉秃蠼?jīng)PLL處理而得的,所以接收時(shí)鐘訊號(hào)可能會(huì)因傳送或處理過(guò)程中的外界干擾等,而有顫動(dòng)(jitter)產(chǎn)生,使得接收時(shí)鐘訊號(hào)不是很穩(wěn)定。在整個(gè)接收端對(duì)資料訊號(hào)的處理過(guò)程中,很有可能會(huì)因?yàn)榻邮諘r(shí)鐘訊號(hào)產(chǎn)生了一個(gè)嚴(yán)重顫動(dòng),而遺失掉原本的資料訊號(hào),如何有效地避免顫動(dòng)所造成的資料流失,便是一個(gè)亟待解決的課題。
請(qǐng)參考
圖1,此圖乃傳統(tǒng)訊號(hào)接收裝置的方框圖。輸入訊號(hào)VIN是輸入至D型觸發(fā)器102的訊號(hào)輸入端D11,接收時(shí)鐘訊號(hào)RXCLK輸入至D型觸發(fā)器102的時(shí)鐘輸入端CK11。其中,D型觸發(fā)器102是以正緣觸發(fā)(RisingEdge Trigger)的方式,在接收時(shí)鐘訊號(hào)RXCLK的控制下,將輸入訊號(hào)VIN轉(zhuǎn)換后,自D型觸發(fā)器102的輸出端Q11輸出一事件訊號(hào)EVNT。事件訊號(hào)EVNT再輸入至D型觸發(fā)器104的訊號(hào)輸入端D12,并將系統(tǒng)時(shí)鐘訊號(hào)SCLK輸入至D型觸發(fā)器104的時(shí)鐘輸入端CK12,最后自D型觸發(fā)器104的輸出端Q12輸出取樣事件訊號(hào)SEVNT。
圖2所繪示的是圖1訊號(hào)接收裝置的時(shí)序圖。請(qǐng)同時(shí)參考圖1及圖2。圖2中,單位時(shí)鐘訊號(hào)UCLK例如是由晶體振蕩器所產(chǎn)生的時(shí)鐘訊號(hào),接著,單位時(shí)鐘訊號(hào)UCLK再經(jīng)除頻后,可得系統(tǒng)時(shí)鐘訊號(hào)SCLK。其中,當(dāng)接收時(shí)鐘訊號(hào)RXCLK由低電平轉(zhuǎn)變成高電平,會(huì)使D型觸發(fā)器102在接收時(shí)鐘訊號(hào)RXCLK的控制下,對(duì)輸入訊號(hào)VIN做取樣的動(dòng)作,而使其輸出的事件訊號(hào)EVNT由低電平轉(zhuǎn)變成高電平,并維持一個(gè)接收時(shí)鐘訊號(hào)RXCLK的周期。例如在時(shí)間點(diǎn)t201時(shí),接收時(shí)鐘訊號(hào)RXCLK由低電平上升至高電平,此時(shí)D型觸發(fā)器102因而對(duì)輸入訊號(hào)VIN做取樣,而輸入訊號(hào)VIN為高電平,故而經(jīng)由輸出端Q11所輸出的取樣事件訊號(hào)SEVNT亦上升至高電平。
同理,當(dāng)系統(tǒng)時(shí)鐘訊號(hào)SCLK由低電平轉(zhuǎn)變成高電平時(shí),會(huì)使D型觸發(fā)器104在系統(tǒng)時(shí)鐘訊號(hào)SCLK的控制下,對(duì)事件訊號(hào)EVNT做取樣的動(dòng)作,而使其輸出的取樣事件訊號(hào)SEVNT亦與事件訊號(hào)EVNT維持在相同的電平,并維持一個(gè)系統(tǒng)時(shí)鐘訊號(hào)SCLK的周期。例如在時(shí)間點(diǎn)t202時(shí),系統(tǒng)時(shí)鐘訊號(hào)SCLK由低電平轉(zhuǎn)變成高電平,致使D型觸發(fā)器104對(duì)事件訊號(hào)EVNT取樣,而使其輸出的取樣訊號(hào)SEVNT由低電平轉(zhuǎn)變成高電平,并維持一個(gè)系統(tǒng)時(shí)鐘訊號(hào)SCLK的周期。
如此,訊號(hào)經(jīng)過(guò)D型觸發(fā)器102的處理后,可以將輸入訊號(hào)VIN取樣而得到一個(gè)周期等于接收時(shí)鐘訊號(hào)RXCLK的事件訊號(hào)EVNT,事件訊號(hào)EVNT再經(jīng)過(guò)D型觸發(fā)器104處理之后,可得到一個(gè)與系統(tǒng)時(shí)鐘訊號(hào)SCLK的周期相等的取樣事件訊號(hào)SEVNT。如此便可完成將輸入訊號(hào)VIN轉(zhuǎn)換并輸出取樣事件訊號(hào)SEVNT的動(dòng)作。
若接收時(shí)鐘RXCLK有顫動(dòng)產(chǎn)生時(shí),會(huì)造成訊號(hào)損失。例如在時(shí)間點(diǎn)t204到t205因?yàn)榻邮諘r(shí)鐘RXCLK有顫動(dòng)(jitter)的產(chǎn)生,使得D型觸發(fā)器102輸出的事件訊號(hào)EVNT只能從時(shí)間點(diǎn)t204維持至?xí)r間點(diǎn)t205,其訊號(hào)周期太短,以致于在D型觸發(fā)器104于時(shí)間點(diǎn)t203與t206的相鄰兩個(gè)正緣觸發(fā)下,沒(méi)有辦法取樣到此事件訊號(hào)EVNT,而造成訊號(hào)的遺失。
傳統(tǒng)解決的方式之一是,使用四個(gè)觸發(fā)器來(lái)做為訊號(hào)接收裝置。請(qǐng)參考圖3,其所繪示的是傳統(tǒng)消除顫動(dòng)影響的訊號(hào)接收裝置方框圖。接收時(shí)鐘訊號(hào)RXCLK分別輸入至D型觸發(fā)器302,D型觸發(fā)器304,D型觸發(fā)器306的時(shí)鐘輸入端CK31,時(shí)鐘輸入端CK32,時(shí)鐘輸入端CK33。輸入訊號(hào)VIN是輸入至D型觸發(fā)器302的訊號(hào)輸入端D31,自D型觸發(fā)器302的輸出端Q31輸出一事件訊號(hào)EVNT1。事件訊號(hào)EVNT1再輸入至D型觸發(fā)器304的訊號(hào)輸入端D32。而后,再自D型觸發(fā)器304的輸出端Q32輸出一事件訊號(hào)EVNT2。事件訊號(hào)EVNT2再輸入至D型觸發(fā)器306的訊號(hào)輸入端D33,自D型觸發(fā)器306的輸出端Q33輸出一事件訊號(hào)EVNT3。事件訊號(hào)EVNT3再輸入至D型觸發(fā)器308的訊號(hào)輸入端D34,并將系統(tǒng)時(shí)鐘訊號(hào)SCLK輸入至D型觸發(fā)器308的時(shí)鐘輸入端CK34,最后自D型觸發(fā)器308的輸出端Q34輸出取樣事件訊號(hào)SEVNT。
圖4所繪示的是圖3的傳統(tǒng)消除顫動(dòng)影響的訊號(hào)接收裝置的時(shí)序圖。請(qǐng)同時(shí)參考圖3及圖4。在時(shí)間點(diǎn)t401時(shí),D型觸發(fā)器302對(duì)輸入訊號(hào)VIN作取樣,得到高電平的事件訊號(hào)EVNT1的輸出,并維持一個(gè)接收時(shí)鐘訊號(hào)RXCLK的時(shí)鐘周期。在時(shí)間點(diǎn)t403時(shí),因?yàn)榻邮諘r(shí)鐘訊號(hào)RXCLK有顫動(dòng)產(chǎn)生,所以,以其作為時(shí)鐘輸入端的輸入訊號(hào)的D型觸發(fā)器302,D型觸發(fā)器304,D型觸發(fā)器306,其對(duì)輸入取樣后的輸出訊號(hào),例如事件訊號(hào)EVNT1、事件訊號(hào)EVNT2、事件訊號(hào)EVNT3,只能維持一個(gè)顫動(dòng)訊號(hào)的周期。
但是,在時(shí)間點(diǎn)t403時(shí),因?yàn)槭录﨓VNT3的訊號(hào)周期太短,以致于在D型觸發(fā)器308于時(shí)間點(diǎn)t402與t404的相鄰兩個(gè)正緣觸發(fā)下,亦沒(méi)有辦法取樣到此事件訊號(hào)EVNT3,而造成訊號(hào)的遺失。
另一種解決的方式是,在原圖3中,加入一“或”門來(lái)避免訊號(hào)的遺失。如同圖5所繪示,此圖乃傳統(tǒng)另一種消除顫動(dòng)影響的訊號(hào)接收裝置方框圖。將事件訊號(hào)EVNT 2和事件訊號(hào)EVNT 3輸入至“或”門510,并自“或”門510輸出或訊號(hào)OREVNT,然后將或訊號(hào)OREVNT輸入至D型觸發(fā)器308的訊號(hào)輸入端D34,作為D型觸發(fā)器308的輸入。
請(qǐng)參考圖6,其所繪示是圖5傳統(tǒng)另一種消除顫動(dòng)影響的訊號(hào)接收裝置的時(shí)序圖?;蛴嵦?hào)OREVNT乃事件訊號(hào)EVNT 2和事件訊號(hào)EVNT 3經(jīng)過(guò)或運(yùn)算的結(jié)果,亦即為事件訊號(hào)EVNT 2和事件訊號(hào)EVNT 3合并后的結(jié)果。但是當(dāng)兩訊號(hào)之間過(guò)于接近的話,會(huì)造成訊號(hào)無(wú)法分辨的情況,例如在時(shí)間點(diǎn)t601之后,因?yàn)檩斎胗嵦?hào)VIN的兩訊號(hào)過(guò)于接近而使得或訊號(hào)OREVNT一直呈現(xiàn)高電平的狀態(tài)。相同地,取樣訊號(hào)SEVNT從時(shí)間點(diǎn)t602起,亦一直維持高電平狀態(tài),使得原本的兩訊號(hào)合并成一個(gè)訊號(hào),而造成無(wú)法分辨的狀況。此時(shí),則必須要有更復(fù)雜的電路來(lái)處理此種情形。若顫動(dòng)的情形更嚴(yán)重或是接收時(shí)鐘RXCLK頻率更低的話,則其所面對(duì)的問(wèn)題將更復(fù)雜,所需的邏輯電路也就更不容易設(shè)計(jì)。
有鑒于此,本發(fā)明的主要目的就是提供一種消除顫動(dòng)影響的訊號(hào)接收裝置與方法,此裝置只需以三個(gè)D型觸發(fā)器,就能夠解決顫動(dòng)的影響,精確地完成訊號(hào)的轉(zhuǎn)換與接收。本發(fā)明所使用的元件個(gè)數(shù)很少,并且只要簡(jiǎn)單的電路架構(gòu)就能達(dá)到很好的效果。
根據(jù)本發(fā)明的目的,提出一種消除顫動(dòng)影響的訊號(hào)接收裝置與方法,用以在通訊系統(tǒng)中接收一第一時(shí)鐘域的一輸入訊號(hào)并輸出一第二時(shí)鐘域的一取樣事件訊號(hào),此裝置包括一第一D型觸發(fā)器、一第二D型觸發(fā)器與一第三D型觸發(fā)器。其中,第一D型觸發(fā)器是用以接收輸入訊號(hào),并以第一時(shí)鐘域的一第一時(shí)鐘訊號(hào)作為第一D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,然后輸出一第一訊號(hào);第二D型觸發(fā)器是用以接收一高電平訊號(hào),并以第一訊號(hào)作為第二D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,然后輸出一第二訊號(hào);第三D型觸發(fā)器是用以接收第二訊號(hào),并以第二時(shí)鐘域的一第二時(shí)鐘訊號(hào)作為第三D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,然后輸出取樣事件訊號(hào);之后,取樣事件訊號(hào)再輸入至第二D型觸發(fā)器的一重置端。僅需利用第二D型觸發(fā)器與其重置端的設(shè)計(jì),即可精確地完成訊號(hào)的轉(zhuǎn)換與接收。
為讓本發(fā)明的上述目的、特征、和優(yōu)點(diǎn)能更明顯易懂,下文特舉一較佳實(shí)施例,并配合附圖,作詳細(xì)說(shuō)明如下附圖簡(jiǎn)要說(shuō)明圖1繪示的是傳統(tǒng)訊號(hào)接收裝置的方框圖;圖2繪示的是圖1訊號(hào)接收裝置的時(shí)序圖;圖3繪示的是傳統(tǒng)消除顫動(dòng)影響的訊號(hào)接收裝置方框圖;圖4繪示的是圖3的傳統(tǒng)消除顫動(dòng)影響的訊號(hào)接收裝置的時(shí)序圖;圖5繪示的是傳統(tǒng)另一種消除顫動(dòng)影響的訊號(hào)接收裝置方框圖;圖6繪示的是圖5傳統(tǒng)另一種消除顫動(dòng)影響的訊號(hào)接收裝置的時(shí)序圖;圖7繪示的是依照本發(fā)明一較佳實(shí)施例的一種消除顫動(dòng)影響的訊號(hào)接收裝置方框圖;圖8繪示的是圖7消除顫動(dòng)影響的訊號(hào)接收裝置時(shí)序圖。
較佳實(shí)施例請(qǐng)參照?qǐng)D7,其繪示依照本發(fā)明一較佳實(shí)施例的一種消除顫動(dòng)影響的訊號(hào)接收裝置方框圖。
本發(fā)明是以正緣觸發(fā),并以高電平為有效訊號(hào)為例做說(shuō)明,亦即當(dāng)D型觸發(fā)器的時(shí)鐘輸入端的時(shí)鐘訊號(hào)由低電平轉(zhuǎn)為高電平時(shí),此D型觸發(fā)器對(duì)輸入端的訊號(hào)作取樣,來(lái)作為輸出端的輸出。當(dāng)然,亦可將所揭露的技術(shù)內(nèi)容應(yīng)用于以低電平為有效訊號(hào)的實(shí)施例中。
輸入訊號(hào)VIN是輸入至D型觸發(fā)器702的訊號(hào)輸入端D71,接收時(shí)鐘訊號(hào)RXCLK輸入至D型觸發(fā)器702的時(shí)鐘輸入端CK71。其中,D型觸發(fā)器702是以正緣觸發(fā)的方式,在接收時(shí)鐘訊號(hào)RXCLK的控制下,將輸入訊號(hào)VIN轉(zhuǎn)換后,自D型觸發(fā)器702的輸出端Q71輸出一事件訊號(hào)EVNT 1。亦即,當(dāng)接收時(shí)鐘訊號(hào)RXCLK由低電平轉(zhuǎn)變成高電平時(shí),D型觸發(fā)器702對(duì)輸入訊號(hào)VIN取樣,并輸出取樣結(jié)果。事件訊號(hào)EVNT 1再輸入至D型觸發(fā)器704的時(shí)鐘輸入端CK72,并將高電平訊號(hào)VH輸入至D型觸發(fā)器704的訊號(hào)輸入端D72,然后自D型觸發(fā)器704的輸出端Q72輸出事件訊號(hào)EVNT2。將事件訊號(hào)EVNT 2輸入至D型觸發(fā)器706的輸入訊號(hào)端D73,并將系統(tǒng)時(shí)鐘SCLK輸入至D型觸發(fā)器706的時(shí)鐘輸入端CK73,接著,自D型觸發(fā)器706的輸出端Q73輸出取樣事件SEVNT。而后,把取樣事件訊號(hào)SEVNT經(jīng)由反相器708,輸入至D型觸發(fā)器704的重置端RST。也就是說(shuō),當(dāng)取樣事件SEVNT為高電平時(shí),會(huì)使得D型觸發(fā)器704作重置的動(dòng)作,亦即使其輸出的事件訊號(hào)EVNT 2轉(zhuǎn)變?yōu)榈碗娖健?br>
圖8是圖7消除顫動(dòng)影響的訊號(hào)接收裝置時(shí)序圖。請(qǐng)同時(shí)參考圖7及圖8。圖8中,單位時(shí)鐘訊號(hào)UCLK例如是由晶體振蕩器所產(chǎn)生的時(shí)鐘訊號(hào),接著,單位時(shí)鐘訊號(hào)UCLK再經(jīng)除頻后,可得系統(tǒng)時(shí)鐘訊號(hào)SCLK。而接收時(shí)鐘RXCLK是接收端接收到的傳送端的時(shí)鐘訊號(hào)再經(jīng)過(guò)鎖相環(huán)路處理后的結(jié)果,其頻率與系統(tǒng)時(shí)鐘訊號(hào)SCLK相同。其中,當(dāng)接收時(shí)鐘訊號(hào)RXCLK由低電平轉(zhuǎn)變成高電平時(shí),會(huì)使D型觸發(fā)器702在接收時(shí)鐘訊號(hào)RXCLK的控制下,對(duì)輸入訊號(hào)VIN做取樣的動(dòng)作,而使其輸出的事件訊號(hào)EVNT 1由低電平轉(zhuǎn)變成高電平,并維持一個(gè)接收時(shí)鐘訊號(hào)RXCLK的周期。例如在時(shí)間點(diǎn)t801時(shí),接收時(shí)鐘訊號(hào)RXCLK由低電平上升至高電平,此時(shí)D型觸發(fā)器702因之而對(duì)輸入訊號(hào)VIN做取樣,由于輸入訊號(hào)VIN為高電平,故經(jīng)由輸出端Q1所輸出的取樣事件訊號(hào)EVNT 1亦上升至高電平。
同時(shí),在時(shí)間點(diǎn)t801時(shí),因?yàn)槭录嵦?hào)EVNT 1,由低電平轉(zhuǎn)變成高電平,會(huì)使得D型觸發(fā)器704對(duì)高電平訊號(hào)VH取樣,而使事件訊號(hào)EVNT 2由低電平轉(zhuǎn)變成高電平,并且持續(xù)至D型觸發(fā)器704的重置端RST的輸入訊號(hào)轉(zhuǎn)變?yōu)榈碗娖綍r(shí)。在時(shí)間點(diǎn)t802,系統(tǒng)時(shí)鐘訊號(hào)SCLK由低電平轉(zhuǎn)變?yōu)楦唠娖?,此時(shí),D型觸發(fā)器706對(duì)事件訊號(hào)EVNT 2作取樣,而使得取樣事件訊號(hào)SEVNT由低電平轉(zhuǎn)變?yōu)楦唠娖?,并且維持一個(gè)系統(tǒng)時(shí)鐘訊號(hào)SCLK的周期的時(shí)間。同時(shí),因?yàn)槿邮录EVNT轉(zhuǎn)變?yōu)楦唠娖接嵦?hào),所以,也使得D型觸發(fā)器704的重置端RST的輸入端轉(zhuǎn)變?yōu)榈碗娖接嵦?hào),而讓D型觸發(fā)器704作了重置的動(dòng)作,亦即,D型觸發(fā)器704輸出端Q2的事件訊號(hào)EVNT 2轉(zhuǎn)成低電平,直到下一個(gè)事件訊號(hào)EVNT 1由低電平轉(zhuǎn)變成高電平時(shí),再重新對(duì)高電平訊號(hào)VH取樣,而使得事件訊號(hào)EVNT 2再次由低電平轉(zhuǎn)變?yōu)楦唠娖健?br>
在時(shí)間點(diǎn)t803到t804間,因?yàn)橛嵦?hào)傳輸?shù)倪^(guò)程中,例如是訊號(hào)受到干擾,或是系統(tǒng)不穩(wěn)定,而使得接收時(shí)鐘訊號(hào)RXCLK有顫動(dòng)的情形產(chǎn)生。如圖8所繪示,D型觸發(fā)器702因受到接收時(shí)鐘RXCLK顫動(dòng)的影響,讓事件訊號(hào)EVNT 1在時(shí)間點(diǎn)t803到t804間產(chǎn)生一高電平的訊號(hào),其周期等于顫動(dòng)訊號(hào)的周期。事件訊號(hào)EVNT 1同時(shí)在時(shí)間點(diǎn)t803時(shí),觸發(fā)D型觸發(fā)器704,而使的其輸出事件訊號(hào)EVNT 2轉(zhuǎn)變?yōu)楦唠娖?,一直持續(xù)到D型觸發(fā)器704的重置端輸入RST的輸入訊號(hào)轉(zhuǎn)變?yōu)榈碗娖綍r(shí)。在時(shí)間點(diǎn)t805,因?yàn)橄到y(tǒng)時(shí)鐘SCLK由低電平轉(zhuǎn)變?yōu)楦唠娖?,使得D型觸發(fā)器706對(duì)事件訊號(hào)EVNT2作取樣,來(lái)使輸出的取樣事件訊號(hào)SEVNT轉(zhuǎn)變?yōu)楦唠娖?,亦同時(shí)致使D型觸發(fā)器704進(jìn)行重置動(dòng)作,而使得事件訊號(hào)EVNT 2降為低電平。
由圖8可清楚看出,事件訊號(hào)EVNT 2的訊號(hào)周期并不會(huì)受到顫動(dòng)的影響,其周期是固定的,而且與系統(tǒng)時(shí)鐘訊號(hào)SCLK觸發(fā)D型觸發(fā)器706的時(shí)間有關(guān)。而D型觸發(fā)器706的輸出取樣訊號(hào)SEVNT,其周期也是固定的,而且是維持一個(gè)系統(tǒng)時(shí)鐘的周期。如此,此電路確實(shí)解決了顫動(dòng)的問(wèn)題,使得輸出取樣事件訊號(hào)SEVNT不會(huì)因?yàn)轭潉?dòng)的影響而有所消失或錯(cuò)誤。
在本實(shí)施例的消除顫動(dòng)影響的訊號(hào)接收裝置與方法中,雖以三個(gè)觸發(fā)器與一個(gè)反相器為例作說(shuō)明,然而此反相器并非必要構(gòu)件。只要能夠讓輸出取樣事件訊號(hào)回授至觸發(fā)器時(shí)具有重置的效果,便可達(dá)到本發(fā)明的目的。
因此,本發(fā)明的特征是在于提供一種消除顫動(dòng)影響的訊號(hào)接收裝置與方法,此裝置只需三個(gè)D型觸發(fā)器,借由適當(dāng)?shù)目刂聘饔|發(fā)器的輸入輸出的關(guān)系,并利用重置的效果,就能夠解決顫動(dòng)的影響。本發(fā)明所使用的元件個(gè)數(shù)很少,而且電路架構(gòu)亦十分簡(jiǎn)單,也不需太復(fù)雜的控制訊號(hào),就能完成所需的目的,并達(dá)到極佳的效果。
綜上所述,雖然本發(fā)明已以一較佳實(shí)施例揭露如上,然其并非用以限定本發(fā)明,任何熟習(xí)此技藝者,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作各種的更動(dòng)與潤(rùn)飾,因此本發(fā)明的保護(hù)范圍當(dāng)視本發(fā)明的權(quán)利要求范圍所界定者為準(zhǔn)。
權(quán)利要求
1.一種消除顫動(dòng)影響的訊號(hào)接收裝置,用以在一通訊系統(tǒng)中接收一第一時(shí)鐘域的一輸入訊號(hào)并輸出一第二時(shí)鐘域的一取樣事件訊號(hào),其特征是該訊號(hào)接收裝置包括一第一D型觸發(fā)器,用以接收該輸入訊號(hào),并以該第一時(shí)鐘域的一第一時(shí)鐘訊號(hào)作為該第一D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,并輸出一第一訊號(hào);一第二D型觸發(fā)器,用以接收一高電平訊號(hào),并以該第一訊號(hào)作為該第二D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,并輸出一第二訊號(hào);以及一第三D型觸發(fā)器,用以接收該第二訊號(hào),并以該第二時(shí)鐘域的一第二時(shí)鐘訊號(hào)作為該第三D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,并輸出該取樣事件訊號(hào);其中,該第二D型觸發(fā)器更包括一重置端,用以接收該取樣事件訊號(hào)。
2.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該訊號(hào)接收裝置更包括一反相器,用以接收該取樣事件訊號(hào),并輸出至該第二D型觸發(fā)器的重置端。
3.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該第一D型觸發(fā)器、第二D型觸發(fā)器與第三D型觸發(fā)器均為正緣觸發(fā)的D型觸發(fā)器。
4.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該第一時(shí)鐘訊號(hào)與第二時(shí)鐘訊號(hào)是為相同頻率。
5.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該第二時(shí)鐘訊號(hào)為該通訊系統(tǒng)的一系統(tǒng)時(shí)鐘。
6.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該第一時(shí)鐘訊號(hào)是由一鎖相環(huán)路(PLL)產(chǎn)生。
7.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該通訊系統(tǒng)為主機(jī)與主機(jī)間的通訊系統(tǒng)。
8.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該通訊系統(tǒng)為處理器與系統(tǒng)元件間的通訊系統(tǒng)。
9.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該通訊系統(tǒng)為主機(jī)板與系統(tǒng)元件的通訊系統(tǒng)。
10.如權(quán)利要求1所述的訊號(hào)接收裝置,其特征是該第二時(shí)鐘訊號(hào)為該第二時(shí)鐘域的一單位時(shí)鐘訊號(hào)經(jīng)除頻而得。
11.一種消除顫動(dòng)影響的訊號(hào)處理方法,用以接收一第一時(shí)鐘域的一輸入訊號(hào)并輸出一第二時(shí)鐘域的一取樣事件訊號(hào),其特征是該訊號(hào)處理方法包括該輸入訊號(hào)輸入至一第一D型觸發(fā)器,并以該第一時(shí)鐘域的一第一時(shí)鐘訊號(hào)作為該第一D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,當(dāng)該輸入訊號(hào)為一第一電平時(shí),輸出具有該第一電平的一第一訊號(hào);將具有該第一電平的一第二訊號(hào)輸入至一第二D型觸發(fā)器,并以該第一訊號(hào)作為該第二D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,當(dāng)該第一訊號(hào)為具有該第一電平時(shí),輸出具有該第一電平的一第三訊號(hào);將該第三訊號(hào)輸入至一第三D型觸發(fā)器,并以該第二時(shí)鐘域的一第二時(shí)鐘訊號(hào)作為該第三D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,當(dāng)該第三訊號(hào)為具有該第一電平時(shí),輸出具有該第一電平的該取樣事件訊號(hào);以及將該取樣事件訊號(hào)輸入至該第二D型觸發(fā)器的重置端,當(dāng)該取樣事件訊號(hào)為具有該第一電平時(shí),輸出具有一第二電平的該第三訊號(hào)。
12.如權(quán)利要求11所述的訊號(hào)處理方法,其特征是該些D型觸發(fā)器均為正緣觸發(fā)的D型觸發(fā)器。
13.如權(quán)利要求11所述的訊號(hào)處理方法,其特征是該第一電平為高電平,第二電平為低電平。
14.如權(quán)利要求11所述的訊號(hào)處理方法,其特征是該第一電平為低電平,第二電平為高電平。
15.如權(quán)利要求11所述的訊號(hào)處理方法,其特征是該取樣事件訊號(hào)是經(jīng)由一反相器再輸入至該第二D型觸發(fā)器的重置端。
16.如權(quán)利要求11所述的訊號(hào)處理方法,其特征是該第二時(shí)鐘訊號(hào)為一系統(tǒng)時(shí)鐘。
17.如權(quán)利要求11所述的訊號(hào)接收裝置,其特征是該第一時(shí)鐘訊號(hào)是由一鎖相環(huán)路(PLL)產(chǎn)生。
18.如權(quán)利要求11所述的訊號(hào)接收裝置,其特征是該第一時(shí)鐘訊號(hào)與第二時(shí)鐘訊號(hào)是為相同頻率。
全文摘要
一種消除顫動(dòng)影響的訊號(hào)接收裝置與方法,利用一第一D型觸發(fā)器接收輸入訊號(hào),并以第一時(shí)鐘域的一第一時(shí)鐘訊號(hào)作為第一D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,然后輸出一第一訊號(hào);以一第二D型觸發(fā)器接收一高電平訊號(hào),并以第一訊號(hào)作為第二D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,然后輸出一第二訊號(hào);以一第三D型觸發(fā)器接收第二訊號(hào),并以第二時(shí)鐘域的一第二時(shí)鐘訊號(hào)作為第三D型觸發(fā)器的時(shí)鐘訊號(hào)端的輸入,然后輸出取樣事件訊號(hào);之后,取樣事件訊號(hào)再輸入至第二D型觸發(fā)器的一重置端。
文檔編號(hào)H04L1/00GK1302132SQ9912694
公開(kāi)日2001年7月4日 申請(qǐng)日期1999年12月28日 優(yōu)先權(quán)日1999年12月28日
發(fā)明者賴清蒼 申請(qǐng)人:威盛電子股份有限公司