專利名稱:相關(guān)器和延遲鎖相環(huán)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及相關(guān)器和延遲鎖相環(huán)電路。特別是涉及,在接收直接-序列擴(kuò)展譜信號的情況下,在發(fā)送側(cè)(即接收擴(kuò)展碼的編碼相位)用于檢測擴(kuò)展碼的編碼相位的相關(guān)器,以及在接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間用于保持同步的延遲鎖相環(huán)(DLL)電路。
基于直接-序列擴(kuò)展-譜(DS-SS)調(diào)制的直接-序列碼分多址被認(rèn)為是用于下一步-產(chǎn)生數(shù)字移動通信系統(tǒng)的無線接入方案。為了接收擴(kuò)展頻譜信號,發(fā)送側(cè)的擴(kuò)展碼的編碼相位必須在接收側(cè)檢測,并產(chǎn)生一個用于解擴(kuò)的擴(kuò)展碼,以便實(shí)現(xiàn)與發(fā)送側(cè)擴(kuò)展碼同步。
采用DS-CDMA(直接-序列碼分多址)技術(shù)的數(shù)字蜂窩無線通信系統(tǒng)已經(jīng)發(fā)展成作為用于實(shí)現(xiàn)無線多媒體通信的下一代移動通信系統(tǒng)的技術(shù)。在CDMA數(shù)字蜂窩無線通信系統(tǒng)這一類中,在用擴(kuò)展碼乘這些信息之后基站發(fā)送控制信息和用戶信息。利用由基站指定的擴(kuò)展碼各個移動站擴(kuò)展和發(fā)送信息。為了使移動站正確地接收信息,如來自這類的CDMA數(shù)字蜂窩無線通信系統(tǒng)中基站的控制信息,它必須在基站的擴(kuò)展-頻譜調(diào)制開始識別定時,即擴(kuò)展碼的相位。
圖19表示一個用于CDMA數(shù)字蜂窩無線通信系統(tǒng)移動基站的接收器。這個接收器包括一個天線1;一個用于完成放大和從RF(無線頻率)到IF(中頻)頻率變換的接收電路2;一個用于完成QPSK檢測并輸出I、Q信號的QPSK檢測器3;一個用于從檢測器3的基帶模擬I、Q信號輸出變換成I、Q數(shù)據(jù)的A/D變換器4;一個用于由A/D變換器4的I、Q數(shù)據(jù)輸出施加解擴(kuò)處理的解擴(kuò)電路5;一個用于完成同步檢測、數(shù)據(jù)鑒別和誤碼校正的解調(diào)器6;一個為了識別擴(kuò)展起始定時(接收擴(kuò)展碼的相位),用于完成相關(guān)操作的相關(guān)器7;一個用于識別來自相關(guān)值的擴(kuò)展碼起始定時(相位)的定時判定單元8。
相關(guān)器7進(jìn)行接收擴(kuò)展-譜數(shù)據(jù)序列和基準(zhǔn)擴(kuò)展碼序列(與基站側(cè)完全相同的一個擴(kuò)展碼序列)之間的相關(guān)操作。
如圖20所示,擴(kuò)展器9在發(fā)送側(cè)執(zhí)行擴(kuò)展處理,并通過等式x(t)=a(t)·c(t)指示發(fā)送一個信號。
這里,a(t)表示發(fā)送的數(shù)據(jù),c(t)表示一個PN(偽隨機(jī)數(shù))序列。
這個PN序列c(t)是一個“1”和“0”的擴(kuò)展碼序列。在每個符號基礎(chǔ)上重復(fù)這個相同的碼序列(N片的碼序列),其中,一個符號與一個數(shù)據(jù)位相對應(yīng)。
在接收側(cè)接收這個信號x(t),相關(guān)器7計算信號x(t)和基準(zhǔn)擴(kuò)展碼c(t-τ)之間的相關(guān)性,并輸出由下列等式表示的相關(guān)值R(t)R(t)=∑x(t)·c(t-τ)=∑a(t)·c(t)·c(t-τ)t=Tc,2Tc,……N·Tcτ表示發(fā)送側(cè)的擴(kuò)展碼和接收側(cè)相關(guān)器的基準(zhǔn)擴(kuò)展碼之間的一個編碼位移(相位差)。這個集合間隔是一個符號的持續(xù)時間(時間周期等于N·Tc的N片的時間周期)。
如果上述等式保持“a(t)=1”,這個相關(guān)值R(t)將表示PN序列的自相關(guān)值。如果PN是一個M序列,在τ=0時,作為一個最大值獲得R(t)=N(歸1化時,為1),而當(dāng)τ≠0時,保持R(t)=1/N。實(shí)際上a(t)是未知的,可以是“1”或“0”。假定“1”=-1和“0”=1時,a(t)·c(t)·c(t-τ)的集合絕對值在τ=0時為R(t)=1,而在τ≠0時為R(t)=1/N。
因此,當(dāng)在一定時間改變基準(zhǔn)擴(kuò)展碼c(t-τ)一個片寬度相位時,通過計算相關(guān)值,并在基準(zhǔn)擴(kuò)展碼相關(guān)值超過一個設(shè)置電平時,檢測這個定時,這樣就可以做到與發(fā)送側(cè)完全相同的擴(kuò)展起始定時(發(fā)送側(cè)擴(kuò)展碼的相位)。根據(jù)相關(guān)器7的相關(guān)值輸出超過設(shè)置電平的定時,圖19的定時判定單元8求得這個擴(kuò)展起始定時(相位),并把這個定時輸入到解擴(kuò)電路5。
作為DS-SS信號應(yīng)用的基本相關(guān)檢測技術(shù)裝置可以采用匹配濾波器和可調(diào)相關(guān)器。
圖21表示一個匹配濾波器71。這個濾波器包括一個N-片移位寄存器(S1-SN)71a,它用于在這個片頻率上連續(xù)地移動接收基帶的擴(kuò)展-譜數(shù)據(jù)序列(圖19中A/D轉(zhuǎn)換器的輸出)。還包括一個N-片移位寄存器(C1-CN)71b,它用于存儲N個與基帶擴(kuò)展-譜數(shù)據(jù)序列和基準(zhǔn)擴(kuò)展碼序列的位對應(yīng)相乘的基準(zhǔn)擴(kuò)展碼序列。還包括用于相加乘法器輸出的加法電路71d和用于產(chǎn)生PN序列(基準(zhǔn)擴(kuò)展碼序列)的PN產(chǎn)生器71e。
基準(zhǔn)擴(kuò)展碼序列由N片組成。每個片周期Tc匹配濾波器輸出一個相關(guān)值R(t),而后,每當(dāng)通過一個片寬度Tc的基帶擴(kuò)展-譜數(shù)據(jù)序列的相位改變時連續(xù)地輸出相關(guān)值。因此,匹配濾波器在一個符號周期輸出不同相位的N個相關(guān)值。
定時判定單元8通過匹配濾波器71監(jiān)示相關(guān)值R(t)輸出,確定相關(guān)值是否已超過所設(shè)置的電平,并在當(dāng)相關(guān)值超過設(shè)定的電平時鑒別發(fā)送側(cè)擴(kuò)展碼序列的起始(擴(kuò)展起始定時)。
圖22表示一個可調(diào)相關(guān)器72,它包含用于產(chǎn)生PN序列(基準(zhǔn)擴(kuò)展碼序列)的PN產(chǎn)生器72a?;鶞?zhǔn)擴(kuò)展碼序列由N片組成,并在符號周期T(=N·Tc)內(nèi)周期地產(chǎn)生基準(zhǔn)擴(kuò)展碼序列。乘法器72b用基準(zhǔn)擴(kuò)展序列片乘基帶擴(kuò)展-譜數(shù)據(jù)序列片(接收信號),并輸出相乘的結(jié)果。
積分器72c累計N片的乘法器72b輸出,并輸出相關(guān)值R(t)。積分器72c包含有用于乘法器72b的輸出和當(dāng)時的求積值相加的加法器73,和根據(jù)一個片周期的延遲值,輸出來自加法器73的累加值的延遲電路74。
可調(diào)相關(guān)器72在一個符號周期內(nèi)(N片的周期)輸出一個相關(guān)值R(t),并按一個片每個符號移動基準(zhǔn)擴(kuò)展碼的相位,從而在N個符號的周期(=N2·Tc)上輸出N個不同相位的相關(guān)值。
定時判定單元8監(jiān)視可調(diào)相關(guān)器的相關(guān)值R(t)輸出,以便確定相關(guān)值是否已超過設(shè)置電平。并且,如果相關(guān)值比所設(shè)置電平低,定時判定單元移動基準(zhǔn)擴(kuò)展碼的相位,而當(dāng)相關(guān)值超過所設(shè)置電平時,發(fā)送側(cè)識別擴(kuò)展碼序列的起始。
因此,發(fā)送側(cè)可以通過匹配濾波器或可調(diào)相關(guān)器在一個片的精度內(nèi)檢測擴(kuò)展碼的相位。隨后有在接收側(cè)通過產(chǎn)生與解擴(kuò)檢測相位同步的擴(kuò)展碼序列進(jìn)行解擴(kuò)(稱為“同步捕獲”)。
但是,如果沒有進(jìn)一步運(yùn)算已經(jīng)獲得的一次同步,由于調(diào)制和噪聲作用這個同步位置將丟失。這就需要在方法進(jìn)行控制,對已獲得與接收信號相對應(yīng)的擴(kuò)展碼序列同步的擴(kuò)展碼序列不進(jìn)行時間移位。(把這稱為“同步跟蹤”)DLL(延遲鎖相環(huán))是已知的同步跟蹤電路。
圖23表示一個DLL電路,它包括產(chǎn)生第一PN序列(基準(zhǔn)擴(kuò)展碼)的PN產(chǎn)生器9a。PN產(chǎn)生器9a具有9個延遲電路D1-D9,并在第4個延遲電路的輸入提供一個EX-OR門。根據(jù)X9+X4+1式,這個配置輸出一個M序列的PN序列。第一PN序列A1由N片(=29=512)組成,并在符號周期T(=N×T)內(nèi)周期地產(chǎn)生第一PN序列。
延遲電路9b延遲一個片的第一PN序列(基準(zhǔn)擴(kuò)展碼)A1,并輸出第二PN序列A2。乘法器9c把來自PN產(chǎn)生器9a的第一PN序列A1輸出和接收擴(kuò)展-譜數(shù)據(jù)序列B進(jìn)行片與片相乘。乘法器9d把通過一個片延遲的第二PN序列A2和接收擴(kuò)展-譜數(shù)據(jù)序列B進(jìn)行片與片相乘。
另外,加法器9e把乘法器9c的輸出與通過乘法器9d的倒相碼輸出所獲得的信號相加。加法器9e的輸出被輸入到低通濾波器9f,低通濾波器9f的輸出加到壓控振蕩器9q(VCO)上,根據(jù)低通濾波器9f的輸出壓控振蕩器改變時鐘頻率(片頻率)。
乘法器9c和低通濾波器9f作用是計算第一PN序列A1和接收擴(kuò)展-譜數(shù)據(jù)序列B之間的相關(guān)法。如果第一PN序列的相位和接收擴(kuò)展-譜數(shù)據(jù)序列的相位匹配,獲得最大輸出。
如圖24所示,相關(guān)值R(τ)=1時,輸出每個符號具有一個片寬度。當(dāng)通過一個或多個片寬度時,相關(guān)值R(τ)變成1/N。
乘法器9d和低通濾波器9f作用是計算通過一個片寬度延遲的第二PN序列A2和接收擴(kuò)展-譜數(shù)據(jù)序列B之間的相關(guān)值。如果第二PN序列的相位和接收擴(kuò)展-譜數(shù)據(jù)序列的相位匹配,獲得一個最大輸出和一個相關(guān)值R(τ)輸出,如圖24(b)所示。當(dāng)經(jīng)一個或多個片寬度相位移位時,相關(guān)值R(τ)變成1/N。加法器9e把乘法器9c的輸出與經(jīng)乘法器9d的倒相輸出獲得的信號相加。其結(jié)果,這個信號對應(yīng)經(jīng)低通濾波器9f的相位差τ輸出,具有如圖24(c)所示的S曲線特性。
根據(jù)低通濾波器的輸出,壓控振蕩器9q采用使相位差τ變?yōu)榱愕姆椒刂茣r鐘頻率。例如,當(dāng)對PN序列(基準(zhǔn)擴(kuò)展碼)的相位超前接收擴(kuò)展碼的相位實(shí)施控制時,由降低時鐘頻率進(jìn)行控制,以便使相位差為零。如果對PN序列(基準(zhǔn)擴(kuò)展碼)的相位比接收擴(kuò)展碼相位滯后實(shí)施控制時,通過提高時鐘頻率控制使相位差為零。
因此,在發(fā)送側(cè)擴(kuò)展碼序列的相位通過相關(guān)器(圖21的匹配濾波器或圖22的可調(diào)相關(guān)器)在一片內(nèi)的精度上被檢測(同步獲取),并通過DLL電路輸出進(jìn)行同步跟蹤。
圖25是表示DLL電路的另一個示例,特別是,圖25(a)所示DLL電路與圖23具有類似的配置。圖25(b)表示的是通過修改圖25(a)的DLL電路得到另一個DLL電路的配置。由于PN碼相乘和乘積相加是線性操作,所以這個操作可以交換它次序項。從而,即使分別通過乘法器9h、9I由+1和-1調(diào)整第一和第二PN碼序列相乘,圖25(a)的DLL電路提供同等功能。另外,乘法器9h和9I的積通過加法器9j相加,并用相加的總和值乘以接收信號,如圖25(b)所示。
與匹配濾波器有關(guān)的檢測編碼相位所需時間、電路規(guī)模和功耗同可調(diào)相關(guān)器進(jìn)行比較,得到如下結(jié)果1.如果所獲得相關(guān)性的編碼長度為N片(=N·Tc),在匹配濾波器情況下,用于接收初始同步的這個編碼相位所需檢測時間為N片〔=N·Tc〕,而在可調(diào)相關(guān)器情況下,用于接收初始同步的這個編碼相位所需檢測時間為N2片(=N2·Tc)。換句話說,匹配濾波器需要較少的時間檢測編碼相位,即,是可調(diào)相關(guān)器情況下所需時間的1/N。
2.在相關(guān)器情況下,電路規(guī)模由圖21和圖22數(shù)字處理完成。特別是,匹配濾波器需要每個具有長度等于抽頭數(shù)(=N)的兩個移位寄存器、乘法器等于抽數(shù)一個累加加法器。另一方面,可調(diào)相關(guān)器僅需要一個乘法器和一個累加加法器。因此,匹配濾波器的硬件規(guī)模比可調(diào)相關(guān)器大很多。
3.假定在使用CMOS、LSI電路情況下,電路的功耗被認(rèn)為是與使用門的數(shù)量和操作頻率成正比。操作頻率是這個片頻率或者是在匹配濾波器和可調(diào)相關(guān)器兩種情況下這個片的超高-取樣頻率。而功耗被認(rèn)為是與電路的規(guī)模成正比。所以,匹配濾波器的功耗比可調(diào)相關(guān)器的功耗大很多。
雖然匹配濾波器具有編碼相位檢測時間短的優(yōu)點(diǎn),可是它的電路規(guī)模很大。因此,在移動站中不使用匹配濾波器,因?yàn)槟抢镄枰氖堑凸?。另一方面,可調(diào)相關(guān)器具有電路規(guī)模小的優(yōu)點(diǎn),但是,由于編碼相位檢測時間長,所以在解調(diào)操作上獲取初始同步的時間引起系統(tǒng)特性降低。
另外,如圖24(c)所示,采用一般的DLL電路相位同步獲取范圍(即鎖相范圍)很小,即一個片的寬度或-Tc/2到Tc/2。但是,如果存在超過一片的相移時,將引起較長時間不能進(jìn)行同步跟蹤問題。
本發(fā)明的目的是提供一種具有較小規(guī)模電路的相關(guān)器,對于初始同步它可以縮短所需的編碼相位檢測時間。
本發(fā)明的另一個目的是提供一種DLL電路,它可以擴(kuò)大相位同步搜索范圍。
根據(jù)本發(fā)明,通過用于計算包含在接收擴(kuò)展-譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相關(guān)性的相關(guān)器滿足上述目的和其他目的。利用通過加權(quán)獲取的組合擴(kuò)展碼和組合許多相位被移動的基準(zhǔn)擴(kuò)展碼(M個)進(jìn)行相關(guān)檢測。基于相關(guān)檢測的結(jié)果(即相關(guān)值),檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(也就是接收擴(kuò)展碼的相位)。
相關(guān)檢測利用組合擴(kuò)展碼提供一個與在單個相關(guān)操作的擴(kuò)展碼相關(guān)空間中對應(yīng)許多碼相位(M個)的相關(guān)輸出的線性總和響應(yīng)。這個響應(yīng)可以根據(jù)組合擴(kuò)展碼的加權(quán)功能設(shè)計。
相關(guān)器利用上述特性鑒別編碼相位駐留中的一個區(qū)域,并可以實(shí)現(xiàn)唯一的判定編碼相位。根據(jù)本發(fā)明的相關(guān)器相位檢測時間是可調(diào)相關(guān)器的1/M。并且,電路規(guī)模通過在可調(diào)相關(guān)器上增加一個編碼組合電路和鑒別電路確定,這種電路在規(guī)模上比匹配濾波器簡單。
另外,根據(jù)本發(fā)明計算包含在接收擴(kuò)展-譜信號中的擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相關(guān)性。利用許多相位-被移動的基準(zhǔn)擴(kuò)展碼的每一個施加第一和第二加權(quán)獲得第一和第二組合擴(kuò)展碼,來檢測接收擴(kuò)展碼的使能相位,然后組合這個加權(quán)碼。
例如,通過取樣相移單元中正弦波信號的一個周期所獲得的值,加權(quán)每個相位-被移動的基準(zhǔn)擴(kuò)展碼產(chǎn)生第一組合擴(kuò)展碼,和通過取樣相移單元中余弦波信號的一周期所獲得的值,加權(quán)每個相位-被移動的基準(zhǔn)擴(kuò)展碼產(chǎn)生第二組合擴(kuò)展碼。因此,利用第一和第二組合擴(kuò)展碼檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(即接收擴(kuò)展碼的相位)。如果采納這個方案,即使接收電平變化也能正確地檢測接收擴(kuò)展碼的相位。
另外,通過在移相單元相移形成中放大這個單元精確地檢測編碼位,獲取移相單元接收擴(kuò)展碼的相位,然后,利用可調(diào)相關(guān)器獲取相移單元內(nèi)連接地搜索這個相位區(qū)域。如果采納這個方案,用較少的相關(guān)操作量就可以檢測到編碼相位。
再有,根據(jù)本發(fā)明的相關(guān)器計算包含在接收擴(kuò)展-譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相關(guān)性。利用組合擴(kuò)展碼鑒別接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之相位差(即接收擴(kuò)展碼的相位)所處的相位區(qū)域。組合擴(kuò)展碼是通過加權(quán)和組合許多相位-被移動的基準(zhǔn)擴(kuò)展碼獲得的。另外,改變加權(quán)和鑒別編碼相位所處的一個比較小相位區(qū)域,并通過重復(fù)這個鑒別操作縮小這個相位區(qū)域。
例如,把這個相位區(qū)域劃分為第一和第二區(qū)域。通過鑒別相關(guān)值的正負(fù)號識別這個編碼相位所處的相位區(qū)域。對在第一相位區(qū)域?yàn)?W(W是一個整數(shù))的相移駐留量由基準(zhǔn)擴(kuò)展碼加權(quán)和對在第二相位區(qū)域?yàn)?W的相移駐留量由基準(zhǔn)擴(kuò)展碼加權(quán)獲得相關(guān)值。然后,將這個識別相位區(qū)域再進(jìn)一步劃分為兩個區(qū)域和類似的加權(quán),并降低到窄相位區(qū)域進(jìn)行鑒別操作。因此,通過其后重復(fù)加權(quán)和鑒別檢測接收擴(kuò)展碼的相位。如果采納這個方案,執(zhí)行l(wèi)og2N次的相關(guān)操作完成N片全部編碼相位的搜索。
根據(jù)本發(fā)明延遲鎖相環(huán)電路,利用組合擴(kuò)展碼檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差,保持包含在接收擴(kuò)展-譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相位同步。通過加權(quán)和組合許多相位-被移動的基準(zhǔn)擴(kuò)展碼獲取組合擴(kuò)展碼。另外,根據(jù)相位差控制基準(zhǔn)擴(kuò)展碼的相位。
例如,在2n個(n是正整數(shù))連續(xù)地移動基準(zhǔn)擴(kuò)展碼的相位中,第一個一半被看成處于正數(shù)的相移量是小的n個基準(zhǔn)擴(kuò)展碼的加權(quán),并依次地降低加權(quán)的數(shù)值。第二個一半被看成處于負(fù)數(shù)的相移量是大的n個基準(zhǔn)擴(kuò)展碼的加權(quán),并依次地擴(kuò)大加權(quán)的數(shù)值。由此產(chǎn)生一個組合擴(kuò)展碼,利用組合擴(kuò)展碼檢測那里相位差,并根據(jù)這個相位差控制基準(zhǔn)擴(kuò)展碼的相位。由于利用組合擴(kuò)展碼進(jìn)行相位差檢測,并依據(jù)相位差控制基準(zhǔn)擴(kuò)展碼的相位,所以DLL的相位同步捕獲范圍擴(kuò)大到一個片的編碼長度。這將使在比較短的時間周期內(nèi)獲得初始同步。
另外,準(zhǔn)備好許多不同n的加權(quán)。組合擴(kuò)展碼最初的輸出采用n是大的加權(quán),并每當(dāng)在第1個提到的組合擴(kuò)展碼和接收擴(kuò)展碼之間的相位差降低到某一設(shè)定值時,組合擴(kuò)展碼隨后的輸出采用n是小的加權(quán)。如果采用這個方案,當(dāng)變大時鐘范圍時,DLL電路的環(huán)路增益與產(chǎn)生的相位差相對應(yīng),以此可形成DLL的重要特性。
圖的簡要描述圖1是表示根據(jù)本發(fā)明的相關(guān)器的第一實(shí)施例,圖2是表示圖1的相關(guān)器操作解釋圖,圖3是表示圖1的相關(guān)器廣義的配置圖,圖4是表示根據(jù)本發(fā)明的相關(guān)器的第二實(shí)施例,圖5是表示圖4的相關(guān)器操作圖,圖6是相關(guān)檢測器的輸出,圖7是根據(jù)本發(fā)明的相關(guān)器第三實(shí)施例的解釋圖,圖8是表示根據(jù)本發(fā)明的相關(guān)器第三實(shí)施例,圖9是表示根據(jù)本發(fā)明的第四實(shí)施例的相關(guān)器原理解釋圖,圖10是表示根據(jù)本發(fā)明的相關(guān)器第四實(shí)施例,圖11是表示根據(jù)本發(fā)明的DLL電路的第一實(shí)施例,圖12是圖11的DLL電路的一個輸出波形,圖13是圖11的DLL電路的濾波器輸出特性,圖14是表示根據(jù)本發(fā)明的DLL電路廣義配置圖,圖15是表示圖14的DLL電路的S-特性曲線圖,
圖16是表示一個圖表搜索DLL電路,圖17是根據(jù)本發(fā)明的DLL電路操作解釋圖,圖18是表示根據(jù)本發(fā)明的DLL電路第二實(shí)施例,圖19是表示一個移動站的接收器,圖20是解釋由相關(guān)器擴(kuò)展起始定時的判決,圖21是表示一個匹配濾波器,圖22是表示一個可調(diào)相關(guān)器,圖23是表示普通的DLL電路,圖24是一個解釋DLL電路的S-特性曲線,圖25是表示另一個普通的DLL電路。
詳細(xì)描述A.相關(guān)器a.相關(guān)器的第一實(shí)施例。
圖1表示根據(jù)本發(fā)明的相關(guān)器的第一實(shí)施例。圖1的這個相關(guān)器計算包含在接收擴(kuò)展-譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相關(guān)性。
標(biāo)號21表示用于周期地產(chǎn)生PN序列(基準(zhǔn)擴(kuò)展碼)的PN序列產(chǎn)生器,如M序列。這個PN序列有一個N片的碼長,這里的N片寬度是Tc。PN序列的編碼周期(N·Tc)等于一個符號周期(一位間隔)T。組合碼產(chǎn)生器22加權(quán)和組合許多相位-被移的基準(zhǔn)擴(kuò)展碼序列(解釋中為兩個),即第一和第二基準(zhǔn)擴(kuò)展碼序列A1和A2。運(yùn)算電路23計算組合擴(kuò)展碼A和接收擴(kuò)展碼B之間的相關(guān)性。相位檢測電路24在運(yùn)算電路輸出電平的基礎(chǔ)上,檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(即接收擴(kuò)展碼的相位)。
組合碼產(chǎn)生器22包括用于輸出第一基準(zhǔn)擴(kuò)展碼A1c1(t),c2(t),…,cN(t)和第二基準(zhǔn)擴(kuò)展碼A2c1(t+n·Tc),c2(t+n·Tc),…,cN(t+n·Tc)的移相電路22a。當(dāng)?shù)诙鶞?zhǔn)擴(kuò)展碼A2經(jīng)過時間等于n片(=n·Tc)延遲時,第一基準(zhǔn)擴(kuò)展碼A1沒有延遲。組合碼產(chǎn)生器包括一個加權(quán)電路22b,它用于分別經(jīng)加權(quán)W1、W2(W1>W(wǎng)2)加權(quán)第一和第二基準(zhǔn)擴(kuò)展碼A1和A2,和用于組合這個加權(quán)第一和第二基準(zhǔn)擴(kuò)展碼輸出組合擴(kuò)展碼的組合電路22c,注意n=N/2。
運(yùn)算電路23有一個乘法電路23a,它在片周期的一個時間片內(nèi)用組合擴(kuò)展碼A與接收擴(kuò)展碼B相乘。而且,積分器23b累加乘積N次的結(jié)果,并輸出這個結(jié)果。積分器23b有一個相加乘法電路23a輸出和當(dāng)前主要積分值的加法器SUM。當(dāng)加法器輸出積分值時,延遲線DEL把積分值延遲一個片寬度Tc。
通過有關(guān)圖22的普通可調(diào)相關(guān)器的描述,由移相器22a、加權(quán)單元22b和組合電路22c獲得第一實(shí)施例的相關(guān)器。假定第二基準(zhǔn)擴(kuò)展碼A2為0時,這個相關(guān)器變成與已有技術(shù)相類似的相關(guān)器。
如果第一基準(zhǔn)擴(kuò)展碼A1的相位和接收擴(kuò)展碼B匹配,運(yùn)算電路23輸出信號如圖2(a)所示。在累積N次之后,運(yùn)算電路23輸出一個電平W1(=N·W1)的相關(guān)值。同樣,如果假設(shè)第一基準(zhǔn)擴(kuò)展碼A1為0,第二基準(zhǔn)擴(kuò)展碼A2的相位和接收擴(kuò)展碼匹配,運(yùn)算電路23輸出信號如圖2(b)所示。在累計N次之后,運(yùn)算電路23輸出一個電平W2(=N·W2)的相關(guān)值。
實(shí)際情況,第一和第二基準(zhǔn)擴(kuò)展碼A1、A2不是0。而且,第一和第二基準(zhǔn)擴(kuò)展碼A1、A2不同時存在與接收擴(kuò)展碼B重合。因此,在N次相加之后,相位檢測電路24監(jiān)視占優(yōu)勢的相關(guān)電平(基準(zhǔn)擴(kuò)展碼一個周期的相關(guān)值),如果相關(guān)電平為W1,判定(1)監(jiān)視接收擴(kuò)展碼的相位與第一基準(zhǔn)擴(kuò)展碼A1的相位匹配;另外,如果相關(guān)電平為W2,判定(2)監(jiān)視接收擴(kuò)展碼的相位與第二基準(zhǔn)擴(kuò)展碼A2的相位匹配;如果相關(guān)電平為0,判定(3)監(jiān)視接收擴(kuò)展碼的相位不與第一和第二基準(zhǔn)擴(kuò)展碼的相位匹配。
在上述(3)的情況,相位檢測電路24通過一片延遲,由PN序列產(chǎn)生器21輸出PN序列的下一個周期的相位。然后,相位檢測電路24重復(fù)上述操作。當(dāng)PN序列產(chǎn)生器21輸出一個經(jīng)有m片相位延遲的基準(zhǔn)擴(kuò)展碼時,如果相關(guān)電平變成W1,相位檢測電路24在m·Tc中判斷接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差。如果相關(guān)電平變成W2,相位檢測電路24判斷接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差是(m+n)·Tc。
如果在接收擴(kuò)展碼B和組合擴(kuò)展碼A之間計算相關(guān)法,用于相位檢測的時間為N2/2片(=N2·Tc/2),組合擴(kuò)展碼A是通過組合如上述設(shè)置四個相位中兩個基準(zhǔn)擴(kuò)展碼A1、A2獲得的。因此,用于檢測的時間縮減到普通可調(diào)相關(guān)器的一半。
b.一般結(jié)構(gòu)根據(jù)本發(fā)明的相關(guān)器的第一實(shí)施例,當(dāng)分別通過加權(quán)W1、W2加權(quán)時,與組合延遲相位的兩個基準(zhǔn)擴(kuò)展碼A1、A2的情況有關(guān)。因此,計算組合擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相關(guān)性。如果采納這個方案,并把這個方法擴(kuò)展到組合分別通過加權(quán)W1-WM加權(quán)的M個相位-被延遲基準(zhǔn)擴(kuò)展碼A1-AM,計算組合擴(kuò)展碼和接收擴(kuò)展碼之間的相關(guān)性,于是,檢測相位所需時間可以縮減到N2·Tc/M。
上述考慮,圖3表示根據(jù)本發(fā)明的相關(guān)器的一般配置,圖3中有類似圖1表示的基本特性相同的組成部分。那里有PN序列產(chǎn)生器21、組合碼產(chǎn)生器22、運(yùn)算電路23、相位檢測電路24和用于輸出這個片頻率時鐘的振蕩器25。
組合碼產(chǎn)生器22包括移相電路22a、加權(quán)電路22b和組合電路22c。移相電路22a具有延遲單元D1-DM,每個延遲單元由(N·Tc/M)連續(xù)地延遲基準(zhǔn)擴(kuò)展碼的PN序列。加權(quán)電路22b包括乘法電路MP1-MPM,它用于分別通過加權(quán)W1-WM(W1>W(wǎng)2…>W(wǎng)M)加權(quán)由移相電路輸出的第1至第m個基準(zhǔn)擴(kuò)展碼A1到AM。組合電路22c組合加權(quán)的第1-第M基準(zhǔn)碼并輸出這個組合擴(kuò)展碼A。
運(yùn)算電路23包括乘法電路23a,它用于在這個片周期內(nèi)接收擴(kuò)展碼與組合擴(kuò)展碼相乘。另外,積分器23b累計N次相乘的結(jié)果并輸出這個結(jié)果。
移相電路24監(jiān)視N次相加之后有效的相關(guān)電平(其準(zhǔn)擴(kuò)展碼一個周期的相關(guān)性)。此外,相位檢測電路24判定(1).如果相關(guān)電平為W1,選定接收擴(kuò)展碼的相位與第一基準(zhǔn)擴(kuò)展碼的相位匹配;(2).如果相關(guān)電平為W2,選定接收擴(kuò)展碼的相位與第二基準(zhǔn)擴(kuò)展碼的相位匹配;(3).如果相關(guān)電平為WM,選定接收擴(kuò)展碼的相位與第M基準(zhǔn)擴(kuò)展碼的相位匹配;(4).如果相關(guān)電平為0,選定接收擴(kuò)展碼的相位不與第1-第M基準(zhǔn)擴(kuò)展碼的相位匹配。
在上述(4)的情況,相位檢測電路24延遲一個片寬度Tc,由PN序列產(chǎn)生器21輸出基準(zhǔn)擴(kuò)展碼(PN序列)的下一個周期的相位。然后,相位檢測電路24重復(fù)上述操作。當(dāng)PN序列產(chǎn)生器21輸出一個具有經(jīng)m片相位延遲的基準(zhǔn)擴(kuò)展碼時,如果相關(guān)電平變?yōu)閃1,相位檢測電路24判斷接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差是m·Tc。如果相關(guān)電平為W2,相位檢測電路24判斷接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差是[m+(N/M)]·Tc。如果相關(guān)電平為W3,相位檢測電路24判斷接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差是[m+(2N/M)]·Tc?!绻嚓P(guān)電平為WM,相位檢測電路24判斷接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差是[m+(M-1)·N/M]·Tc。
如果在接收擴(kuò)展碼B和組合擴(kuò)展碼A之間計算相關(guān)法,通過組合如上述所列出的M個相位被延遲的基準(zhǔn)擴(kuò)展碼獲得相關(guān)性,用于相位檢測所需時間為N2·Tc/M。因此,相位檢測所需時間縮短到一般可調(diào)相關(guān)器的1/M。
如果C表示擴(kuò)展碼、N為碼長、M為組合碼的數(shù)量,于是,線性組合碼S將由下列等式給出S1=∑ωjCi+φ(j) i=1~N ……(1)ωj表示第j碼加權(quán)系數(shù)相加,φ(j)表示第j碼相移量相加。在利用如組合擴(kuò)展碼的等式(1)中的Si進(jìn)行相關(guān)檢測的情況下,獲得的相關(guān)輸出值比例ωj與φ(j)的碼相位相對應(yīng)。其結(jié)果,由單個相關(guān)檢測操作可以獲得關(guān)于M個碼相位的相關(guān)輸出。
c.相關(guān)器的第二實(shí)施例。
圖4表示根據(jù)本發(fā)明的相關(guān)器的第二實(shí)施例,圖中有與圖3中表示類似的基本特性的相同的組成部分。第二實(shí)施例中提供兩個與第一實(shí)施例相一致的相關(guān)器,并利用每個相關(guān)器的輸出檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(接收擴(kuò)展碼的相位)。
標(biāo)號21、21’表示相同的第一和第二PN序列產(chǎn)生器,它用于周期地產(chǎn)生PN序列(基準(zhǔn)擴(kuò)展碼),如M序列。每個PN序列具有片寬度為Tc的N片碼長。每個PN序列的編碼周期(N·Tc)等于一個符號周期T。每個組合碼產(chǎn)生器22、22’加權(quán)和組合多個(以M說明)已移相的基準(zhǔn)擴(kuò)展碼序列A1-AM。
另外,第一和第二運(yùn)算電路23、23’分別地計算組合擴(kuò)展碼A、A’與接收擴(kuò)展碼B之間的相關(guān)性。振蕩器25、25’輸出有這個片頻率的時鐘。第三運(yùn)算電路26利用第一和第二運(yùn)算電路23、23’的相關(guān)值輸出計算相位差θ。第一和第二組合碼產(chǎn)生器22、22’分別包括移相電路22a、22’a、加權(quán)電路22b、22’b和組合電路22c、22’c。
第一組合碼產(chǎn)生器22的移相電路22a具有延遲元件D1-DM,每個延遲元件連續(xù)地用(N·Tc/M)延遲PN序列。加權(quán)電路22b包括乘法電路MP1-MPM,它用于分別由加權(quán)W1-WM加權(quán)由移相電路輸出的第1-第M基準(zhǔn)擴(kuò)展碼,如A1-AM。組合電路22c組合加權(quán)的第1-第M基準(zhǔn)碼,并輸出組合擴(kuò)展碼A。通過在移動基準(zhǔn)擴(kuò)展碼相位的單元(N·Tc/M)內(nèi)的余弦波一個周期連續(xù)地取樣獲得加權(quán)W1-WM。圖5(a)解釋在N·Tc/M的周期上進(jìn)行取樣情況的加權(quán),例如在片周期Tc上保持M=N。
第二組合碼產(chǎn)生器22’的移相電路22’a有延遲元件D1-DM,每個延遲元件用(N·Tc/M)連續(xù)地延遲PN序列。加權(quán)電路22’b具有乘法電路MP1-MPM,它用于分別由加權(quán)W’1-W’M與經(jīng)移相電路輸出的基準(zhǔn)擴(kuò)展A1-AM的第1到第M加權(quán)。組合電路22c組合加權(quán)的第1-第M基準(zhǔn)碼并輸出組合擴(kuò)展碼A’。通過在移動基準(zhǔn)擴(kuò)展碼相位的單元(N·Tc/M)內(nèi)的正弦波一個周期(=N·Tc)連續(xù)地取樣獲得加權(quán)W’1-W’M。圖5(b)解釋在N·Tc/2的周期上進(jìn)行取樣情況的加權(quán),例如,在片周期Tc上進(jìn)行取樣保持M=N。
在保持M=N的情況下,第一組合碼產(chǎn)生器22輸出一個由下列等式表示的組合擴(kuò)展碼υI(i)υI(i)=∑PN(i+j)×cos(2πj/N) ……(2)這里j=-N/2-N/2第二組合碼產(chǎn)生器22’輸出一個由下列等式表示的組合擴(kuò)展碼υQ(i)υQ(i)=∑PN(i+J)×Sin(2πj/N) ……(3)
這里j=-N/2-N/2第一運(yùn)算電路23用接收擴(kuò)展碼乘組合擴(kuò)展碼υI(i)。另外,第一運(yùn)算電路23累加基準(zhǔn)擴(kuò)展碼一個周期的相乘結(jié)果(積分)。類似地,第二運(yùn)算電路23’用接收擴(kuò)展碼乘組合擴(kuò)展碼υQ(i),并累加基準(zhǔn)擴(kuò)展碼一個周期的相乘結(jié)果。
圖6解釋在由組合擴(kuò)展碼A、A’乘以接收擴(kuò)展碼B的情況下,第一和第二運(yùn)算電路23、23’在基準(zhǔn)擴(kuò)展碼一個周期上累加結(jié)果(積分)的輸出特性。從這個cos、-sin特性獲得對應(yīng)于這個編碼的全部相位(N=-256到256)。其結(jié)果,第三運(yùn)算電路26從積分結(jié)果υI、υQ唯一地判定和輸出接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差θ。θ由下列等式給出θ=-tan-1υQ/υI換句話說,由基準(zhǔn)擴(kuò)展碼一個周期(=N·Tc)積分獲得這個編碼相位θ。因此,與需要時間長度等于N2·Tc的普通可調(diào)相關(guān)器相比大大地縮短了所需的時間量。
另外,電路規(guī)模也比匹配濾波器小很多。應(yīng)該注意,如果遇到延遲波,就必須采納利用可調(diào)相關(guān)器在獲取的延遲波附近搜索相位差θ的方案。但是,在這種情況下,同步所需的時間可能與連續(xù)地搜索全部編碼相位的普通可調(diào)相關(guān)器相比縮短了。
圖4的PN序列產(chǎn)生器21、21’可組成一個單個公用PN產(chǎn)生器。對于移相電路22a、22’a和振蕩器25、25’同樣成立。
d.相關(guān)器的第三實(shí)施例。
在移動通信中存在多徑傳送,如圖7(a)所示,從基站BS發(fā)送的信號經(jīng)由圖7(b)解釋的延遲時間τ1、τ2的多徑MP0、MP1、MP2連續(xù)地到達(dá)移動站MS。這些多徑信號形成相位檢測中的噪聲,并干擾第二實(shí)施例中編碼相位θ的精確檢測。但是,多徑信號可能分散在某些相位范圍內(nèi)。
因此,在第三實(shí)施例中,如象第二實(shí)施例的M序列,利用(4)式粗略地檢測(π/2)中的相位差θ。在實(shí)際相位差駐留的使能相位區(qū)域R1-R4[圖7(c)]中鑒別相位差,并用可調(diào)相關(guān)器連續(xù)地搜索相位區(qū)域內(nèi)獲得最大相關(guān)性的相位差。采納這個方案,即使存在多徑傳輸也能精確地檢測相位差。
圖8表示根據(jù)本發(fā)明的相關(guān)器的第三實(shí)施例,圖中與第二實(shí)施例那些相同的成份表示具有類似的基本特性。第三實(shí)施例與第二實(shí)施例的區(qū)別在于(1).在第三運(yùn)算電路26的輸出側(cè)提供一個可調(diào)相關(guān)器31,(2).提供一個用于檢測由可調(diào)相關(guān)器最佳相關(guān)性輸出相位的相位檢測電路32,(3).第三實(shí)施例的相關(guān)器采用M=4。
第一組合碼產(chǎn)生器22的移相電路22a具有延遲元件D1-D3,每個元件用(N·Tc/4)連續(xù)地延遲PN序列。加權(quán)電路22b具有乘法電路MP1-MP4,它分別用加權(quán)W1-W4加權(quán)由移相電路輸出的第1到第4基準(zhǔn)擴(kuò)展碼A1-A4。組合電路22c組合被加權(quán)的第1到第4基準(zhǔn)擴(kuò)展碼并輸出組合擴(kuò)展碼A。通過對移動基準(zhǔn)擴(kuò)展碼的余弦波相位在單位(N·Tc/4)點(diǎn)連續(xù)地取樣余弦波信號一個周期(=N·T4)獲取加權(quán)W1-W4。
這里W1=cos0,W2=cos(π/2),W3=cos(2π/2)W4=cos(3π/2)第一組合碼產(chǎn)生器22’的移相電路22’a具有延遲元件D1-D3,每個元件用(N·Tc/4)連續(xù)地延遲PN序列。加權(quán)電路22b具有乘法電路MP1-MP4,它分別通過加權(quán)W’1-W’4加權(quán)由移相電路輸出的第1到第4基準(zhǔn)擴(kuò)展碼A1-A4。組合電路22’c組合被加權(quán)的第1到第4基準(zhǔn)擴(kuò)展碼并輸出組合擴(kuò)展碼A’。通過對移動基準(zhǔn)擴(kuò)展碼的正弦波相位在單位(N·Tc/4)點(diǎn)連續(xù)地取樣正弦波信號一個周期(=N·Tc)獲取加權(quán)W’1-W’4。
這里W1=sin0,W’2=sinπ/2,W’3=sin2π/2,W’4=sin3π/2.
由下列等式表示第一組合碼產(chǎn)生器22輸出一個組合擴(kuò)展碼υI(i)υI(I)=∑PN(i+(N/4)j)×cos j(π/2) ……(5)j=0-3υQ(I)=∑PN(i+(N/4)j)×sin j(π/2) ……(6)j=0-3第一運(yùn)算電路23用接收擴(kuò)展碼乘組合擴(kuò)展碼υI(i),并在基準(zhǔn)擴(kuò)展碼一個周期(=N·Tc)內(nèi)累加相乘的結(jié)果(積分)。第二運(yùn)算電路23’用接收擴(kuò)展碼乘組合擴(kuò)展碼υQ(i),并在基準(zhǔn)擴(kuò)展碼一個周期內(nèi)累加相乘的結(jié)果(積分)。
第三運(yùn)算電路26根據(jù)等式(4)從υI、υQ獲得相位差θ(碼相位)。其結(jié)果,通過把全部N個編碼相位劃分M(=4)個區(qū)域獲得響應(yīng)曲線M個區(qū)域,精確測量M個區(qū)域響應(yīng)曲線保留的相位。
可調(diào)相關(guān)器31確定實(shí)際的編碼相位存在哪個特性曲線的區(qū)域Ri中。然后,可調(diào)相關(guān)器31以類似于現(xiàn)有技術(shù)的方法對區(qū)域Ri的N/M個片的相位進(jìn)行連續(xù)地搜索。更確切地說,可調(diào)相關(guān)器31在區(qū)域Ri的初始相位上產(chǎn)生基準(zhǔn)擴(kuò)展碼,計算這個基準(zhǔn)擴(kuò)展碼和接收擴(kuò)展碼之間的相關(guān)性,輸出下一個符號周期(=N·Tc)的相關(guān)值R(t)并用一個片寬度移動基準(zhǔn)擴(kuò)展碼的相位。然后,可調(diào)相關(guān)器31輸出N/M個不同相位的相關(guān)值,相位檢測電路32搜索由可調(diào)相關(guān)器31輸出最大值的那個相關(guān)值R(t)的編碼相位。
依據(jù)上述操作,根據(jù)第三實(shí)施例在(N2/M+N)·Tc的時間內(nèi)完全可以對一個符號N片的所有編碼相位掃描。因此,與所需時間長度等于N2·Tc的普通可調(diào)相器相比大大地縮短了所需的時間量。
e.相關(guān)器的第四實(shí)施例。
在圖3的第一實(shí)施例中,如果接收擴(kuò)展碼B的相位與第一基準(zhǔn)擴(kuò)展碼A1的相位匹配,運(yùn)算電路23輸出一個電平W1的相關(guān)值;如果接收擴(kuò)展碼B的相位與第二基準(zhǔn)擴(kuò)展碼A2的相位匹配,運(yùn)算電路23輸出一個電平W2的相關(guān)值;如果接收擴(kuò)展碼B的相位與第M基準(zhǔn)擴(kuò)展碼AM的相位匹配,運(yùn)行電路23輸出一個電平WM的相關(guān)值。
相應(yīng)地,當(dāng)把相位區(qū)域劃分為兩個部分時,對于相移量保存在第1個相位區(qū)域內(nèi)的基準(zhǔn)擴(kuò)展碼A1-AM的全部加權(quán)W1-WM構(gòu)成+W(W是整數(shù))。于是,對相移量保存在第2個相位區(qū)域內(nèi)的基準(zhǔn)擴(kuò)展碼Am+1-Am的全部加權(quán)Wm+1-WM構(gòu)成-W(圖9(a))。當(dāng)采納這個方案時,如果接收擴(kuò)展碼B的相位與基準(zhǔn)擴(kuò)展碼A1-AM任意一個相位匹配,運(yùn)算電路23輸出一個加權(quán)+W的相關(guān)值,而如果接收擴(kuò)展碼B的相位與基準(zhǔn)擴(kuò)展碼Am+1-Am任意一個相位匹配時,運(yùn)算電路23輸出一個加權(quán)-W的相關(guān)值。
其結(jié)果,相位檢測電路24能夠識別這個編碼相位屬于相關(guān)值是+W還是-W的相位區(qū)域。然后,把這個編碼相位歸屬的相位區(qū)域再劃分為兩個部分,并在窄的相位區(qū)域進(jìn)行同樣的加權(quán)(圖9(b))和識別。如果重復(fù)(圖9(c)、(d))這些加權(quán)和識別操作,最終可以檢測到接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(即接收擴(kuò)展碼的相位)。例如,圖9(a)-(d)的陰影部分所示,這個編碼實(shí)際相位依次地保存窄的這個區(qū)域,最后可識別接收擴(kuò)展碼的相位與第2基準(zhǔn)擴(kuò)展碼的相位匹配。如果這個關(guān)系式保持M=N,上述方法通過執(zhí)行相關(guān)檢測log2N次可完成N片的所有編碼相位的搜索。
圖10表示本發(fā)明的相關(guān)器的第四實(shí)施例,其中,與圖3所示的相同部表示類似的基本特性。這個實(shí)施例包括PN序列產(chǎn)生器21、組合碼產(chǎn)生器22、運(yùn)算電路23、相位檢測電路24、和用于輸出有這個片頻率時鐘的振蕩器25。
組合碼產(chǎn)生器22包括移相電路22a、加權(quán)電路22b、組合電路22c和加權(quán)選擇器22d。移相電路22a具有延遲元件D1-DM,它用于以時間(N·Tc/M)連續(xù)地延遲基準(zhǔn)擴(kuò)展碼的PN序列。加權(quán)電路22b具有乘法電路MP1-MPM,它分別用于由移相電路輸出的基準(zhǔn)擴(kuò)展碼A1-AM與加權(quán)W1-WM的第1-第M的加權(quán)。組合電路22c組合被加權(quán)的第1-第M基準(zhǔn)擴(kuò)展碼并輸出組合擴(kuò)展碼A。
加權(quán)選擇器預(yù)先備有下列K組加權(quán)圖樣W11、W21、W31……WM1。
W12、W22、W32……WM2。
… … … … … … … …… … …W1K、W2K、W3K……WMK。并在每當(dāng)完成兩個劃分相位區(qū)域識別歸屬于一個編碼相位時,就依次地改變加權(quán)圖像,由此,識別這個編碼的最終相位。如果保持N=512、M=N、而且K=9,提供9組加權(quán)圖樣。如圖9(a)所示,第1加權(quán)圖樣是在m(=M/2)基準(zhǔn)擴(kuò)展碼的加權(quán)W1-Wm為正的一個,并選定依次移動M(=N)基準(zhǔn)擴(kuò)展碼相位的第1個一半。M/2基準(zhǔn)擴(kuò)展碼的加權(quán)Wm+1-WM為負(fù)時,選定依次移動M(=N)基準(zhǔn)擴(kuò)展碼相位的第2個一半。第2和第3加權(quán)圖樣分別是9(b)和圖9(c)所示的圖樣,而最后的或第9個加權(quán)圖樣是+W和-W交替中的一個。
運(yùn)算電路23包括乘法電路23a和積分器23b,乘法電路23a用于由基準(zhǔn)擴(kuò)展碼A乘以接收擴(kuò)展碼B,積分器23b用于累計N次相乘的結(jié)果并輸出最后得到的相關(guān)值。在N次累加之后,相位檢測電路24監(jiān)測經(jīng)常發(fā)生的相關(guān)值(基準(zhǔn)擴(kuò)展碼一個周期的相關(guān)值),識別屬于這個編碼相位的區(qū)域是+W還是-W,并導(dǎo)致加權(quán)選擇器22d選擇下一組加權(quán)。
加權(quán)選擇22d的開頭選擇器SEL1-SELM選擇圖9(a)的加權(quán)圖樣,并把這個圖樣分別輸入到乘法器MP1-MPM。如果當(dāng)前這個編碼相位在起始相位區(qū)域R11(圖9(a))中,運(yùn)算電路23輸出+W的相關(guān)值;如果當(dāng)前這個編碼相位在另一個相位區(qū)域R12中,運(yùn)算電路23輸出一個-W的相關(guān)值。相位檢測電路24通過相關(guān)值的正負(fù)識別這個相位區(qū)域,然后指示加權(quán)選擇器22d選擇下一個加權(quán)圖樣。
加權(quán)選擇器22d與選擇圖9(b)的加權(quán)圖樣相對應(yīng),并把選擇圖樣輸入到加權(quán)電路22b的乘法器MP1-MPM。如果相位差保存在相位區(qū)域21或相位區(qū)域23,運(yùn)算電路23輸出+W的相關(guān)值,若相位差保存在相位區(qū)域22或相位區(qū)域24,運(yùn)算電路23輸出-W的相關(guān)值。當(dāng)相位檢測電路24通過相關(guān)值正負(fù)號識別這個相位區(qū)域時,它通知加權(quán)選擇器22d選擇下一個加權(quán)圖樣。這種操作重復(fù)地進(jìn)行到最后確認(rèn)屬于這個編碼相位的區(qū)域。
B.DLL電路。
a.圖11表示按照本發(fā)明的DLL電路的第一實(shí)施例。標(biāo)號51表示用于周期地產(chǎn)生PN序列(基準(zhǔn)擴(kuò)展碼)的PN序列產(chǎn)生器,如M序列。這個PN序列具有片寬度為Tc的N片編碼長度。PN序列的這個編碼周期等于一個符號周期T。
組合碼產(chǎn)生器52加權(quán)和組合多個(4)相位被移動的基準(zhǔn)擴(kuò)展碼序列A1-A4。乘法電路53把接收擴(kuò)展碼B與組合擴(kuò)展碼A進(jìn)行片與片相乘。濾波器54對乘法器的輸出進(jìn)行過濾處理。壓控振蕩器(VCO)55基于基準(zhǔn)擴(kuò)展碼與接收擴(kuò)展碼同步的濾波器輸出改變時鐘頻率(片頻率)。
組合碼產(chǎn)生器包括一個移相電路52a、加權(quán)電路52b和組合器52c。移相電路52a具有延遲元件D1-D3,每個延遲元件用一個片寬度Tc連續(xù)地延遲基準(zhǔn)擴(kuò)展碼的PN序列。加權(quán)電路52b包括乘法電路MP1-MPM,它用于經(jīng)移相電路輸出的第1到第4基準(zhǔn)擴(kuò)展碼A1-A4分別與加權(quán)W1-W4(W1=1.0,W2=0.5,W3=-0.5,W4=-1.0)的加權(quán)。
組合碼產(chǎn)生器52c組合被加權(quán)的第1-第4基準(zhǔn)擴(kuò)展碼,并輸出組合碼A。乘法器53和濾波器54同步地計算基準(zhǔn)擴(kuò)展碼A1-A4和接收擴(kuò)展碼B之間的相關(guān)性。然后組合和輸出這些相關(guān)的結(jié)果。
更準(zhǔn)確地說,乘法器53和濾波器54計算(1).第1基準(zhǔn)擴(kuò)展碼A1與接收擴(kuò)展碼之間的相關(guān)性,(2).第2基準(zhǔn)擴(kuò)展碼A2和接收擴(kuò)展碼之間的相關(guān)性,(3).第3基準(zhǔn)擴(kuò)展碼A3與接收擴(kuò)展碼之間的相關(guān)性,(4).第4基準(zhǔn)擴(kuò)展碼A4與接收擴(kuò)展碼之間的相關(guān)性。然后,組合和輸出這些計算。
因此,如果接收擴(kuò)展碼B的相位匹配每個第1-第4基準(zhǔn)擴(kuò)展A1-A4的相位,濾波器54輸出圖12中的圖解相位上的相關(guān)值C1-C4,并輸出具有圖13中所示的綜合的S曲線特性的一個信號。相位同步捕獲范圍擴(kuò)大到三片的寬度,如S-曲線所示,從-3Tc/2到3Tc/2。
基于低通濾波器的輸出,壓控振蕩器55用使相位差τ變?yōu)榱愕姆椒刂茣r鐘頻率。例如,如果基準(zhǔn)擴(kuò)展碼的相位超前接收擴(kuò)展碼的相位,控制時鐘頻率降低以使相位差τ變?yōu)榱恪H绻鶞?zhǔn)擴(kuò)展碼的相位滯后接收接收擴(kuò)展碼的相位,控制時鐘頻率增加,以使相位差變?yōu)榱恪?br>
按照圖11的DLL電路,與一般的DLL電路相比時鐘范圍可以擴(kuò)大三倍。
b.一般結(jié)構(gòu)。
上述DLL電路的第一實(shí)施例涉及分別通過加權(quán)W1-W4組合正被加權(quán)的延遲相位的基準(zhǔn)擴(kuò)展碼A1-A4,并在組合擴(kuò)展碼和接收擴(kuò)展碼之間計算相關(guān)性。如果把這個方案擴(kuò)展到根據(jù)分別由加權(quán)W1-WM的加權(quán)項組合M個相位被移動的基準(zhǔn)擴(kuò)展碼A1-AM,并計算組合擴(kuò)展碼和接收擴(kuò)展碼之間的相關(guān)性,于是,由放大系數(shù)(M-1)擴(kuò)大時鐘范圍。
圖14是根據(jù)本發(fā)明的DLL電路一般配置圖,圖中與圖11中所示的第一實(shí)施例相同的成份表示類似基本特性。一般配置包括PN序列產(chǎn)生器51、組合碼產(chǎn)生器52、乘法器53、低通濾波器54和用于輸出片頻率時鐘的振蕩器55。
組合碼產(chǎn)生器52包括移相電路52a、加權(quán)電路52b和組合器52c。移相電路52a包括M個延遲元件D1-DM,每個延遲元件用片寬度Tc連續(xù)地延遲PN序列(基準(zhǔn)擴(kuò)展)。加權(quán)電路52b包括乘法電路MP1-MPM,它用于分別通過加權(quán)W1-WM與由移相電路輸出的第1-第M基準(zhǔn)擴(kuò)展A1-AM的加權(quán)。組合電路52c組合加權(quán)的第1-第M基準(zhǔn)碼并輸出這個組合擴(kuò)展碼A。
用下列方法確定加權(quán)W1-WM。依次地移動相位為正并逐步地減小的M個基準(zhǔn)擴(kuò)展碼的第1個一半構(gòu)成M/2個基準(zhǔn)擴(kuò)展碼的加權(quán)。依次地移動相位為負(fù)并逐漸地增大的M個基準(zhǔn)擴(kuò)展碼的第2個一半構(gòu)成M/2個基準(zhǔn)擴(kuò)展碼的加權(quán)。例如,當(dāng)M=N時,采納下列加權(quán)W1=N/2,W2=(N/2)-1,W3=(N/2)-2,…WN/2=1,W(N/2)+1=-1,W(N/2)+2=-2,…WN=-(N/2)。
如果采用這個方法進(jìn)行加權(quán),在一個編碼i·Tc相位上組合碼產(chǎn)生器52將輸出一個由下列等式表示的組合擴(kuò)展碼f(i)。
f(i)=∑jxPN(i+j)j=-N/2到N/2……(7)乘法器53把接收擴(kuò)展碼B與組合擴(kuò)展碼進(jìn)行片與片相乘。濾波器54承擔(dān)乘法器輸出的過濾處理。然后,根據(jù)低通濾波器的輸出,壓控振蕩器55采用使相位差τ變?yōu)榱愕姆椒刂茣r鐘頻率。如果基準(zhǔn)擴(kuò)展碼具有9個PN相位(N=512),在這個DLL電路中獲取如圖15所示的一個S-曲線特性。沿著圖15的水平座標(biāo)繪這個輸入編碼相位(相位差),沿著垂直座標(biāo)標(biāo)繪歸一化的輸出電平。按照圖14的DLL電路,對所有編碼相位可以獲得一個具有線性斜率的輸出特性,因此,不需要初始同步捕獲。
圖16表示一個目錄查表DLL電路。參考號56表示一個組合碼產(chǎn)生器,它有一個計數(shù)器和一個指示由方程式(7)輸出組合基準(zhǔn)碼f(i)的ROM表。乘法器53把接收擴(kuò)展碼B和組合基準(zhǔn)碼A=f(i)進(jìn)行片與片相乘。參考號54表示濾波器、55表示壓控振蕩器(VCO)。
組合碼產(chǎn)生器56具有一個用于存貯方程式(7)的組合擴(kuò)展碼的ROM表56a,和一個用于產(chǎn)生地址的計數(shù)器56b。通過壓控振蕩器55控制計數(shù)器56b的時鐘使接收擴(kuò)展碼的相位與基準(zhǔn)擴(kuò)展碼的相位重合。依據(jù)加權(quán)方法可以配置各種類型的ROM表56a的計數(shù)器。如上所述,圖15表示根據(jù)采用方程式(7)的目錄表情況的S-曲線特性。
c.DLL電路的第2實(shí)施例。
按照圖14表示的第一實(shí)施例,如果M大,DLL電路的優(yōu)點(diǎn)是擴(kuò)大時鐘范圍。但是,若S-曲線的斜率變得比較平緩,環(huán)路增益降,使得實(shí)現(xiàn)接收擴(kuò)展碼的相位和基準(zhǔn)擴(kuò)展碼的相位之間重合時間變長。而且,相位趨于對應(yīng)于外部干擾波動。另一方面,如果M比較小,降低DLL電路的時鐘范圍。而且,S-曲線斜率變得非常陡,使得環(huán)路增益變大,并減少相位對應(yīng)于外部干擾的波動。
于是,如圖17(a)所示,開始是擴(kuò)大M進(jìn)行同步操作,而當(dāng)連到某個同步程度時,選定相關(guān)器的輸出電平。確認(rèn)輸出電平后降低M,轉(zhuǎn)換到包含窄相位區(qū)域的一個線性組合碼,如圖17(b)所示。若逐漸地降低M(圖17(c)),在比較小的形狀中進(jìn)行控制,可以實(shí)現(xiàn)原始的與這個相位相對應(yīng)的S-曲線斜率變得非常陡的同步。這樣就可以提高環(huán)路增益和改善DLL電路的特性。
圖18表示根據(jù)本發(fā)明的DLL電路的第二實(shí)施例,圖中標(biāo)示出與圖14表示相類似的基本特性的相同部分。序列51標(biāo)示PN產(chǎn)生器。分別在M=2、M=4,…,M=N的情況下,組合碼產(chǎn)生器521-52N產(chǎn)生組合擴(kuò)展碼。乘法器53對組合擴(kuò)展碼A和接收擴(kuò)展碼B進(jìn)行片與片相乘。
標(biāo)號54代表濾波器、55代表壓控振蕩器。標(biāo)號61表示一個狀態(tài)檢測器,它用于當(dāng)同步到達(dá)某一程度時,檢測低通濾波器輸出降低到一個設(shè)置電平之下的狀態(tài)。標(biāo)號62表示一個選擇器,它用于選擇和輸出下一個具有小M的組合擴(kuò)展碼。
當(dāng)圖14中的M等于N時,獲得組合碼產(chǎn)生器52N的配置。用類似圖14的方法選定加權(quán)W1-WN。特別是,小相位差的N/2個基準(zhǔn)擴(kuò)展碼的加權(quán)組成連續(xù)地移動N個基準(zhǔn)擴(kuò)展碼相位為正并依次地減小的一半。大相位差的N/2個基準(zhǔn)擴(kuò)展碼的加權(quán)組成N個基準(zhǔn)擴(kuò)展碼相位為負(fù)并依次地增加的后一半。
組合碼產(chǎn)生器522具有一個與圖11表示的第一實(shí)施例中組合碼產(chǎn)生器相同的配置,而組合碼產(chǎn)生器521具有與一般組合碼產(chǎn)生器相同的配置,如圖25(b)所示,它的時鐘范圍是一個片寬度Tc。
開始保持M=N,選擇器62輸出一個由組合碼產(chǎn)生器52N產(chǎn)生的組合基準(zhǔn)碼,并執(zhí)行同步操作。乘法器53對組合基準(zhǔn)碼和接收擴(kuò)展碼進(jìn)行片與片相乘。濾波器54對相關(guān)器的輸出進(jìn)行過濾處并輸出處理結(jié)果。壓控振蕩器55基于低通濾波器的輸出,用上述使相位差τ變?yōu)榱愕姆椒刂茣r鐘頻率。
其結(jié),當(dāng)?shù)竭_(dá)某個同步程度和濾波器輸出降低時,狀態(tài)檢測器61通知選擇器62選擇下一個組合碼。相應(yīng)地,選擇器62輸出一個M=N/2的組合擴(kuò)展碼并進(jìn)行同步操作。如果采用使M逐漸地變小的方法連續(xù)地進(jìn)行控制,最后將獲得在一片內(nèi)同步。
通過本發(fā)明實(shí)施例的描述,根據(jù)權(quán)利要求和包含這些修改中所發(fā)表的要點(diǎn)可以在各種細(xì)節(jié)上修正本發(fā)明。
根據(jù)本發(fā)明,它利用通過加權(quán)獲得一個組合擴(kuò)展碼,調(diào)整檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(接收擴(kuò)展碼的相位),并組成多個(M個)被移動相位的基準(zhǔn)擴(kuò)展碼。因此,它可以通過單個相關(guān)操作獲得在相位空間上與多個(M個)編碼相位對應(yīng)相關(guān)輸出線性總合響應(yīng)。其結(jié)果,相關(guān)器完成相位檢測所需的時間比可調(diào)相關(guān)器少。而且,計算量也要比匹配濾波器少。
另外,根據(jù)本發(fā)明,利用第1和第2組合擴(kuò)展碼,調(diào)整檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差(接收擴(kuò)展碼的相位)。由許多經(jīng)歷相位-被移動的基準(zhǔn)擴(kuò)展碼獲得組合碼第1和第2加權(quán),然后組合被加權(quán)的碼。結(jié)果,除了縮短了相位檢測時間,也降低了計算量,即使在接收的狀態(tài)下接收電平改變相關(guān)性,也可以正確地檢測相位。
根據(jù)本發(fā)明,通過放大被移動單元的單元相位正確地檢測編碼相位,在這些相移單元中包含接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相位差(編碼相位),然后,利用例如一個可調(diào)相關(guān)器獲取連續(xù)地搜索移相單元中不精確的內(nèi)部相位區(qū)域。結(jié)果,相關(guān)器完成相位檢測所需的時間要比可調(diào)相關(guān)器需要的時間短。而且,計算量也比匹配濾波器少。
根據(jù)本發(fā)明,利用一個組合擴(kuò)展碼,調(diào)整鑒別歸屬于接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相位差(即,編碼相位)的那個相位區(qū)域。通過加權(quán)獲取組合擴(kuò)展碼,并組成許多相位-被移動的基準(zhǔn)擴(kuò)展碼。此外,改變加權(quán)和鑒別歸屬于這個編碼相位的那個比較小的相位區(qū)域,重復(fù)這個鑒別操作,直到這個相位區(qū)域降低到窄的區(qū)域。如果采納這個方案,通過少量(log2N個)相關(guān)操作,可以完成N片所有編碼相位的掃描。
根據(jù)本發(fā)明,利用組合擴(kuò)展碼調(diào)整檢測相位。由加權(quán)獲取組合擴(kuò)展碼,并組成許多相位-被移動的基準(zhǔn)擴(kuò)展碼。而且,利用相位檢測的結(jié)果控制基準(zhǔn)擴(kuò)展碼的相位。其結(jié)果,DLL的相位同步捕捉范圍擴(kuò)大到N片的一個編碼長度和非??斓赝瓿沙跏纪健?br>
根據(jù)本發(fā)明,當(dāng)DLL已達(dá)到某個同步程度時,相關(guān)器的輸出電平降低。這種鑒別和引起組合擴(kuò)展碼轉(zhuǎn)換到一個設(shè)置的窄的相位區(qū)域。結(jié)果,使得對應(yīng)相位的S-曲線的斜率非常陡。這種方式可以增加DLL的環(huán)路增益和改善相位控制特性。
權(quán)利要求
1.一種用于確定包含在擴(kuò)展譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相位差的相關(guān)器,包括基準(zhǔn)擴(kuò)展碼產(chǎn)生器,用于產(chǎn)生基準(zhǔn)擴(kuò)展碼;組合碼產(chǎn)生器,用于由基準(zhǔn)擴(kuò)展碼產(chǎn)生組合擴(kuò)展碼;和運(yùn)算電路,用于計算接收擴(kuò)展碼和組合擴(kuò)展碼之間相關(guān)性。
2.根據(jù)權(quán)利要求1的相關(guān)器,其中組合碼產(chǎn)生器組合許多加權(quán)和基準(zhǔn)擴(kuò)展碼出現(xiàn)的相移。
3.根據(jù)權(quán)利要求1的相關(guān)器,其中運(yùn)算電路包括乘法器和積分器,乘法器用于接收擴(kuò)展碼與組合擴(kuò)展碼相乘,積分器用于累計乘法器的輸出。
4.根據(jù)權(quán)利要求1的相關(guān)器,還包括相位檢測器,用于根據(jù)運(yùn)算電路的輸出檢測相位差。
5.根據(jù)權(quán)利要求1的相關(guān)器,還包括加權(quán)選擇器,用于改變許多基準(zhǔn)擴(kuò)展碼出現(xiàn)的加權(quán)。
6.一種用于確定包含在擴(kuò)展譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相位差的相關(guān)器,包括基準(zhǔn)擴(kuò)展碼產(chǎn)生器,用于產(chǎn)生基準(zhǔn)擴(kuò)展碼;第1組合碼產(chǎn)生器,用于由基準(zhǔn)擴(kuò)展碼產(chǎn)生第1組合碼;第1運(yùn)算電路,用于計算接收擴(kuò)展碼和第1組合碼之間的第1個相關(guān);第2組合碼產(chǎn)生器,用于由基準(zhǔn)擴(kuò)展碼產(chǎn)生第2組合碼;第2運(yùn)算電路,用于計算接收擴(kuò)展碼和第2組合碼之間的第2個相關(guān);第3運(yùn)算電路,用于根據(jù)第1和第2相關(guān)確定相位差。
7.根據(jù)權(quán)利要求6的相關(guān)器,其中第3運(yùn)算電路用第2相關(guān)除以第1相關(guān)。
8.根據(jù)權(quán)利要求6的相關(guān)器,其中根據(jù)由執(zhí)行基準(zhǔn)擴(kuò)展碼相位移動單元中取樣正弦波的一個周期獲得值,第一組合碼產(chǎn)生器施加第1加權(quán)許多基準(zhǔn)擴(kuò)展碼出現(xiàn)的移動相位,并在加權(quán)之后,組合基準(zhǔn)擴(kuò)展碼出現(xiàn)的許多移動相位。
9.根據(jù)權(quán)利要求6的相關(guān)器,其中根據(jù)由執(zhí)行擴(kuò)展碼相位移動單元中取樣余弦波的一個周期獲得值,第二組合碼產(chǎn)生器施加第二加權(quán)許多擴(kuò)展碼出現(xiàn)的移動相位,并在加權(quán)之后,組合基準(zhǔn)擴(kuò)展碼出現(xiàn)的許多移動相位。
10.根據(jù)權(quán)利要求6的相關(guān)器,其中,第1運(yùn)算電路包括乘法器,用于將接收擴(kuò)展碼與第1組合擴(kuò)展碼相乘;積分器,用于累計乘法器的輸出產(chǎn)生第1相關(guān)。
11.根據(jù)權(quán)利要求6的相關(guān)器,其中,第2運(yùn)算電路包括乘法器,用于將接收擴(kuò)展碼與第二組合擴(kuò)展碼相乘;積分器,用于累計乘法器的輸出產(chǎn)生第2相關(guān)。
12.根據(jù)權(quán)利要求6的相關(guān)器,還包括一個可調(diào)相關(guān)器,它根據(jù)相位差,鑒別接收擴(kuò)展碼和基準(zhǔn)碼之間駐留實(shí)際相位差中的一個相位區(qū)域,并在這個相位區(qū)域連續(xù)地搜索,查找相關(guān)達(dá)到最大值的相位。
13.一種延遲鎖相環(huán)電路,用于保持包含在擴(kuò)展譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位同步,包括基準(zhǔn)擴(kuò)展碼產(chǎn)生器,用于產(chǎn)生基準(zhǔn)擴(kuò)展碼;組合碼產(chǎn)生器,用于由基準(zhǔn)擴(kuò)展碼產(chǎn)生組合擴(kuò)展碼;運(yùn)算裝置,利用組合擴(kuò)展碼檢測接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間的相位差;壓控振蕩器,用于根據(jù)相位差控制基準(zhǔn)擴(kuò)展碼的相位。
14.根據(jù)權(quán)利要求13的延遲鎖相環(huán)電路,其中運(yùn)算裝置包括乘法器和濾波器,乘法器用于由組合擴(kuò)展碼與接收擴(kuò)展碼相乘,濾波器用于過濾乘法器的輸出。
15.根據(jù)權(quán)利要求13的延遲鎖相環(huán)電路,其中,組合碼產(chǎn)生第1加權(quán),并在隨后組合許多基準(zhǔn)擴(kuò)展碼出現(xiàn)移動的相位。
16.根據(jù)權(quán)利要求15的延遲鎖相環(huán)電路,其中組合碼產(chǎn)生器產(chǎn)生正的、并連續(xù)地降低量值的、構(gòu)成已被連續(xù)地移動相位的2N(N為正整數(shù))個基準(zhǔn)擴(kuò)展碼的前一半的小相移的n個基準(zhǔn)擴(kuò)展碼的加權(quán),和產(chǎn)生負(fù)的、并連續(xù)地增加量值的、構(gòu)成已被連續(xù)地移動相位的基準(zhǔn)擴(kuò)展碼的后一半的大相移的n個基準(zhǔn)擴(kuò)展碼的加權(quán)。
17.根據(jù)權(quán)利要求16的延遲鎖相環(huán)電路,其中,對不同n的許多加權(quán)采用n是大的那個加權(quán)輸出組合擴(kuò)展碼,而每當(dāng)相位差降到低于設(shè)定值時,總是采用n是小的那個加權(quán)輸出組合擴(kuò)展碼。
全文摘要
本發(fā)明減小了電路的規(guī)模和縮短初始同步所需編碼相位檢測時間。計算接收擴(kuò)展譜信號中的接收擴(kuò)展碼和基準(zhǔn)擴(kuò)展碼之間相關(guān)的相關(guān)器包括組合碼產(chǎn)生器。它通過加權(quán)和組合許多移相的基準(zhǔn)擴(kuò)展碼A
文檔編號H04B1/707GK1246760SQ9911047
公開日2000年3月8日 申請日期1999年7月16日 優(yōu)先權(quán)日1998年7月17日
發(fā)明者大石泰之, 長谷和男, 浜田一, 淺野賢彥 申請人:富士通株式會社