1.一種多視頻信號輸入板卡,其特征在于,包括輸入核心板和若干個(gè)輸入子板,不同標(biāo)準(zhǔn)的視頻信號經(jīng)對應(yīng)的輸入子板進(jìn)行解碼處理后轉(zhuǎn)換為預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù)輸出至輸入核心板,由輸入核心板對所述預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù)進(jìn)行信號處理后輸出串行視頻數(shù)據(jù)。
2.根據(jù)權(quán)利要求1所述的多視頻信號輸入板卡,其特征在于,各個(gè)輸入子板包括視頻輸入接口、解碼器和視頻輸出接口;不同標(biāo)準(zhǔn)的視頻信號經(jīng)對應(yīng)的視頻接口輸入至相應(yīng)的解碼器,由解碼器將不同標(biāo)準(zhǔn)的視頻信號轉(zhuǎn)換為預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù),通過視頻輸出接口將所述預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù)輸出至輸入核心板。
3.根據(jù)權(quán)利要求1所述的多視頻信號輸入板卡,其特征在于,所述輸入核心板包括FPGA、存儲器和串行接口,由FPGA采集所述預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù),并對所述預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù)進(jìn)行兼容轉(zhuǎn)換處理后寫入緩存至存儲器;FPGA的輸出端讀取存儲器中的預(yù)設(shè)標(biāo)準(zhǔn)視頻數(shù)據(jù),并對其進(jìn)行編碼處理后通過串行接口輸出串行視頻數(shù)據(jù)。
4.根據(jù)權(quán)利要求3所述的多視頻信號輸入板卡,其特征在于,所述輸入子板與輸入核心板通過I2C總線連接,所述輸入核心板還包括MCU,由MCU識別各個(gè)輸入子板的標(biāo)識號后通過I2C總線輸出相應(yīng)的配置信息至各個(gè)輸入子板。
5.根據(jù)權(quán)利要求2所述的多視頻信號輸入板卡,其特征在于,所述視頻輸出接口為TTL接口。
6.根據(jù)權(quán)利要求3所述的多視頻信號輸入板卡,其特征在于,所述存儲器為DDR3-SDRAM。
7.根據(jù)權(quán)利要求4所述的多視頻信號輸入板卡,其特征在于,所述MCU的型號為STM32。
8.一種拼接控制器,包括矩陣底板和輸出板卡,其特征在于,還包括如權(quán)利要求1-7任意一項(xiàng)所述的多視頻信號輸入板卡,所述多視頻信號輸入板卡、矩陣底板和輸出板卡依次電連接。
9.一種顯示設(shè)備,其特征在于,包括如權(quán)利要求8所述的拼接控制器。
10.根據(jù)權(quán)利要求9所述的顯示設(shè)備,其特征在于,所述顯示設(shè)備包括安防監(jiān)控顯示設(shè)備和/或娛樂視聽顯示設(shè)備。