技術(shù)特征:
技術(shù)總結(jié)
本發(fā)明公開了一種高速實時圖像處理系統(tǒng),其中,包括:主控處理電路、圖像解碼電路、數(shù)據(jù)存儲電路、模擬顯示電路以及串口通信電路;其中主控處理電路包括:采用FPGA和兩DSP,F(xiàn)PGA用于協(xié)調(diào)控制各電路工作和圖像數(shù)據(jù)的預處理,兩DSP用于運行圖像算法;圖像解碼電路,用于將外部攝像機的圖像信息進行解碼,并發(fā)送給FPGA;數(shù)據(jù)存儲電路,用于進行FPGA11和兩DSP的數(shù)據(jù)存儲;模擬顯示電路,用于將FPGA的視頻信號輸出顯示;串口通信電路,用于FPGA與外部進行串口通信;其中,F(xiàn)PGA11在激活攝像機之后,接收圖像數(shù)據(jù),F(xiàn)PGA的控制仲裁設定了圖像解碼數(shù)據(jù)的存儲具有最高優(yōu)先級,以保證不能丟幀;DSP芯片的接口置為第二優(yōu)先級,模擬顯示電路設為第三優(yōu)先級;在圖像存儲的行間隙和幀間隙時,響應第二和第三優(yōu)先級的讀數(shù)據(jù)請求。
技術(shù)研發(fā)人員:石國帥;劉廣東;鄧超;徐靜雯;宋峙峰;劉璐楊;徐川
受保護的技術(shù)使用者:北京計算機技術(shù)及應用研究所
技術(shù)研發(fā)日:2017.07.28
技術(shù)公布日:2017.10.20