1.一種計(jì)算機(jī)網(wǎng)絡(luò)安全控制器,其特征在于:包括一FPGA模塊,所述FPGA模塊分別與SDRAMA模塊、存儲(chǔ)模塊、PCI總線接口模塊及系統(tǒng)接口模塊電連接互通,所述FPGA模塊內(nèi)置設(shè)有一嵌入式中央處理器,所述嵌入式中央處理器采用Nios處理器,所述嵌入式中央處理器分別控制連接以太網(wǎng)發(fā)送和接收緩沖控制模塊、局域網(wǎng)協(xié)議轉(zhuǎn)換模塊及DES加解密模塊,所述FPGA模塊內(nèi)置Avalon總線和PCI總線,所述PCI總線接口模塊將所述Avalon總線和PCI總線完成隔離,所述存儲(chǔ)模塊內(nèi)保存設(shè)有BSP程序、嵌入式實(shí)時(shí)操作系統(tǒng)、應(yīng)用程序和運(yùn)行過(guò)程中的中間數(shù)據(jù),所述系統(tǒng)接口模塊由網(wǎng)絡(luò)接口、下載接口及調(diào)試接口構(gòu)成。
2.根據(jù)權(quán)利要求1所述的計(jì)算機(jī)網(wǎng)絡(luò)安全控制器,其特征在于:所述FPGA模塊采用EP1C20F400C8器件。
3.根據(jù)權(quán)利要求1所述的計(jì)算機(jī)網(wǎng)絡(luò)安全控制器,其特征在于:PCI總線接口模塊采用PCI9054總線接口芯片。
4.根據(jù)權(quán)利要求1所述的計(jì)算機(jī)網(wǎng)絡(luò)安全控制器,其特征在于:所述以太網(wǎng)發(fā)送和接收緩沖控制模塊由接收緩沖模塊、發(fā)送緩沖模塊及控制模塊構(gòu)成。
5.根據(jù)權(quán)利要求4所述的計(jì)算機(jī)網(wǎng)絡(luò)安全控制器,其特征在于:所述接收緩沖模塊用于負(fù)責(zé)暫存從網(wǎng)絡(luò)傳來(lái)的尚未提交的數(shù)據(jù)幀,所述發(fā)送緩沖模塊用于負(fù)責(zé)暫存高層發(fā)送過(guò)來(lái)的尚未向網(wǎng)絡(luò)發(fā)送的數(shù)據(jù)幀,所述控制模塊將數(shù)據(jù)幀暫存到所述接收緩沖模塊和發(fā)送緩沖模塊中并控制所述緩沖模塊和發(fā)送緩沖模塊將數(shù)據(jù)幀發(fā)送或提交。