亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種用于VDE體制的調(diào)制解調(diào)系統(tǒng)的制作方法

文檔序號:12492759閱讀:來源:國知局

技術(shù)特征:

1.一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:它包括AIS體制、ASM體制、VDE體制三種體制解調(diào)接收回路、解調(diào)數(shù)據(jù)合路器、ARM接收數(shù)據(jù)接口、內(nèi)部信號源模塊、ARM發(fā)送數(shù)據(jù)接口、AIS調(diào)制器、ASM調(diào)制器、VDE調(diào)制器、調(diào)節(jié)開關(guān)、DAC模塊、發(fā)送模擬前端和發(fā)送定時控制與通道選擇模塊;所述的AIS體制、ASM體制、VDE體制三種體制解調(diào)接收回路的解調(diào)數(shù)據(jù)輸出端分別與解調(diào)數(shù)據(jù)合路器的第一、第二、第三數(shù)據(jù)輸入端相連,解調(diào)數(shù)據(jù)合路器的輸出端與ARM接收數(shù)據(jù)接口相連,ARM接收數(shù)據(jù)接口的第一數(shù)據(jù)輸出端與ARM發(fā)送數(shù)據(jù)接口數(shù)據(jù)輸入端相連,ARM接收數(shù)據(jù)接口的第二數(shù)據(jù)輸出端與內(nèi)部信號源的輸入端相連,內(nèi)部信號源的輸出端與ARM發(fā)送數(shù)據(jù)接口的檢測信號輸入端相連,ARM發(fā)送數(shù)據(jù)接口包括AIS體制輸出接口、ASM體制輸出接口、VDE體制輸出接口和控制接口,AIS體制輸出接口與AIS調(diào)制器輸入端連接,ASM體制輸出接口與ASM調(diào)制器輸入端連接,VDE體制輸出接口與VDE調(diào)制器連接,控制接口與發(fā)送定時控制與通道選擇模塊的輸入端相連,發(fā)送定時控制與通道選擇模塊的輸出端與調(diào)節(jié)開關(guān)相連,調(diào)節(jié)開關(guān)與DAC模塊的輸入端相連,DAC模塊的輸出端與發(fā)送模擬前端相連,并且發(fā)送定時控制與通道選擇模塊通過控制調(diào)節(jié)開關(guān)控制DAC模塊的輸入端與AIS調(diào)制器、ASM調(diào)制器和VDE調(diào)制器的輸出端的連接;

所述的AIS體制解調(diào)接收回路包括兩路AIS通道,第一AIS通道包括第一AIS模擬前端、第一AIS體制ADC轉(zhuǎn)換模塊、第一AIS解調(diào)器,第一AIS模擬前端輸出接口與第一AIS體制ADC轉(zhuǎn)換模塊的模擬輸入端連接,第一AIS體制ADC轉(zhuǎn)換模塊的數(shù)字輸出端與第一AIS解調(diào)器的輸入端連接,第一AIS解調(diào)器的輸出端與解調(diào)數(shù)據(jù)合路器連接;第二AIS通道包括第二AIS模擬前端、第二AIS體制ADC轉(zhuǎn)換模塊、第二AIS解調(diào)器,第二AIS模擬前端輸出接口與第二AIS體制ADC轉(zhuǎn)換模塊的模擬輸入端連接,第二AIS體制ADC轉(zhuǎn)換模塊的數(shù)字輸出端與第二AIS解調(diào)器的輸入端連接,第二AIS解調(diào)器的輸出端與解調(diào)數(shù)據(jù)合路器連接;

所述的ASM體制解調(diào)接收回路包括兩路ASM通道,第一ASM通道包括第一ASM模擬前端、第一ASM體制ADC轉(zhuǎn)換模塊、第一ASM解調(diào)器,第一ASM模擬前端輸出接口與第一ASM體制ADC轉(zhuǎn)換模塊的模擬輸入端連接,第一ASM體制ADC轉(zhuǎn)換模塊的數(shù)字輸出端與第一ASM解調(diào)器的輸入端連接,第一ASM解調(diào)器的輸出端與解調(diào)數(shù)據(jù)合路器連接;第二ASM通道包括第二ASM模擬前端、第二ASM體制ADC轉(zhuǎn)換模塊、第二ASM解調(diào)器,第二ASM模擬前端輸出接口與第一ASM體制ADC轉(zhuǎn)換模塊的模擬輸入端連接,第一ASM體制ADC轉(zhuǎn)換模塊的數(shù)字輸出端與第二ASM解調(diào)器的輸入端連接,第二ASM解調(diào)器的輸出端與解調(diào)數(shù)據(jù)合路器連接;

所述的VDE體制解調(diào)接收回路包括兩路VDE通道,第一VDE通道包括第一VDE模擬前端、第一VDE體制ADC轉(zhuǎn)換模塊、第一VDE解調(diào)器,第一VDE模擬前端輸出接口與第一VDE體制ADC轉(zhuǎn)換模塊的模擬輸入端連接,第一VDE體制ADC轉(zhuǎn)換模塊的數(shù)字輸出端與第一VDE解調(diào)器的輸入端連接,第一VDE解調(diào)器的輸出端與解調(diào)數(shù)據(jù)合路器連接;第二VDE通道包括第二VDE模擬前端、第二VDE體制ADC轉(zhuǎn)換模塊、第二VDE解調(diào)器,第二VDE模擬前端輸出接口與第二VDE體制ADC轉(zhuǎn)換模塊的模擬輸入端連接,第二VDE體制ADC轉(zhuǎn)換模塊的數(shù)字輸出端與第二VDE解調(diào)器的輸入端連接,第二VDE解調(diào)器的輸出端與解調(diào)數(shù)據(jù)合路器連接。

2.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:所述的AIS調(diào)制器包括基帶幀組幀模塊、物理幀組幀模塊、NRZI編碼器、第一乘法器、高斯濾波器、積分器、第二乘法器、DUC模塊和振蕩器;基帶幀組幀模塊對基帶信號數(shù)據(jù)進(jìn)行分組打包后在信道傳輸,通過所述物理幀組幀模塊進(jìn)行檢錯、糾錯后的基帶信號數(shù)據(jù)進(jìn)入NRZI編碼器,NRZI編碼器將基帶信號轉(zhuǎn)換為NRZI碼,NRZI碼進(jìn)入第一乘法器,第一乘法器將NRZI碼與累加信號相乘以后生成NRZI脈沖序列,NRZI脈沖序列進(jìn)入所述高斯濾波器,高斯濾波器將載有基帶信號的NRZI脈沖序列處理為高斯脈沖序列以后傳輸?shù)剿龇e分器進(jìn)行累加,得到積分相位信號q(t)后輸出到第二乘法器,在第二乘法器進(jìn)行載波信號相位調(diào)節(jié),得到基帶相位信號SI(t)和SQ(t),SI(t)和SQ(t)信號進(jìn)入DUC模塊,DUC模塊與振蕩器的頻率震蕩信號fc輸出端連接,DUC模塊利用頻率震蕩信號fc調(diào)節(jié)SI(t)和SQ(t)信號后生成AIS體制調(diào)制信號輸出。

3.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:所述的AIS體制解調(diào)器包括數(shù)字下變頻DDC、數(shù)字鑒頻器、低通濾波器、FFT模塊、載波頻偏校正模塊、定時重采樣模塊、第一匹配濾波器、第二匹配濾波器、維特比算法解碼器、NRZI編碼器和基帶幀成幀模塊;數(shù)字下變頻DDC接收調(diào)制信號r(t)后傳輸?shù)綌?shù)字鑒頻器進(jìn)行解調(diào),解調(diào)后的信號通過FFT模塊提取頻域特征,并且進(jìn)行載波頻偏校正和定時重采樣后的數(shù)據(jù)分為兩路分別傳輸?shù)降谝黄ヅ錇V波器和第二匹配濾波器,通過第一匹配濾波器和第二匹配濾波器處理后的信號數(shù)據(jù)傳輸?shù)骄S特比算法解碼器進(jìn)行解碼,解碼以后的數(shù)據(jù)傳輸?shù)絅RZI編碼器,NRZI編碼器將NRZI轉(zhuǎn)換為二進(jìn)制數(shù)據(jù)輸出到基帶幀成幀模塊。

4.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:所述的ASM體制調(diào)制器包括基帶幀組幀模塊、Turbo FEC編碼模塊、物理幀成幀模塊、NRZI編碼器、相位調(diào)制模塊、第一成形濾波器、第二成形濾波器、DUC模塊和振蕩器;基帶信號進(jìn)入基帶幀組幀模塊進(jìn)行打包分發(fā)后傳輸?shù)絋urbo FEC編碼模塊,通過物理幀成幀模塊進(jìn)行檢錯、糾錯后的基帶信號數(shù)據(jù)進(jìn)入NRZI編碼器,NRZI編碼器將二級制編碼的基帶信號轉(zhuǎn)換為NRZI碼,NRZI碼傳輸?shù)较辔徽{(diào)制器進(jìn)行相位調(diào)制,相位調(diào)制器調(diào)制以后的信號分為兩路分別進(jìn)入第一成形濾波器、第二成形濾波器,通過第一成形濾波器濾波以后得到的信號SI(t)和通過第二成形濾波器濾波以后得到的信號SQ(t)進(jìn)入DUC模塊進(jìn)行合路處理,所述的DUC模塊的頻率震蕩信號輸入端與振蕩器的頻率震蕩信號輸出端連接,振蕩器輸出頻率震蕩信號調(diào)節(jié)DUC模塊合成ASM體制信號SASM(t)后輸出。

5.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:所述的ASM體制解調(diào)器包括數(shù)字下變頻DDC、第一平方根升余弦匹配濾波器、前導(dǎo)碼檢測模塊、定時相位估計模塊、定時重采樣模塊、第二平方根升余弦匹配濾波器、載波頻偏模塊、載波相位同步模塊、解調(diào)映射模塊、Turbo FEC解碼模塊、基帶幀恢復(fù)與校驗?zāi)K和振蕩器;所述振蕩器的頻率震蕩信號輸出端與數(shù)字下變頻DDC的數(shù)字輸入端連接,所述數(shù)字下變頻DDC接收調(diào)制信號后在頻率震蕩信號的調(diào)節(jié)下輸出到第一平方根升余弦匹配濾波器進(jìn)行濾波,通過前導(dǎo)碼檢測模塊進(jìn)行傳輸碼元檢測,通過定時相位估計模塊進(jìn)行調(diào)制信號的相位估計,通過定時重采樣模塊對數(shù)字下變頻DDC輸出信號、定時相位估計模塊的定時估計進(jìn)行定時采樣以后傳輸?shù)降诙椒礁嘞移ヅ錇V波器進(jìn)行濾波,濾波以后的信號通過載波頻偏模塊進(jìn)行頻率偏移校正,進(jìn)行頻率偏移校正以后的信號通過載波相位同步模塊進(jìn)行相位調(diào)節(jié),相位調(diào)節(jié)以后的信號通過解調(diào)映射模塊進(jìn)行解調(diào)后傳輸?shù)絋urbo FEC解碼模塊解碼,解碼以后的信號通過基帶幀恢復(fù)與校驗?zāi)K處理后輸出解調(diào)信號。

6.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:所述的VDE調(diào)制器包括基帶幀組幀模塊、Turbo FEC編碼模塊、映射模塊、物理幀成幀模塊、符號串并轉(zhuǎn)換模塊、32點FFT模塊、多相濾波器、調(diào)節(jié)開關(guān)、DUC模塊和振蕩器;基帶幀組幀模塊接收基帶信號并進(jìn)行打包分發(fā)處理后傳輸?shù)絋urbo FEC編碼模塊進(jìn)行編碼,編碼以后的數(shù)據(jù)傳輸?shù)接成淠K進(jìn)行多種載波調(diào)制方式調(diào)制后傳輸?shù)轿锢韼蓭K處理后進(jìn)入符號串并轉(zhuǎn)換模塊,符號串并轉(zhuǎn)換模塊按照載波數(shù)量比例處理后傳輸?shù)?2點IFFT模塊進(jìn)行快速傅里葉變換,所述32點IFFT模塊處理后的信號分別傳輸?shù)蕉嘟M多相濾波器進(jìn)行濾波,濾波以后的信號通過調(diào)節(jié)開關(guān)與DUC模塊連接,DUC模塊的數(shù)字輸入端與振蕩器的頻率振蕩信號輸出端連接,DUC模塊在頻率振蕩信號的調(diào)節(jié)下輸出VDE體制的調(diào)制信號SVDE(t)。

7.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:所述的VDE體制解調(diào)器包括數(shù)字下變頻DDC、振蕩器、調(diào)節(jié)開關(guān)、多相濾波器、32點DFT模塊、均衡器、映射模塊、32路并串轉(zhuǎn)換器、Turbo 解碼模塊、基帶幀恢復(fù)與校驗?zāi)K;數(shù)字下變頻DDC的數(shù)字輸入端與振蕩器的頻率振蕩信號輸出端連接,所述數(shù)字下變頻DDC接收調(diào)制信號以后在頻率振蕩信號調(diào)節(jié)下對調(diào)制信號數(shù)據(jù)進(jìn)行處理,處理后的信號數(shù)據(jù)通過調(diào)節(jié)開關(guān)與多路多相濾波器連接,通過所述的調(diào)節(jié)開關(guān)選擇數(shù)字下變頻DDC信號輸出端與對應(yīng)的一路多相濾波器連接,多相濾波器對信號數(shù)據(jù)進(jìn)行濾波處理后傳輸?shù)?2點DFT模塊進(jìn)行快速傅里葉變換后輸出到多路均衡器進(jìn)行均衡處理,所述的多路均衡器分別輸出均衡以后的數(shù)據(jù)到對應(yīng)的映射模塊,映射模塊進(jìn)行映射關(guān)系對應(yīng)以后輸出到32路并串轉(zhuǎn)換器,經(jīng)過并串轉(zhuǎn)換以后的信號數(shù)據(jù)輸出到Turbo解碼模塊解碼,解碼后的數(shù)據(jù)傳輸?shù)交鶐謴?fù)與校驗?zāi)K處理后輸出解調(diào)信號。

8.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:它還包括PPS協(xié)議解析模塊,通過PPS協(xié)議解析模塊能夠外接GNSS、GPS設(shè)備,用于向發(fā)送定時控制與通道選擇模塊輸入位置信號數(shù)據(jù)。

9.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:它還包括監(jiān)控寄存器,通過SPI接口連接監(jiān)控寄存器與外設(shè)ARM處理器,用于擴(kuò)展監(jiān)控能力。

10.根據(jù)權(quán)利要求1所述的一種用于VDE體制的調(diào)制解調(diào)系統(tǒng),其特征在于:它還包括調(diào)試功能接口,通過所述的調(diào)試功能接口外接上位機(jī),用于各項性能參數(shù)的調(diào)制測驗,通過設(shè)置LED指示燈提示用戶設(shè)備工作狀態(tài)。

當(dāng)前第2頁1 2 3 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1