亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種監(jiān)控CIS像素單元相關(guān)電容的電路及方法與流程

文檔序號(hào):12136060閱讀:1521來(lái)源:國(guó)知局
一種監(jiān)控CIS像素單元相關(guān)電容的電路及方法與流程

本發(fā)明涉及CMOS圖像傳感器領(lǐng)域,特別是涉及一種監(jiān)控CIS像素單元相關(guān)電容的電路及方法。



背景技術(shù):

CIS(CMOS Image Sensor),即CMOS圖像傳感器,具有低功耗(CMOS的耗電量只有普通CCD的1/3左右)、低成本、高可靠、寬動(dòng)態(tài)范圍以及與硅基元件工藝高度兼容,正在逐步取代傳統(tǒng)CCD(Charge Coupled Device)圖像傳感器在市場(chǎng)中的地位。

圖1為典型的4T CIS單元結(jié)構(gòu),由傳輸管Tx、復(fù)位管RST、源極跟隨器SF、行選擇器RS以及光電二極管PD組成,其中T1_1為傳輸管Tx,P1_1為復(fù)位管RST,S1_1為源極跟隨器SF,R1_1為行選擇器RS,D1_1為光電二極管PD,圖2為圖1的4T CIS單元的等效電容示意圖,其中,6為D1_1光電二極管PD的等效電容,7為FD點(diǎn)對(duì)地的等效電容,T1_1為傳輸管Tx等效為開(kāi)關(guān)沒(méi)這種4T結(jié)構(gòu)單元以陣列的形式構(gòu)成圖像傳感器的像素區(qū)。具體地,該4T CIS單元由4個(gè)CMOS管和一個(gè)光電二極管PD組成,傳輸管T1_1的源極接光電二極管D1_1的陰極,光電二極管D1_1的陽(yáng)極接地,傳輸管T1_1的漏極與復(fù)位管P1_1的源極和源極跟隨器S1_1的柵極相連組成節(jié)點(diǎn)FD1_1,復(fù)位管P1_1的漏極和源極跟隨器S1_1的漏極接電源Vdd,源極跟隨器S1_1的源極連接行選擇器R1_1的漏極,行選擇器R1_1的源極為輸出Vout,傳輸管T1_1的柵極連接傳輸控制信號(hào)TX G,復(fù)位管P1_1的柵極連接復(fù)位控制信號(hào)RST G,行選擇器R1_1的柵極連接行選擇控制信號(hào)RS G。進(jìn)行電容測(cè)量時(shí),復(fù)位控制信號(hào)RST G和行選擇控制信號(hào)RS G為低,復(fù)位管P1_1和行選擇器R1_1關(guān)閉,其等效電路為光電二極管PD的電容CPD1_1和FD點(diǎn)的等效電容CFD1_1通過(guò)傳輸管T1_1并聯(lián)。滿阱容量是表征CIS性能的一項(xiàng)參數(shù),表示能被轉(zhuǎn)移出來(lái)最大的光電子數(shù)。該參數(shù)與光電二極管以及FD點(diǎn)電容直接相關(guān),通過(guò)監(jiān)控這兩項(xiàng)電容即可監(jiān)控芯片的滿阱容量。

由于PD的尺寸不斷縮小,傳統(tǒng)監(jiān)控二極管電容的結(jié)構(gòu)為大尺寸二極管,主要由于測(cè)試電容儀器的精度有限,所以被測(cè)二極管電容面積一般在上萬(wàn)平方微米。但實(shí)際上CIS的像素區(qū)是由小尺寸的PD陣列構(gòu)成,傳統(tǒng)的監(jiān)控結(jié)構(gòu)忽略了邊緣效應(yīng),由于PD的尺寸隨著集成度的增加越來(lái)越小,邊緣的電容影響越大,傳統(tǒng)監(jiān)控結(jié)構(gòu)已經(jīng)不能準(zhǔn)確監(jiān)控PD的電容。



技術(shù)實(shí)現(xiàn)要素:

為克服上述現(xiàn)有技術(shù)存在的不足,本發(fā)明之目的在于提供一種監(jiān)控CIS像素單元相關(guān)電容的電路及方法,其可精確的監(jiān)控CIS中PD的電容以及FD電容。

為達(dá)上述及其它目的,本發(fā)明提出一種監(jiān)控CIS像素單元相關(guān)電容的電路,該電路包括m×n個(gè)4T CIS單元組成的陣列,將4T CIS單元的各引腳并聯(lián)引出,通過(guò)控制作為控制開(kāi)關(guān)的傳輸控制信號(hào)TX G,實(shí)現(xiàn)測(cè)量PD等效電容以及FD等效電容。

進(jìn)一步地,所有PD等效電容并聯(lián),所有FD等效電容并聯(lián),所有TX G等效開(kāi)關(guān)并聯(lián),且三者并聯(lián)后串聯(lián)。

進(jìn)一步地,將該陣列中的m×n個(gè)傳輸管T1_1~Tm_n的柵極均連接至傳輸控制信號(hào)TX G,將m×n個(gè)行選擇器R1_1~Rm_n的柵極均連接至行選擇控制信號(hào)RS G,將m×n個(gè)復(fù)位管P1_1~Pm_n的柵極均連接至復(fù)位控制信號(hào)RST G,將m×n個(gè)4T CIS單元的節(jié)點(diǎn)FD1_1~FDm_n均連接到一起作為電容測(cè)試的輸出端FD,將m×n個(gè)4T CIS單元的輸出均連接到一起作為CIS的輸出。

進(jìn)一步地,將傳輸控制信號(hào)TX G置低,測(cè)得像素陣列FD等效電容CFD,將傳輸控制信號(hào)TX G置高,在FD節(jié)點(diǎn)測(cè)得的電容為節(jié)點(diǎn)FD總等效電容CFD與光電管總等效電容CPD之和CFD+CPD,將兩者相減可得到光電管總等效電容CPD。

進(jìn)一步地,該陣列的數(shù)量根據(jù)電容測(cè)試機(jī)臺(tái)精度確定。

為達(dá)到上述目的,本發(fā)明還提供一種監(jiān)控CIS像素單元相關(guān)電容的方法,包括如下步驟:

步驟一,以被監(jiān)控芯片的4T CIS單元版圖為基礎(chǔ),并以相同的方式組成一個(gè)m×n的陣列,將4TCIS單元的陣列各端口并聯(lián);

步驟二,測(cè)量電容時(shí),將復(fù)位控制信號(hào)RST G和行選擇控制信號(hào)RS G置低;

步驟三,將傳輸控制信號(hào)TX G置低,關(guān)閉所有的m×n個(gè)傳輸管T1_1~Tm_n,在FD節(jié)點(diǎn)測(cè)得電容即為節(jié)點(diǎn)FD總等效電容CFD,將傳輸控制信號(hào)TX G置高,開(kāi)啟所有的m×n個(gè)傳輸管T1_1~Tm_n,測(cè)得光電管總等效電容CPD。

進(jìn)一步地,于步驟一中,所有PD等效電容并聯(lián),所有FD等效電容并聯(lián),所有TX G等效開(kāi)關(guān)并聯(lián),且三者并聯(lián)后串聯(lián)。

進(jìn)一步地,將該陣列中的m×n個(gè)傳輸管T1_1~Tm_n的柵極均連接至傳輸控制信號(hào)TX G,將m×n個(gè)行選擇器R1_1~Rm_n的柵極均連接至行選擇控制信號(hào)RS G,將m×n個(gè)復(fù)位管P1_1~Pm_n的柵極均連接至復(fù)位控制信號(hào)RST G,將m×n個(gè)4T CIS單元的節(jié)點(diǎn)FD1_1~FDm_n均連接到一起作為電容測(cè)試的輸出端FD,將m×n個(gè)4T CIS單元的輸出均連接到一起作為CIS的輸出。

進(jìn)一步地,于步驟二中,將復(fù)位控制信號(hào)RST G和行選擇控制信號(hào)RS G置低,關(guān)閉m×n個(gè)復(fù)位管P1_1~Pm_n和m×n個(gè)行選擇器R1_1~Rm_n關(guān)閉,該陣列中所有節(jié)點(diǎn)FD1_1~FDm_n等效電容CFD1_1~CFDm_n并聯(lián)形成節(jié)點(diǎn)FD總等效電容CFD,各4T CIS單元的PD等效電容與相應(yīng)的傳輸管串聯(lián)后并聯(lián)形成光電管總等效電容CPD。

進(jìn)一步地,于步驟三中,將傳輸控制信號(hào)TX G置高,開(kāi)啟所有的m×n個(gè)傳輸管T1_1~Tm_n,m×n個(gè)光電管PD通過(guò)各自的開(kāi)關(guān)被連接至節(jié)點(diǎn)FD,在FD節(jié)點(diǎn)測(cè)得的電容為節(jié)點(diǎn)FD總等效電容CFD與光電管總等效電容CPD之和CFD+CPD,將兩者相減得出光電管總等效電容CPD。

與現(xiàn)有技術(shù)相比,本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的電路及方法,在CIS產(chǎn)品中,基于版圖像素區(qū)的單元陣列,將各像素單元的引腳并聯(lián),通過(guò)控制Tx開(kāi)關(guān),在一個(gè)測(cè)試結(jié)構(gòu)上實(shí)現(xiàn)測(cè)量PD等效電容以及FD等效電容,實(shí)現(xiàn)了精確監(jiān)控像素區(qū)相關(guān)電容的目的,即可監(jiān)控產(chǎn)品滿阱容量。

附圖說(shuō)明

圖1為典型的4T CIS單元結(jié)構(gòu)示意圖;

圖2為圖1的4T CIS單元的等效電容示意圖;

圖3為本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的電路的電路示意圖;

圖4為本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的方法的步驟流程圖。

具體實(shí)施方式

以下通過(guò)特定的具體實(shí)例并結(jié)合附圖說(shuō)明本發(fā)明的實(shí)施方式,本領(lǐng)域技術(shù)人員可由本說(shuō)明書(shū)所揭示的內(nèi)容輕易地了解本發(fā)明的其它優(yōu)點(diǎn)與功效。本發(fā)明亦可通過(guò)其它不同的具體實(shí)例加以施行或應(yīng)用,本說(shuō)明書(shū)中的各項(xiàng)細(xì)節(jié)亦可基于不同觀點(diǎn)與應(yīng)用,在不背離本發(fā)明的精神下進(jìn)行各種修飾與變更。

圖3為本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的電路的電路示意圖。如圖1所示,本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的電路,包括m×n個(gè)4T CIS單元組成的陣列,在本發(fā)明較佳實(shí)施例中,以被監(jiān)控芯片的4T CIS單元版圖為基礎(chǔ),并以相同的方式組成一個(gè)m×n的陣列(m行、n列個(gè)4T CIS單元),將4T CIS單元陣列的各端口并聯(lián),即將m×n個(gè)傳輸管T1_1~Tm_n的柵極均連接至傳輸控制信號(hào)TX G,將m×n個(gè)行選擇器R1_1~Rm_n的柵極均連接至行選擇控制信號(hào)RS G,將m×n個(gè)復(fù)位管P1_1~Pm_n的柵極均連接至復(fù)位控制信號(hào)RST G,將m×n個(gè)4T CIS單元的節(jié)點(diǎn)FD1_1~FDm_n均連接到一起作為電容測(cè)試的輸出端FD,將m×n個(gè)4T CIS單元的輸出Vout均連接到一起作為CIS的輸出,陣列的數(shù)量(行數(shù)m和列數(shù)n)可根據(jù)電容測(cè)試機(jī)臺(tái)精度確定,如機(jī)臺(tái)測(cè)試精度為0.1pF,F(xiàn)D電容約為1fF,則測(cè)試結(jié)構(gòu)至少需要100個(gè)4T CIS單元。

圖4為本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的方法的步驟流程圖。如圖4所示,本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的方法,包括如下步驟:

步驟401,以被監(jiān)控芯片的4T CIS單元版圖為基礎(chǔ),并以相同的方式組成一個(gè)m×n的陣列(m行、n列個(gè)4T CIS單元),將4T單元的陣列各端口并聯(lián),即將m×n個(gè)傳輸管T1_1~Tm_n的柵極均連接至傳輸控制信號(hào)TX G,將m×n個(gè)行選擇器R1_1~Rm_n的柵極均連接至行選擇控制信號(hào)RS G,將m×n個(gè)復(fù)位管P1_1~Pm_n的柵極均連接至復(fù)位控制信號(hào)RST G,將m×n個(gè)4T CIS單元的節(jié)點(diǎn)FD1_1~FDm_n均連接到一起作為電容測(cè)試的輸出端FD,將m×n個(gè)4T CIS單元的輸出Vout均連接到一起作為CIS的輸出,陣列的數(shù)量(行數(shù)m和列數(shù)n)可根據(jù)電容測(cè)試機(jī)臺(tái)精度確定,如機(jī)臺(tái)測(cè)試精度為0.1pF,F(xiàn)D電容約為1fF,則測(cè)試結(jié)構(gòu)至少需要100個(gè)4T CIS單元。

步驟402,測(cè)量電容時(shí),將復(fù)位控制信號(hào)RST G和行選擇控制信號(hào)RS G置低,關(guān)閉m×n個(gè)復(fù)位管P1_1~Pm_n和m×n個(gè)行選擇器R1_1~Rm_n關(guān)閉,陣列中如圖2所示的所有節(jié)點(diǎn)FD1_1~FDm_n等效電容CFD1_1~CFDm_n并聯(lián)形成節(jié)點(diǎn)FD總等效電容CFD,各4T CIS單元的PD等效電容CPDj_j(i=1,……,m,j=1,……n,)與相應(yīng)的傳輸管Tj_j(i=1,……,m,j=1,……n,)串聯(lián)后并聯(lián)形成光電管總等效電容CPD

步驟403,將傳輸控制信號(hào)TX G置低,關(guān)閉所有的m×n個(gè)傳輸管T1_1~Tm_n,在FD節(jié)點(diǎn)測(cè)得電容即為節(jié)點(diǎn)FD總等效電容CFD,將傳輸控制信號(hào)TX G置高,開(kāi)啟所有的m×n個(gè)傳輸管T1_1~Tm_n,m×n個(gè)光電管PD通過(guò)各自的開(kāi)關(guān)被連接至節(jié)點(diǎn)FD,在FD節(jié)點(diǎn)測(cè)得的電容為節(jié)點(diǎn)FD總等效電容CFD與光電管總等效電容CPD之和CFD+CPD,將兩者相減可得出光電管總等效電容CPD。

在實(shí)際中,由于CPD較小,若僅測(cè)量該電容,測(cè)試結(jié)構(gòu)需要占更大的面積。上述方法使得測(cè)試結(jié)構(gòu)面積小,且通過(guò)控制Tx開(kāi)關(guān)狀態(tài)實(shí)現(xiàn)在一個(gè)測(cè)試結(jié)構(gòu)上同時(shí)測(cè)得PD電容和FD電容。

綜上所述,本發(fā)明一種監(jiān)控CIS像素單元相關(guān)電容的電路及方法,在CIS產(chǎn)品中,基于版圖像素區(qū)的單元陣列,將各像素單元的引腳并聯(lián),通過(guò)控制Tx開(kāi)關(guān),在一個(gè)測(cè)試結(jié)構(gòu)上實(shí)現(xiàn)測(cè)量PD等效電容以及FD等效電容,實(shí)現(xiàn)了精確監(jiān)控像素區(qū)相關(guān)電容的目的,即可監(jiān)控產(chǎn)品滿阱容量。

上述實(shí)施例僅例示性說(shuō)明本發(fā)明的原理及其功效,而非用于限制本發(fā)明。任何本領(lǐng)域技術(shù)人員均可在不違背本發(fā)明的精神及范疇下,對(duì)上述實(shí)施例進(jìn)行修飾與改變。因此,本發(fā)明的權(quán)利保護(hù)范圍,應(yīng)如權(quán)利要求書(shū)所列。

當(dāng)前第1頁(yè)1 2 3 
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1