一種用于時間和頻率同步的裝置和方法
【專利摘要】本發(fā)明實施例公開了一種用于時間和頻率同步的裝置,用于直接為網(wǎng)絡末端設備提供時間和頻率同步信號,以解決現(xiàn)有技術中網(wǎng)絡末端設備獲取的BITS同步信號降級不能適用或者無法獲取到BITS同步信號,以至于無法實現(xiàn)時間和頻率同步的技術問題。本發(fā)明實施例還提供用于時間和頻率同步的方法。本發(fā)明實施例裝置包括:信號源接口,信號處理器,設備接口,所述信號源接口,用于從信號源獲取時間信號并將所述時間信號發(fā)送給所述信號處理器;所述信號處理器,用于從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備,以使所述設備實現(xiàn)與所述裝置的時間和頻率同步。
【專利說明】一種用于時間和頻率同步的裝置和方法
【技術領域】
[0001]本發(fā)明涉及通信【技術領域】,具體涉及一種用于時間和頻率同步的裝置和方法。
【背景技術】
[0002]在通信網(wǎng)絡中,隨著承載網(wǎng)絡網(wǎng)際互連的協(xié)議(Internet Protocol, IP)化和無線網(wǎng)絡的發(fā)展,在網(wǎng)絡末端出現(xiàn)了大量的設備同步需求,比如:全球移動通信系統(tǒng)(GlobalSystem for Mobile Communicat1ns, GSM)基站需要頻率同步,時分同步碼分多址(TimeDivis1n-Synchronous Code Divis1n Mul tiple Access,TD-SCDMA)基站需要高精度時間同步等。
[0003]常規(guī)的運營商同步網(wǎng)一般采用同步數(shù)字體系(Synchronous Digital Hierarchy,SDH)同步網(wǎng)絡,來滿足網(wǎng)絡末端設備的同步需求,但SDH只支持頻率同步。IP化網(wǎng)絡中,例如可采用通信樓綜合定時供給系統(tǒng)(Building Integrate d Timing(Supply) System,BITS),來滿足網(wǎng)絡末端設備的同步需求。
[0004]BITS部署在核心網(wǎng)節(jié)點,從衛(wèi)星獲取信號生成時間和頻率同步信號,生成的時間和頻率同步信號通過支持G.8275.1協(xié)議和同步以太的承載網(wǎng)設備,利用光纜逐跳向下級設備傳遞,支持G.8275.1協(xié)議和同步以太的每一級設備都可以獲取時間和頻率同步信號,實現(xiàn)高精度的時間同步和頻率同步。通過采用上述技術方案,網(wǎng)絡末端支持G.8275.1協(xié)議和同步以太的基站設備可以獲取到滿足要求的頻率和時間同步信號,從而實現(xiàn)時間和頻率的同步。
[0005]實踐發(fā)現(xiàn),BITS技術具有如下缺陷:
[0006]一方面,BITS必須部署在核心網(wǎng)節(jié)點,相對于網(wǎng)絡末端的基站設備來說,BITS部署的層次比較高,若兩者的中間層次過多,BITS發(fā)出的時間和頻率同步信號經(jīng)承載網(wǎng)設備逐級傳遞到網(wǎng)絡末端后,會降級到甚至不能使用,以至于網(wǎng)絡末端的基站設備可能無法實現(xiàn)時間和頻率同步。
[0007]另一方面,采用BITS的現(xiàn)有技術要求從核心網(wǎng)節(jié)點到基站設備的傳輸路徑上的所有承載網(wǎng)設備都必須支持G.8275.1和同步以太,否則就無法傳遞BITS生成的時間和頻率同步信號;但是,現(xiàn)有的承載網(wǎng)絡中,存在大量不支持G.8275.1和同步以太的設備,這就導致,網(wǎng)絡末端的基站設備可能無法獲得BITS生成的時間和頻率同步信號,無法實現(xiàn)時間和頻率同步。
【發(fā)明內容】
[0008]本發(fā)明實施例提供了一種用于時間和頻率同步的裝置和方法,用于直接為網(wǎng)絡末端設備提供時間和頻率同步信號,以解決現(xiàn)有技術中網(wǎng)絡末端設備獲取的BITS同步信號降級不能適用或者無法獲取到BITS同步信號,以至于無法實現(xiàn)時間和頻率同步的技術問題。
[0009]本發(fā)明第一方面提供一種用于時間和頻率同步的裝置,所述裝置包括信號源接口,與所述信號源接口連接的信號處理器,與所述信號處理器連接的設備接口,其中,
[0010]所述信號源接口,用于從信號源獲取時間信號并將所述時間信號發(fā)送給所述信號處理器;
[0011]所述設備接口,用于與外部的設備連接;
[0012]所述信號處理器,用于從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備,以使所述設備實現(xiàn)與所述裝置的時間和頻率同步。
[0013]結合第一方面,在第一種可能的實現(xiàn)方式中,所述信號處理器包括:
[0014]接收器,鎖相環(huán),芯片;
[0015]所述接收器,用于從所述信號源接口接收所述時間信號,生成時間信息和秒脈沖信號,將所述時間信息和秒脈沖信號發(fā)送給所述芯片,將所述秒脈沖信號發(fā)送給所述鎖相環(huán),所述時間信息用于提供時間時刻,所述秒脈沖信號用于提供整秒的時刻作為基準參考;
[0016]所述鎖相環(huán),用于從所述接收器獲取所述秒脈沖信號,將所述秒脈沖信號倍頻為高頻率時鐘信號,將所述高頻率時鐘信號發(fā)送給所述芯片;
[0017]所述芯片,用于從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,并以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有所述時間戳信息的報文。
[0018]結合第一方面的第一種可能的實現(xiàn)方式,在第二種可能的實現(xiàn)方式中,所述芯片包括:
[0019]實時時鐘,處理器,收發(fā)器;
[0020]所述實時時鐘,用于從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和秒脈沖信號生成時間戳信息,向所述處理器發(fā)送所述時間戳信息;
[0021]所述處理器,用于從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有所述時間戳信息的報文,將所述報文發(fā)送給所述收發(fā)器;
[0022]所述收發(fā)器,用于從所述處理器獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
[0023]結合第一方面或者第一方面的第一種至第二種可能的實現(xiàn)方式中的任意一種,在第三種可能的實現(xiàn)方式中,所述裝置還包括:與所述信號處理器連接的管理接口 ;
[0024]所述管理接口用于與外部管理系統(tǒng)通信連接;
[0025]所述信號處理器,還用于通過所述管理接口接收和執(zhí)行所述外部管理系統(tǒng)發(fā)送的管理指令。
[0026]結合第一方面的第一種至第二種可能的實現(xiàn)方式中的任意一種,在第四種可能的實現(xiàn)方式中,所述時間信息包括世界標準時間UTC時間和全球定位系統(tǒng)GPS時間。
[0027]結合第一方面的第二種可能的實現(xiàn)方式,在第五種可能的實現(xiàn)方式中,
[0028]所述處理器,具體用于從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的G.8275.1報文,將所述G.8275.1報文發(fā)送給所述收發(fā)器;從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的NTP報文,將所述NTP報文發(fā)送給所述收發(fā)器。
[0029]結合第一方面的第二種可能的實現(xiàn)方式,在第六種可能的實現(xiàn)方式中,所述收發(fā)器包括:
[0030]媒體訪問層MAC和物理層PHY ;
[0031]所述媒體訪問層MAC,用于從所述處理器獲取所述報文,將所述報文發(fā)送給所述物理層PHY ;
[0032]所述物理層PHY,用于從所述媒體訪問層MAC獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
[0033]結合第一方面或者第一方面第一種至第六種可能的實現(xiàn)方式中的任意一種,在第七種可能的實現(xiàn)方式中,所述設備接口包括標準的小型可插拔式SFP接口。
[0034]本發(fā)明第二方面提供一種用于時間和頻率同步的方法,所述方法用于如第一方面所述的裝置,所述裝置包括信號源接口,與所述信號源接口連接的信號處理器,與所述信號處理器連接的設備接口 ;所述方法包括:
[0035]所述信號源接口,從信號源獲取時間信號并將所述時間信號發(fā)送給所述信號處理器;
[0036]所述信號處理器從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備,以使所述設備實現(xiàn)與所述裝置的時間和頻率同步,所述設備接口與外部的設備連接。
[0037]結合第二方面,在第一種可能的實現(xiàn)方式中,所述信號處理模塊包括:
[0038]接收器,鎖相環(huán),芯片;
[0039]所述信號處理器從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備包括:
[0040]所述接收器從所述信號源接口接收所述時間信號,生成時間信息和秒脈沖信號,將所述時間信息和秒脈沖信號發(fā)送給所述芯片,將所述秒脈沖信號發(fā)送給所述鎖相環(huán),所述時間信息用于提供時間時刻,所述秒脈沖信號用于提供整秒時刻作為基準參考;
[0041]所述鎖相環(huán)從所述接收器獲取所述秒脈沖信號,將所述秒脈沖信號倍頻為高頻率時鐘信號,將所述高頻率時鐘信號發(fā)送給所述芯片;
[0042]所述芯片從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,并以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有所述時間戳信息的報文。
[0043]結合第二方面的第一種可能的實現(xiàn)方式,在第二種可能的實現(xiàn)方式中,所述芯片包括:
[0044]實時時鐘,處理器,收發(fā)器;
[0045]所述芯片從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,并以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有所述時間戳信息的報文包括:
[0046]所述實時時鐘從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和秒脈沖信號生成時間戳信息,向所述處理器發(fā)送所述時間戳信息;
[0047]所述處理器從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有所述時間戳信息的報文,將所述報文發(fā)送給所述收發(fā)器;
[0048]所述收發(fā)器從所述處理器獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
[0049]結合第二方面,在第三種可能的實現(xiàn)方式中,所述裝置還包括:與所述信號處理器連接的管理接口 ;所述管理接口與外部管理系統(tǒng)通信連接;所述方法還包括:
[0050]所述信號處理器還通過所述管理接口接收和執(zhí)行所述外部管理系統(tǒng)發(fā)送的管理指令。
[0051]結合第二方面的第二種可能的實現(xiàn)方式,在第四種可能的實現(xiàn)方式中,所述處理器從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有所述時間戳信息的報文,將所述報文發(fā)送給所述收發(fā)器包括:
[0052]所述處理器從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的G.8275.1報文,將所述G.8275.1報文發(fā)送給所述收發(fā)器;從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的NTP報文,將所述NTP報文發(fā)送給所述收發(fā)器。
[0053]結合第二方面的第二種可能的實現(xiàn)方式,在第五種可能的實現(xiàn)方式中,所述收發(fā)器包括:
[0054]媒體訪問層MAC和物理層PHY ;
[0055]所述收發(fā)器從所述處理器獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號包括:
[0056]所述媒體訪問層MAC從所述處理器獲取所述報文,將所述報文發(fā)送給所述物理層PHY ;
[0057]所述物理層PHY從所述媒體訪問層MAC獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
[0058]從以上技術方案可以看出,本發(fā)明實施例取得了以下技術效果:
[0059]本發(fā)明實施例提供一種用于時間和頻率同步的裝置,該裝置分別連接信號源和設備,能夠從信號源獲取時間信號,生成攜帶有時間戳信息的報文,將報文發(fā)給設備用于實現(xiàn)時間和頻率同步。與現(xiàn)有技術相比,該裝置無需部署在核心網(wǎng)節(jié)點,而是直接連接設備,直接提供攜帶有時間戳信息的報文給設備,使得設備可直接通過該裝置提供的攜帶有時間戳信息的報文實現(xiàn)時間和頻率同步,從而解決了現(xiàn)有技術中網(wǎng)絡末端設備獲取的BITS同步信號降級不能適用或者無法獲取到BITS同步信號,以至于無法實現(xiàn)時間和頻率同步的技術問題。而且,該裝置與現(xiàn)有的BITS相比,體積小型化,結構簡單化,更方便部署,且部署位置沒有限制,更便于在時間和頻率同步中應用。
【專利附圖】
【附圖說明】
[0060]圖1是本發(fā)明實施例中用于時間和頻率同步的裝置的一個實施例示意圖;
[0061]圖2是本發(fā)明實施例中用于時間和頻率同步的裝置的另一個實施例不意圖;
[0062]圖3是本發(fā)明實施例中用于時間和頻率同步的方法的一個實施例示意圖;
[0063]圖4是本發(fā)明實施例中用于時間和頻率同步的方法的另一個實施例示意圖;
[0064]圖5是本發(fā)明實施例中用于時間和頻率同步的方法的另一個實施例不意圖;
[0065]圖6是本發(fā)明實施例中用于時間和頻率同步的方法的另一個實施例示意圖。
【具體實施方式】
[0066]本發(fā)明實施例提供了一種用于時間和頻率同步的裝置和方法,用于解決現(xiàn)有時間和頻率同步技術中同步設備實現(xiàn)網(wǎng)絡末端設備的同步所存在的問題。
[0067]下面將結合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領域技術人員在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。
[0068]為了方便理解本發(fā)明實施例,首先在此介紹本發(fā)明實施例描述中會引入的幾個要素;
[0069]協(xié)調世界時(UniversalTime Chiming, UTC):
[0070]UTC又稱世界統(tǒng)一時間、世界標準時間、國際協(xié)調時間,是以原子時秒長為基礎,在時刻上盡量接近于世界時的一種時間計量系統(tǒng)。
[0071]全球定位系統(tǒng)(GlobalPosit1ning System, GPS):
[0072]GPS是一個中距離圓型軌道衛(wèi)星導航系統(tǒng),它可以為地球表面絕大部分地區(qū)(98% )提供準確的定位、測速和聞精度的時間標準。
[0073]G.8275.1:
[0074]是網(wǎng)絡測量和控制系統(tǒng)的精密時鐘同步協(xié)議標準,此標準能夠精確地將測量與控制系統(tǒng)中分散、獨立運行的時鐘同步。
[0075]網(wǎng)絡時間協(xié)議(NetworkTime Protocol, NTP):
[0076]是用來使計算機時間同步化的一種協(xié)議,它可以使計算機對其服務器或時鐘源(如石英鐘,GPS等)做同步化,它可以提供高精準度的時間校正(LAN上與標準間差小于I毫秒,WAN上幾十毫秒),且可介由加密確認的方式來防止惡毒的協(xié)議攻擊。
[0077]媒體訪問層(MediaAccess Layer, MAC):
[0078]MAC主要負責控制與連接物理層的物理介質。在發(fā)送數(shù)據(jù)的時候,MAC協(xié)議可以事先判斷是否可以發(fā)送數(shù)據(jù),如果可以發(fā)送將給數(shù)據(jù)加上一些控制信息,最終將數(shù)據(jù)以及控制信息以規(guī)定的格式發(fā)送到物理層;在接收數(shù)據(jù)的時候,MAC協(xié)議首先判斷輸入的信息并是否發(fā)生傳輸錯誤,如果沒有錯誤,則去掉控制信息發(fā)送至LLC (邏輯鏈路控制)層。
[0079]物理層(PhysicalLayer, PHY):
[0080]PHY是開放系統(tǒng)互連(Open System Interconnect1n, 0SI)的第一層,它雖然處于最底層,卻是整個開放系統(tǒng)的基礎,為設備之間的數(shù)據(jù)通信提供傳輸媒體及互連設備,為數(shù)據(jù)傳輸提供可靠的環(huán)境。
[0081]小型可插拔式(SmallForm-Factor Pluggable, SFP):
[0082]SFP是新一代光學模塊收發(fā)器的一個規(guī)格。
[0083]請參考圖1,本發(fā)明實施例中用于時間和頻率同步的裝置的一個實施例包括:
[0084]信號源接口 101,與信號源接口 101連接的信號處理器102,與信號處理器102連接的設備接口 103 ;
[0085]該信號處理器的一端連接該信號源接口,信號處理器的另一端連接該設備接口。
[0086]需要說明的,該信號處理器與信號源接口和設備接口的連接方式可以是信號源接口和設備接口設置在該信號處理器上,接口設置方式有很多種,此處不做具體限定。
[0087]信號源接口 101,用于從信號源獲取時間信號并將時間信號發(fā)送給信號處理器102 ;
[0088]需要說明的是,信號源接口從信號源獲取時間信號,并將該時間信號發(fā)送給信號處理器,該信號源可以是衛(wèi)星,此處不做具體限定。
[0089]設備接口 103,用于與外部的設備連接;
[0090]設備接口 103,可與SFP接口相匹配,用于連接具有SFP接口的設備;
[0091 ] 設備接口用于連接具有SFP接口的設備,通過設備接口,信號處理器與具有SFP接口的設備間接連接。該具有SFP接口的設備具體可以是指基站設備。
[0092]信號處理器102,用于從信號源接口 101獲取時間信號,根據(jù)時間信號生成攜帶有時間戳信息的報文,將報文發(fā)送給與設備接口 103連接的設備,以使設備實現(xiàn)與裝置的時間和頻率同步。
[0093]該信號處理器,通過與信號源接口和設備接口連接,從信號源接口獲取時間信號,并將時間信號生成攜帶有時間戳信息的報文,并將該報文發(fā)送給設備接口連接的設備,該時間戳信息中包含了報文發(fā)出的時間,以使設備實現(xiàn)和該裝置的時間和頻率同步。
[0094]本發(fā)明實施例中,通過信號處理器的一端連接信號源接口,信號源接口用于從信號源獲取時間信號并將時間信號發(fā)送給信號處理器;通過信號處理器的另一端連接設備接口,設備接口用于與外部的設備連接;信號處理器用于從信號源接口獲取時間信號,根據(jù)時間信號生成攜帶有時間戳信息的報文,將報文發(fā)送給與設備接口連接的設備,以使設備實現(xiàn)與裝置的時間和頻率同步,信號處理器通過連接信號源接口獲取時間信號,將時間信號生成攜帶有時間戳信息的報文,信號處理器通過連接設備接口將報文發(fā)送給與設備接口連接的設備,以使設備實現(xiàn)與裝置的時間和頻率同步,因此,該裝置與現(xiàn)有技術相比,只需通過連接信號源接口獲取時間信號,通過連接設備接口將生成的報文發(fā)送給與設備接口連接的設備,只需設備與設備接口相匹配就可實現(xiàn)報文的發(fā)送,而且,該裝置與現(xiàn)有技術的裝置相比,小型化,結構簡單,更方便了外部設備的時間和頻率的同步,通過該裝置以使外部的設備實現(xiàn)時間和頻率的同步,而并不需要對現(xiàn)網(wǎng)設備進行軟件升級和硬件改造。
[0095]在圖1實施例的基礎上,請參考圖2,進一步說明本發(fā)明實施例,即本發(fā)明實施例用于時間和效率同步的裝置的另一個實施例包括:
[0096]信號源接口 201,與信號源接口 201連接的信號處理器202,與信號處理器連接的設備接口 203 ;
[0097]該信號處理器的一端連接該信號源接口,該信號處理器的另一端連接該設備接□。
[0098]可選的,信號處理器202包括接收器2021,鎖相環(huán)2022,芯片2023 ;
[0099]接收器2021,用于從信號源接口 201接收時間信號,生成時間信息和秒脈沖信號,將時間信息和秒脈沖信號發(fā)送給芯片2023,將秒脈沖信號發(fā)送給鎖相環(huán)2022,該時間信息用于提供時間時刻,該秒脈沖信號用于提供整秒的時刻作為基準參考;
[0100]該接收器對時間信號進行處理后生成時間信息和秒脈沖信號,并提供給鎖相環(huán)和芯片,其中,時間信息用于提供具體時間時刻,比如說10點08分,該秒脈沖信號用于提供整秒的時刻作為基準參考,精度可以達到納秒級,而且沒有累積誤差。
[0101]鎖相環(huán)2022,用于從接收器2021獲取秒脈沖信號,將秒脈沖信號倍頻為高頻率時鐘信號,將高頻率時鐘信號發(fā)送給芯片2023 ;
[0102]該鎖相環(huán)可以是數(shù)字鎖相環(huán),將秒脈沖信號倍頻為高頻率時鐘信號,高頻率時鐘信號的精度更準確。
[0103]芯片2023,用于從接收器2021獲取時間信息和秒脈沖信號,從鎖相環(huán)2022獲取高頻率時鐘信號,并以高頻率時鐘信號為基準,根據(jù)時間信息和秒脈沖信號生成時間戳信息,生成攜帶有時間戳信息的報文。
[0104]該芯片根據(jù)時間信息和秒脈沖信號生成時間戳信息,生成攜帶有時間戳信息的報文,該時間戳信息中包含了報文發(fā)出的時間。
[0105]需要說明的是,該芯片可以是可編程邏輯器件(Programmable Logic Device,PLD),此處不做具體限定,這種PLD芯片屬于數(shù)字型態(tài)的電路芯片,而非模擬或混訊(同時具有數(shù)字電路與模擬電路)芯片,PLD與一般數(shù)字芯片不同的是:PLD內部的數(shù)字電路可以在出廠后才規(guī)劃決定,有些類型的PLD也允許在規(guī)劃決定后再次進行變更、改變,而一般數(shù)字芯片在出廠前就已經(jīng)決定其內部電路,無法在出廠后再次改變,事實上一般的模擬芯片、混訊芯片也都一樣,都是在出廠后就無法再對其內部電路進行調修。
[0106]可選的,處理器202還用于對報文進行配置。
[0107]其中,處理器獲取報文后判斷該報文是否需要配置,如需配置,則配置所需的報文后并將配置好的報文發(fā)送給收發(fā)器,配置可以是對不準確的報文進行修改,此外,處理器還可以用于跟蹤衛(wèi)星,獲取衛(wèi)星的跟蹤信息并發(fā)送給外部設備,還有,該處理器還可以用于判斷該鎖相環(huán)是否被鎖,并根據(jù)情況對鎖相環(huán)進行相應的管理。
[0108]可選的,芯片2023包括:
[0109]實時時鐘20231,處理器20232,收發(fā)器20233 ;
[0110]實時時鐘20231,用于從接收器2021獲取時間信息和秒脈沖信號,從鎖相環(huán)2022獲取高頻率時鐘信號,以高頻率時鐘信號為基準,根據(jù)時間信息和秒脈沖信號生成時間戳信息,向處理器20232發(fā)送時間戳信息;
[0111]其中,實時時鐘用于產(chǎn)生時間戳信息,并將該時間戳信息發(fā)送給處理器,實時時鐘是一種時鐘,是由晶體控制精度的,該時間戳信息表示時間和日期。
[0112]處理器20232,用于從實時時鐘20231獲取時間戳信息,產(chǎn)生攜帶有時間戳信息的報文,將報文發(fā)送給收發(fā)器20233 ;
[0113]其中,處理器產(chǎn)生攜帶有時間戳信息的報文,該報文是網(wǎng)絡中交換與傳輸?shù)臄?shù)據(jù)單元,包含了需要發(fā)送的完整的攜帶有時間戳信息的數(shù)據(jù)信息。
[0114]收發(fā)器20233,用于從處理器20232獲取報文,向設備傳輸報文,從鎖相環(huán)2022獲取高頻率時鐘信號,向設備發(fā)送高頻率時鐘信號,以使設備以高頻率時鐘信號為基準,實現(xiàn)與裝置的時間和頻率同步。
[0115]其中,收發(fā)器,向設備傳輸報文,并向設備發(fā)送高頻率時鐘信號,以使設備獲取報文后,根據(jù)高頻率時鐘信號,實現(xiàn)與裝置的時間和頻率同步,此外,收發(fā)器通過連接處理器,使得處理器判斷該報文是否需要配置,如需配置,則配置所需的報文后并將配置好的報文發(fā)送給收發(fā)器,配置可以是對不準確的報文進行修改。
[0116]可選的,裝置還包括:與信號處理器202連接的管理接口 ;
[0117]管理接口用于與外部管理系統(tǒng)通信連接;
[0118]信號處理器202,還用于通過管理接口接收和執(zhí)行外部管理系統(tǒng)發(fā)送的管理指令。
[0119]其中,管理接口通過與外部管理系統(tǒng)連接,在網(wǎng)絡連通的情況下,信號處理器通過管理接口接收和執(zhí)行外部管理系統(tǒng)發(fā)送的管理指令,比如,外部管理系統(tǒng)檢測到信號處理器需要校正時,將管理指令發(fā)送給信號處理器,信號處理器通過管理接口接收該管理指令后并進行相應的校正。
[0120]可選的,時間信息包括世界標準時間UTC時間和全球定位系統(tǒng)GPS時間。
[0121]其中,UTC是以原子時秒長為基礎,在時刻上盡量接近于世界時的一種時間計量系統(tǒng),GPS是一個中距離圓型軌道衛(wèi)星導航系統(tǒng),它可以為地球表面絕大部分地區(qū)提供準確的定位、測速和高精度的時間標準。
[0122]需要說明的是,該時間信息不限于世界標準時間UTC時間和全球定位系統(tǒng)GPS時間,也可以是北斗,格洛納斯,伽利略等,此處不做具體限定。
[0123]可選的,處理器20232,具體用于從實時時鐘獲取時間戳信息,產(chǎn)生攜帶有時間戳信息的G.8275.1報文,將G.8275.1報文發(fā)送給收發(fā)器20233 ;從實時時鐘獲取時間戳信息,產(chǎn)生攜帶有時間戳信息的NTP報文,將NTP報文發(fā)送給收發(fā)器20233。
[0124]其中,G.8275.1是網(wǎng)絡測量和控制系統(tǒng)的精密時鐘同步協(xié)議標準,此標準能夠精確地將測量與控制系統(tǒng)中分散、獨立運行的時鐘同步;NTP是用來使計算機時間同步化的一種協(xié)議,它可以使計算機對其服務器或時鐘源(如石英鐘,GPS等)做同步化,它可以提供高精準度的時間校正(LAN上與標準間差小于I毫秒,WAN上幾十毫秒),且可介由加密確認的方式來防止惡毒的協(xié)議攻擊。
[0125]需要說明的是,G.8275.1報文只是報文處理單元的其中一種報文,還有其他報文,此處不做具體限定。
[0126]需要說明的是,NTP報文只是報文處理單元的其中一種報文,還有其他報文,此處不做具體限定。
[0127]可選的,收發(fā)器20233包括:
[0128]媒體訪問層MAC和物理層PHY ;
[0129]其中,MAC主要負責控制與連接物理層的物理介質,在發(fā)送數(shù)據(jù)的時候,MAC協(xié)議可以事先判斷是否可以發(fā)送數(shù)據(jù),如果可以發(fā)送將給數(shù)據(jù)加上一些控制信息,最終將數(shù)據(jù)以及控制信息以規(guī)定的格式發(fā)送到物理層;在接收數(shù)據(jù)的時候,MAC協(xié)議首先判斷輸入的信息并是否發(fā)生傳輸錯誤,如果沒有錯誤,則去掉控制信息發(fā)送至邏輯鏈路控制層(Logical Link Control, LLC)。
[0130]其中,PHY是開放系統(tǒng)互連的第一層,它雖然處于最底層,卻是整個開放系統(tǒng)的基礎,為設備之間的數(shù)據(jù)通信提供傳輸媒體及互連設備,為數(shù)據(jù)傳輸提供可靠的環(huán)境。
[0131]媒體訪問層MAC,用于從處理器獲取報文,將報文發(fā)送給物理層PHY ;
[0132]其中,MAC獲取報文后將報文發(fā)送給PHY,因此收發(fā)器將報文發(fā)送給設備的過程中,是先經(jīng)過MAC,后經(jīng)過PHY。
[0133]物理層PHY,用于從媒體訪問層MAC獲取報文,向設備傳輸報文,從鎖相環(huán)獲取高頻率時鐘信號,向設備發(fā)送高頻率時鐘信號,以使設備以高頻率時鐘信號為基準,實現(xiàn)與裝置的時間和頻率同步。
[0134]其中,物理層PHY從媒體訪問層MAC獲取報文,向設備傳輸報文,向設備發(fā)送高頻率時鐘信號,因此,最終由PHY向設備發(fā)送報文。
[0135]可選的,設備接口 203包括標準的小型可插拔式SFP接口。
[0136]其中,SFP接口可以是FE,GE,1GE等通用的接口,此處不做具體限定。
[0137]本發(fā)明實施例提供一種用于時間和頻率同步的裝置,該裝置分別連接信號源和設備,能夠從信號源獲取時間信號,生成攜帶有時間戳信息的報文,將報文發(fā)給設備用于實現(xiàn)時間和頻率同步。與現(xiàn)有技術相比,該裝置無需部署在核心網(wǎng)節(jié)點,而是直接連接設備,直接提供攜帶有時間戳信息的報文給設備,使得設備可直接通過該裝置提供的攜帶有時間戳信息的報文實現(xiàn)時間和頻率同步,從而解決了現(xiàn)有技術中網(wǎng)絡末端設備獲取的BITS同步信號降級不能適用或者無法獲取到BITS同步信號,以至于無法實現(xiàn)時間和頻率同步的技術問題。而且,該裝置與現(xiàn)有的BITS相比,體積小型化,結構簡單化,更方便部署,且部署位置沒有限制,更便于在時間和頻率同步中應用。
[0138]在圖1和圖2實施例對于用于時間和頻率同步的裝直描述的基礎上,進一步描述用于時間和效率同步的方法的實施例,請參考圖3,本發(fā)明實施例中用于時間和頻率同步的方法的一個實施例包括:
[0139]301、信號源接口從信號源獲取時間信號并將時間信號發(fā)送給信號處理器;
[0140]需要說明的是,信號源接口從信號源獲取時間信號,并將該時間信號發(fā)送給信號處理器,該信號源可以是衛(wèi)星,此處不做具體限定。
[0141]302、信號處理器從信號源接口獲取時間信號,根據(jù)時間信號生成攜帶有時間戳信息的報文,將報文發(fā)送給與設備接口連接的設備,以使設備實現(xiàn)與裝置的時間和頻率同步。
[0142]該信號處理器,通過與信號源接口和設備接口連接,從信號源接口獲取時間信號,并將時間信號生成攜帶有時間戳信息的報文,并將該報文發(fā)送給設備接口連接的設備,設備接口連接外部的設備,通過設備接口,信號處理器與外部的設備間接連接,該時間戳信息中包含了報文發(fā)出的時間,以使設備實現(xiàn)和該裝置的時間和頻率同步。
[0143]可選的,利用信號處理器通過管理接口接收和執(zhí)行所述外部管理系統(tǒng)發(fā)送的管理指令。
[0144]該管理接口與外部管理系統(tǒng)通信連接,該信號處理器與管理接口連接,管理接口通過與外部管理系統(tǒng)連接,在網(wǎng)絡連通的情況下,信號處理器通過管理接口接收和執(zhí)行外部管理系統(tǒng)發(fā)送的管理指令,比如,外部管理系統(tǒng)檢測到信號處理模塊需要校正時,將管理指令發(fā)送給信號處理器,信號處理器通過管理接口接收該管理指令后并進行相應的校正。
[0145]本發(fā)明實施例提供一種用于時間和頻率同步的裝置,該裝置分別連接信號源和設備,能夠從信號源獲取時間信號,生成攜帶有時間戳信息的報文,將報文發(fā)給設備用于實現(xiàn)時間和頻率同步。與現(xiàn)有技術相比,該裝置無需部署在核心網(wǎng)節(jié)點,而是直接連接設備,直接提供攜帶有時間戳信息的報文給設備,使得設備可直接通過該裝置提供的攜帶有時間戳信息的報文實現(xiàn)時間和頻率同步,從而解決了現(xiàn)有技術中網(wǎng)絡末端設備獲取的BITS同步信號降級不能適用或者無法獲取到BITS同步信號,以至于無法實現(xiàn)時間和頻率同步的技術問題。而且,該裝置與現(xiàn)有的BITS相比,體積小型化,結構簡單化,更方便部署,且部署位置沒有限制,更便于在時間和頻率同步中應用。
[0146]圖3實施例只是用于時間和效率同步的方法的一個概括描述,在圖3實施例的基礎上,請參考圖4,本發(fā)明實施例中用于時間和頻率同步的方法的另一個實施例包括:
[0147]401、接收器從信號源接口接收時間信號,生成時間信息和秒脈沖信號,將時間信息和秒脈沖信號發(fā)送給芯片,將秒脈沖信號發(fā)送給鎖相環(huán);
[0148]該接收器對時間信號進行處理后生成時間信息和秒脈沖信號,并提供給鎖相環(huán)和芯片,其中,時間信息用于提供具體時間時刻,比如說10點08分,該秒脈沖信號用于提供整秒的時刻作為基準參考,精度可以達到納秒級,而且沒有累積誤差。
[0149]402、鎖相環(huán)從接收器獲取秒脈沖信號,將秒脈沖信號倍頻為高頻率時鐘信號,將高頻率時鐘信號發(fā)送給芯片;
[0150]該鎖相環(huán)可以是數(shù)字鎖相環(huán),將秒脈沖信號倍頻為高頻率時鐘信號,高頻率時鐘信號的精度更準確。
[0151]403、芯片從接收器獲取時間信息和秒脈沖信號,從鎖相環(huán)獲取高頻率時鐘信號,并以高頻率時鐘信號為基準,根據(jù)時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有時間戳信息的報文。
[0152]該芯片根據(jù)時間信息和秒脈沖信號生成時間戳信息,生成攜帶有時間戳信息的報文,該時間戳信息中包含了報文發(fā)出的時間。
[0153]需要說明的是,該芯片可以是可編程邏輯器件(Programmable Logic Device,PLD),此處不做具體限定,這種PLD芯片屬于數(shù)字型態(tài)的電路芯片,而非模擬或混訊(同時具有數(shù)字電路與模擬電路)芯片,PLD與一般數(shù)字芯片不同的是:PLD內部的數(shù)字電路可以在出廠后才規(guī)劃決定,有些類型的PLD也允許在規(guī)劃決定后再次進行變更、改變,而一般數(shù)字芯片在出廠前就已經(jīng)決定其內部電路,無法在出廠后再次改變,事實上一般的模擬芯片、混訊芯片也都一樣,都是在出廠后就無法再對其內部電路進行調修。
[0154]在圖4的基礎上,請參閱圖5,進一步描述用于時間和頻率同步的方法,所述方法包括:
[0155]501、實時時鐘從接收器獲取時間信息和秒脈沖信號,從鎖相環(huán)獲取高頻率時鐘信號,以高頻率時鐘信號為基準,根據(jù)時間信息和秒脈沖信號生成時間戳信息,向處理器發(fā)送時間戳信息;
[0156]實時時鐘用于產(chǎn)生時間戳信息,并將該時間戳信息發(fā)送給處理器,實時時鐘是一種時鐘,是由晶體控制精度的,該時間戳信息表示時間和日期。
[0157]502、處理器從實時時鐘獲取時間戳信息,產(chǎn)生攜帶有時間戳信息的G.8275.1報文,將G.8275.1報文發(fā)送給媒體訪問層;
[0158]處理器產(chǎn)生攜帶有時間戳信息的G.8275.1報文,該G.8275.1報文是網(wǎng)絡中交換與傳輸?shù)臄?shù)據(jù)單元,包含了需要發(fā)送的完整的攜帶有時間戳信息的數(shù)據(jù)信息。
[0159]503、媒體訪問層MAC從處理器獲取G.8275.1報文,將G.8275.1報文發(fā)送給物理層 PHY;
[0160]MAC主要負責控制與連接物理層的物理介質,在發(fā)送數(shù)據(jù)的時候,MAC協(xié)議可以事先判斷是否可以發(fā)送數(shù)據(jù),如果可以發(fā)送將給數(shù)據(jù)加上一些控制信息,最終將數(shù)據(jù)以及控制信息以規(guī)定的格式發(fā)送到物理層;在接收數(shù)據(jù)的時候,MAC協(xié)議首先判斷輸入的信息并是否發(fā)生傳輸錯誤,如果沒有錯誤,則去掉控制信息發(fā)送至LLC層。
[0161]504、物理層PHY從媒體訪問層MAC獲取G.8275.1報文,向設備傳輸G.8275.1報文,從鎖相環(huán)獲取高頻率時鐘信號,向設備發(fā)送高頻率時鐘信號,以使設備以高頻率時鐘信號為基準,實現(xiàn)與裝置的時間和頻率同步。
[0162]物理層PHY從媒體訪問層MAC獲取G.8275.1報文,向設備傳輸G.8275.1報文,向設備發(fā)送高頻率時鐘信號,因此,最終由PHY向設備發(fā)送報文。
[0163]在圖5的基礎上,請參閱圖6,進一步描述用于時間和頻率同步的方法,所述方法包括:
[0164]601、實時時鐘從接收器元獲取時間信息和秒脈沖信號,從鎖相環(huán)獲取高頻率時鐘信號,以高頻率時鐘信號為基準,根據(jù)時間信息和秒脈沖信號生成時間戳信息,向處理器發(fā)送時間戳信息;
[0165]實時時鐘用于產(chǎn)生時間戳信息,并將該時間戳信息發(fā)送給處理器,實時時鐘是一種時鐘,是由晶體控制精度的,該時間戳信息表示時間和日期。
[0166]602、處理器從實時時鐘獲取時間戳信息,產(chǎn)生攜帶有時間戳信息的NTP報文,將NTP報文發(fā)送給媒體訪問層MAC ;
[0167]處理器產(chǎn)生攜帶有時間戳信息的NTP報文,該NTP報文是網(wǎng)絡中交換與傳輸?shù)臄?shù)據(jù)單元,包含了需要發(fā)送的完整的攜帶有時間戳信息的數(shù)據(jù)信息。
[0168]603、媒體訪問層MAC從處理器獲取NTP報文,將NTP報文發(fā)送給物理層PHY ;
[0169]NTP是用來使計算機時間同步化的一種協(xié)議,它可以提供高精準度的時間校正(LAN上與標準間差小于I毫秒,WAN上幾十毫秒)。
[0170]604、物理層PHY從媒體訪問層MAC獲取NTP報文,向設備傳輸NTP報文,從鎖相環(huán)獲取高頻率時鐘信號,向設備發(fā)送高頻率時鐘信號,以使設備以高頻率時鐘信號為基準,實現(xiàn)與裝置的時間和頻率同步。
[0171]PHY是開放系統(tǒng)互連的第一層,它雖然處于最底層,卻是整個開放系統(tǒng)的基礎,為設備之間的數(shù)據(jù)通信提供傳輸媒體及互連設備,為數(shù)據(jù)傳輸提供可靠的環(huán)境,PHY傳輸子單元從媒體訪問層MAC傳輸子單元獲取NTP報文,向設備傳輸NTP報文,向設備發(fā)送高頻率時鐘信號,因此,PHY傳輸子單元是直接向設備發(fā)送報文的傳輸子單元,并通過向向設備發(fā)送高頻率時鐘信號,以使設備以高頻率時鐘信號為基準,實現(xiàn)與裝置的時間和頻率同步。
[0172]本發(fā)明實施例提供一種用于時間和頻率同步的裝置,該裝置分別連接信號源和設備,能夠從信號源獲取時間信號,生成攜帶有時間戳信息的報文,將報文發(fā)給設備用于實現(xiàn)時間和頻率同步。與現(xiàn)有技術相比,該裝置無需部署在核心網(wǎng)節(jié)點,而是直接連接設備,直接提供攜帶有時間戳信息的報文給設備,使得設備可直接通過該裝置提供的攜帶有時間戳信息的報文實現(xiàn)時間和頻率同步,從而解決了現(xiàn)有技術中網(wǎng)絡末端設備獲取的BITS同步信號降級不能適用或者無法獲取到BITS同步信號,以至于無法實現(xiàn)時間和頻率同步的技術問題。而且,該裝置與現(xiàn)有的BITS相比,體積小型化,結構簡單化,更方便部署,且部署位置沒有限制,更便于在時間和頻率同步中應用。
[0173]以上所述,以上實施例僅用以說明本發(fā)明的技術方案,而非對其限制;盡管參照前述實施例對本發(fā)明進行了詳細的說明,本領域的普通技術人員應當理解:其依然可以對前述各實施例所記載的技術方案進行修改,或者對其中部分技術特征進行等同替換;而這些修改或者替換,并不使相應技術方案的本質脫離本發(fā)明各實施例技術方案的范圍。
【權利要求】
1.一種用于時間和頻率同步的裝置,其特征在于,所述裝置包括信號源接口,與所述信號源接口連接的信號處理器,與所述信號處理器連接的設備接口,其中, 所述信號源接口,用于從信號源獲取時間信號并將所述時間信號發(fā)送給所述信號處理器; 所述設備接口,用于與外部的設備連接; 所述信號處理器,用于從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備,以使所述設備實現(xiàn)與所述裝置的時間和頻率同步。
2.根據(jù)權利要求1所述的裝置,其特征在于,所述信號處理器包括: 接收器,鎖相環(huán),芯片; 所述接收器,用于從所述信號源接口接收所述時間信號,生成時間信息和秒脈沖信號,將所述時間信息和秒脈沖信號發(fā)送給所述芯片,將所述秒脈沖信號發(fā)送給所述鎖相環(huán),所述時間信息用于提供時間時刻,所述秒脈沖信號用于提供整秒的時刻作為基準參考; 所述鎖相環(huán),用于從所述接收器獲取所述秒脈沖信號,將所述秒脈沖信號倍頻為高頻率時鐘信號,將所述高頻率時鐘信號發(fā)送給所述芯片; 所述芯片,用于從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,并以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有所述時間戳信息的報文。
3.根據(jù)權利要求2所述的裝置,其特征在于,所述芯片包括: 實時時鐘,處理器,收發(fā)器; 所述實時時鐘,用于從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和秒脈沖信號生成時間戳信息,向所述處理器發(fā)送所述時間戳信息; 所述處理器,用于從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有所述時間戳信息的報文,將所述報文發(fā)送給所述收發(fā)器; 所述收發(fā)器,用于從所述處理器獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
4.根據(jù)權利要求1至3任一權利要求所述的裝置,其特征在于,所述裝置還包括:與所述信號處理器連接的管理接口; 所述管理接口用于與外部管理系統(tǒng)通信連接; 所述信號處理器,還用于通過所述管理接口接收和執(zhí)行所述外部管理系統(tǒng)發(fā)送的管理指令。
5.根據(jù)權利要求2至3任一權利要求所述的裝置,其特征在于,所述時間信息包括世界標準時間UTC時間和全球定位系統(tǒng)GPS時間。
6.根據(jù)權利要求3所述的裝置,其特征在于, 所述處理器,具體用于從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的G.8275.1報文,將所述G.8275.1報文發(fā)送給所述收發(fā)器;從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的NTP報文,將所述NTP報文發(fā)送給所述收發(fā)器。
7.根據(jù)權利要求3所述的裝置,其特征在于,所述收發(fā)器包括: 媒體訪問層MAC和物理層PHY ; 所述媒體訪問層MAC,用于從所述處理器獲取所述報文,將所述報文發(fā)送給所述物理層PHY ; 所述物理層PHY,用于從所述媒體訪問層MAC獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
8.根據(jù)權利要求1至7任一項所述的裝置,其特征在于,所述設備接口包括標準的小型可插拔式SFP接口。
9.一種用于時間和頻率同步的方法,其特征在于,所述方法用于如權利要求1所述的裝置,所述裝置包括信號源接口,與所述信號源接口連接的信號處理器,與所述信號處理器連接的設備接口 ;所述方法包括: 所述信號源接口從信號源獲取時間信號并將所述時間信號發(fā)送給所述信號處理器;所述信號處理器從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備,以使所述設備實現(xiàn)與所述裝置的時間和頻率同步,所述設備接口與外部的設備連接。
10.根據(jù)權利要求9所述的方法,其特征在于,所述信號處理器包括:接收器,鎖相環(huán),-H-* I I心片; 所述信號處理器從所述信號源接口獲取所述時間信號,根據(jù)所述時間信號生成攜帶有時間戳信息的報文,將所述報文發(fā)送給與所述設備接口連接的設備包括: 所述接收器從所述信號源接口接收所述時間信號,生成時間信息和秒脈沖信號,將所述時間信息和秒脈沖信號發(fā)送給所述芯片,將所述秒脈沖信號發(fā)送給所述鎖相環(huán),所述時間信息用于提供時間時刻,所述秒脈沖信號用于提供整秒時刻作為基準參考; 所述鎖相環(huán)從所述接收器獲取所述秒脈沖信號,將所述秒脈沖信號倍頻為高頻率時鐘信號,將所述高頻率時鐘信號發(fā)送給所述芯片; 所述芯片從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,并以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有所述時間戳信息的報文。
11.根據(jù)權利要求10所述的方法,其特征在于,所述芯片包括: 實時時鐘,處理器,收發(fā)器; 所述芯片從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,并以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和所述秒脈沖信號生成時間戳信息,生成攜帶有所述時間戳信息的報文包括: 所述實時時鐘從所述接收器獲取所述時間信息和秒脈沖信號,從所述鎖相環(huán)獲取所述高頻率時鐘信號,以所述高頻率時鐘信號為基準,根據(jù)所述時間信息和秒脈沖信號生成時間戳信息,向所述處理器發(fā)送所述時間戳信息; 所述處理器從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有所述時間戳信息的報文,將所述報文發(fā)送給所述收發(fā)器; 所述收發(fā)器從所述處理器獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
12.根據(jù)權利要求9所述的方法,其特征在于,所述裝置還包括: 與所述信號處理器連接的管理接口 ;所述管理接口與外部管理系統(tǒng)通信連接;所述方法還包括: 所述信號處理器通過所述管理接口接收和執(zhí)行所述外部管理系統(tǒng)發(fā)送的管理指令。
13.根據(jù)權利要求11所述的方法,其特征在于, 所述處理器從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有所述時間戳信息的報文,將所述報文發(fā)送給所述收發(fā)器包括: 所述處理器從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的G.8275.1報文,將所述G.8275.1報文發(fā)送給所述收發(fā)器;從所述實時時鐘獲取所述時間戳信息,產(chǎn)生攜帶有時間戳信息的NTP報文,將所述NTP報文發(fā)送給所述收發(fā)器。
14.根據(jù)權利要求11所述的方法,其特征在于,所述收發(fā)器包括: 媒體訪問層MAC和物理層PHY ; 所述收發(fā)器從所述處理器獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號包括: 所述媒體訪問層MAC從所述處理器獲取所述報文,將所述報文發(fā)送給所述物理層PHY ; 所述物理層PHY從所述媒體訪問層MAC獲取所述報文,向所述設備傳輸所述報文,從所述鎖相環(huán)獲取所述高頻率時鐘信號,向所述設備發(fā)送所述高頻率時鐘信號,以使所述設備以所述高頻率時鐘信號為基準,實現(xiàn)與所述裝置的時間和頻率同步。
【文檔編號】H04L7/033GK104168104SQ201410419486
【公開日】2014年11月26日 申請日期:2014年8月22日 優(yōu)先權日:2014年8月22日
【發(fā)明者】張曉勇 申請人:華為技術有限公司