亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

用于減輕寬帶射頻干擾的方法、裝置以及系統(tǒng)的制作方法

文檔序號(hào):7798897閱讀:154來(lái)源:國(guó)知局
用于減輕寬帶射頻干擾的方法、裝置以及系統(tǒng)的制作方法
【專利摘要】提供了耦合到高速數(shù)據(jù)鏈路的射頻干擾(RFI)減輕模塊。RFI減輕模塊用于降低高速數(shù)據(jù)鏈路所造成的RFI。RFI減輕模塊包括至少一個(gè)電阻器、至少一個(gè)電感器、以及至少一個(gè)電容器。
【專利說(shuō)明】用于減輕寬帶射頻干擾的方法、裝置以及系統(tǒng)

【技術(shù)領(lǐng)域】
[0001]本公開涉及計(jì)算系統(tǒng),且具體地(而非排他地)涉及減輕寬帶射頻干擾。

【背景技術(shù)】
[0002]隨著電子裝置變得更加復(fù)雜且在用戶的日常生活中無(wú)處不在,對(duì)它們有著越來(lái)越多的不同要求。為了滿足這些要求中的許多,許多電子裝置包括許多不同的器件,如CPU、通信器件、圖形加速器等。在許多情形中,這些器件之間可能存在大量通信。此外,許多用戶對(duì)裝置性能有很高的期望。用戶正變得較不容忍等待他們的裝置執(zhí)行操作。另外,許多裝置正在執(zhí)行可能涉及大量器件間通信的日益復(fù)雜且繁重的任務(wù)。因此,這些器件之間的一些通信可能會(huì)造成射頻干擾并且因而影響一些器件的性能。

【專利附圖】

【附圖說(shuō)明】
[0003]各實(shí)施例在附圖中作為示例而非限制地示出,其中類似的附圖標(biāo)記指示相似的元件,附圖中:
[0004]圖1示出了包括多核處理器的計(jì)算系統(tǒng)的框圖的實(shí)施例。
[0005]圖2示出了根據(jù)至少一個(gè)實(shí)施例的電路圖的實(shí)施例。
[0006]圖3示出了根據(jù)至少一個(gè)實(shí)施例的框圖的實(shí)施例。
[0007]圖4A示出了根據(jù)至少一個(gè)實(shí)施例的圖表的實(shí)施例。
[0008]圖4B示出了根據(jù)至少一個(gè)實(shí)施例的圖表的實(shí)施例。
[0009]圖5示出了根據(jù)至少一個(gè)實(shí)施例的圖表的實(shí)施例。
[0010]圖6A-6C示出了根據(jù)至少一個(gè)實(shí)施例的眼狀圖的實(shí)施例。
[0011]圖7示出了根據(jù)至少一個(gè)實(shí)施例的與ARM生態(tài)系統(tǒng)片上系統(tǒng)(SOC)相關(guān)聯(lián)的框圖的實(shí)施例。
[0012]圖8示出了根據(jù)至少一個(gè)實(shí)施例的解說(shuō)可被用來(lái)執(zhí)行活動(dòng)的示例邏輯的框圖的實(shí)施例。

【具體實(shí)施方式】
[0013]在以下描述中,闡明了眾多具體細(xì)節(jié),如具體類型的處理器和系統(tǒng)配置的示例、具體硬件結(jié)構(gòu)、具體體系結(jié)構(gòu)和微體系結(jié)構(gòu)細(xì)節(jié)、具體寄存器配置、具體指令類型、具體系統(tǒng)組件、具體測(cè)量/高度、具體處理器流水線階段和操作等,以提供對(duì)本發(fā)明的透徹理解。然而,對(duì)本領(lǐng)域普通技術(shù)人員顯而易見的是,不一定要采用這些具體細(xì)節(jié)來(lái)實(shí)施本發(fā)明。在其它實(shí)例中,未詳細(xì)描述公知的組件或方法,諸如具體或替代的處理器體系結(jié)構(gòu)、用于所描述算法的具體邏輯電路/代碼、具體固件代碼、具體互連操作、具體邏輯配置、具體制造技術(shù)和材料、具體編譯器實(shí)現(xiàn)、代碼中算法的具體表達(dá)、具體掉電和功率限制技術(shù)/邏輯、以及計(jì)算機(jī)系統(tǒng)的其它具體操作細(xì)節(jié),以避免不必要地模糊本發(fā)明。
[0014]盡管參考特定集成電路中(諸如計(jì)算平臺(tái)或微處理器中)的射頻干擾(RFI)減輕描述了以下實(shí)施例,但是其它實(shí)施例適用于其它類型的集成電路和邏輯器件。本文描述的實(shí)施例的類似技術(shù)和教導(dǎo)可應(yīng)用于其它類型的電路或半導(dǎo)體器件,這些其它類型的電路或半導(dǎo)體器件也可受益于較好的能效和節(jié)能。例如,所公開的實(shí)施例不限于臺(tái)式計(jì)算機(jī)系統(tǒng)或超級(jí)本?。并且也可用于其它設(shè)備,諸如,手持式設(shè)備、平板、其他薄筆記本、片上系統(tǒng)(SOC)以及嵌入式應(yīng)用。手持式設(shè)備的一些示例包括蜂窩電話、因特網(wǎng)協(xié)議設(shè)備、數(shù)碼相機(jī)、個(gè)人數(shù)字助理(PDA)以及手持式PC。嵌入式應(yīng)用通常包括:微控制器、數(shù)字信號(hào)處理器(DSP)、片上系統(tǒng)、網(wǎng)絡(luò)計(jì)算機(jī)(NetPC)、機(jī)頂盒、網(wǎng)絡(luò)中樞、廣域網(wǎng)(WAN)交換機(jī)、或可執(zhí)行以下教導(dǎo)的功能和操作的任何其它系統(tǒng)。如將在以下描述中變得顯而易見的,本文描述的方法、裝置和系統(tǒng)的實(shí)施例(無(wú)論是關(guān)于硬件、固件、軟件還是它們的組合)對(duì)于用性能考量來(lái)平衡的前景是至關(guān)重要的。
[0015]圖1是示出根據(jù)至少一個(gè)示例實(shí)施例的與RFI減輕相關(guān)聯(lián)的組件的框圖。圖1的示例僅僅是與RFI減輕相關(guān)聯(lián)的組件的示例,并且不限制權(quán)利要求的范圍。例如,歸于一組件的操作可以變化,組件的數(shù)量可以變化,組件的組成可以變化,等等。例如,在一些示例實(shí)施例中,可歸于圖1的示例的一個(gè)組件的操作可被分配給一個(gè)或多個(gè)其他組件。
[0016]處理器100包括任何處理器或處理器件,諸如微處理器、嵌入式處理器、數(shù)字信號(hào)處理器(DSP)、網(wǎng)絡(luò)處理器、手持式處理器、應(yīng)用處理器、協(xié)同處理器、片上系統(tǒng)(S0C)、或用于執(zhí)行代碼的其它器件。在一個(gè)實(shí)施例中,處理器100包括至少兩個(gè)核一核101和102,它們可包括非對(duì)稱核或?qū)ΨQ核(所示實(shí)施例)。然而,處理器100可包括可以是對(duì)稱的或非對(duì)稱的任何數(shù)量的處理元件。
[0017]在一個(gè)實(shí)施例中,處理元件是指支持軟件線程的硬件或邏輯。硬件處理元件的示例包括:線程單元、線程槽、線程、處理單元、上下文、上下文單元、邏輯處理器、硬件線程、核和/或任何其它元件,這些元件能夠保持處理器的諸如執(zhí)行狀態(tài)或體系結(jié)構(gòu)狀態(tài)之類的狀態(tài)。換言之,在一個(gè)實(shí)施例中,處理元件指的是能夠獨(dú)立地與代碼(諸如軟件線程、操作系統(tǒng)、應(yīng)用或其它代碼)相關(guān)聯(lián)的任何硬件。典型地,物理處理器(或處理器插槽)指的是集成電路,該集成電路潛在地包括任何數(shù)量的其它處理元件(諸如核或硬件線程)。
[0018]核通常指的是位于集成電路上的能夠維持獨(dú)立體系結(jié)構(gòu)狀態(tài)的邏輯,其中每個(gè)獨(dú)立維持的體系結(jié)構(gòu)狀態(tài)與至少一些專用的執(zhí)行資源相關(guān)聯(lián)。與核相反,硬件線程典型地表示位于集成電路上的能夠維持獨(dú)立體系結(jié)構(gòu)狀態(tài)的任何邏輯,其中被獨(dú)立維持的體系結(jié)構(gòu)狀態(tài)共享對(duì)執(zhí)行資源的訪問(wèn)。如可以看到,當(dāng)某些資源被共享而其它資源專屬于體系結(jié)構(gòu)狀態(tài)時(shí),硬件線程與核的命名之間的界限交迭。不過(guò),核和硬件線程通常被操作系統(tǒng)視為單獨(dú)的邏輯處理器,其中操作系統(tǒng)能夠單獨(dú)地調(diào)度每個(gè)邏輯處理器上的操作。
[0019]如圖1所示的物理處理器100包括兩個(gè)核——核101和102。
[0020]在此,核101和102被視為對(duì)稱核,即這些核具有相同的配置、功能單元和/或邏輯。在另一個(gè)實(shí)施例中,核101包括無(wú)序處理器核,而核102包括有序處理器核。然而,核101和102可從任何類型的核中單獨(dú)地選擇,諸如原生核、受軟件管理的核、適于執(zhí)行原生指令集體系結(jié)構(gòu)(ISA)的核、適于執(zhí)行轉(zhuǎn)換指令集體系結(jié)構(gòu)(ISA)的核、協(xié)同設(shè)計(jì)的核或其它已知核。在異構(gòu)核環(huán)境(即,非對(duì)稱核)中,一些形式的轉(zhuǎn)換(如二進(jìn)制轉(zhuǎn)換)可被用來(lái)在一個(gè)或這兩個(gè)核上調(diào)度或執(zhí)行代碼。不過(guò),由于核102中的單元以在所示實(shí)施例中的類似方式操作,為進(jìn)一步討論,以下將進(jìn)一步詳細(xì)描述在核101中示出的功能單元。
[0021]如所描繪,核101包括兩個(gè)硬件線程1la和101b,兩個(gè)硬件線程1la和1lb也可稱為硬件線程槽1la和101b。因此,在一個(gè)實(shí)施例中,諸如操作系統(tǒng)之類的軟件實(shí)體潛在地將處理器100視為四個(gè)獨(dú)立的處理器,即能夠并發(fā)地執(zhí)行四個(gè)軟件線程的四個(gè)邏輯處理器或處理元件。如上所述,第一線程與體系結(jié)構(gòu)狀態(tài)寄存器1la相關(guān)聯(lián),第二線程與體系結(jié)構(gòu)狀態(tài)寄存器1lb相關(guān)聯(lián),第三線程可與體系結(jié)構(gòu)狀態(tài)寄存器102a相關(guān)聯(lián),并且第四線程可與體系結(jié)構(gòu)狀態(tài)寄存器102b相關(guān)聯(lián)。在此,體系結(jié)構(gòu)狀態(tài)寄存器(101a、101b、102a和102b)中的每一個(gè)可被稱為如上所述的處理元件、線程槽、或線程單元。如圖所示,體系結(jié)構(gòu)狀態(tài)寄存器1la在體系結(jié)構(gòu)狀態(tài)寄存器1lb中被復(fù)制,因此能夠針對(duì)邏輯處理器1la和邏輯處理器1lb存儲(chǔ)單獨(dú)的體系結(jié)構(gòu)狀態(tài)/上下文。在核101中,也可復(fù)制用于線程1la和1lb的其它較小資源,諸如分配器和重命名塊130中的指令指針以及重命名邏輯。諸如重排序器/隱退單元135中的重排序緩沖器、分支目標(biāo)緩沖器(BTB)以及指令轉(zhuǎn)換緩沖器(1-LTB) 120、載入/存儲(chǔ)緩沖器、以及隊(duì)列之類的一些資源可通過(guò)分區(qū)來(lái)共享。諸如通用內(nèi)部寄存器、頁(yè)表基本寄存器、低級(jí)數(shù)據(jù)高速緩存和數(shù)據(jù)TLB150、執(zhí)行單元140、以及無(wú)序單元135的部分之類的其它資源可能被完全共享。
[0022]處理器100通常包括其它資源,這些其它資源可被完全共享、通過(guò)分區(qū)被共享、或由處理元件指定/專屬于處理元件。在圖1中,示出了具有處理器的說(shuō)明性的邏輯單元/資源的純示例性處理器的實(shí)施例。注意,處理器可包括或省去這些功能單元中的任意功能單元,且可包括未描繪的任何其它已知的功能單元、邏輯或固件。如圖所示,核101包括簡(jiǎn)化的、代表性的無(wú)序(000)處理器核。但是有序處理器可用于不同實(shí)施例中。000核包括用于預(yù)測(cè)要被執(zhí)行/采用的分支的BTB和1-TLB120以及用于存儲(chǔ)指令的地址轉(zhuǎn)換條目的BTB和 1-TLBI20。
[0023]核101進(jìn)一步包括耦合至BTB和1-TLB120以用于解碼所取出的元素的解碼模塊125。在一個(gè)實(shí)施例中,取出邏輯包括分別與線程槽1laUOlb相關(guān)聯(lián)的單獨(dú)定序器。通常,核101與第一 ISA相關(guān)聯(lián),該第一 ISA定義/指定能在處理器100上執(zhí)行的指令。通常作為第一 ISA—部分的機(jī)器碼指令包括該指令的一部分(稱為操作碼),該指令引用/指定待執(zhí)行的指令或操作。解碼邏輯125包括由這些指令的操作碼來(lái)識(shí)別這些指令并在流水線上傳遞所解碼的指令以進(jìn)行如第一 ISA所定義的處理的電路。例如,在一個(gè)實(shí)施例中,如以下將更詳細(xì)討論的,解碼器125包括被設(shè)計(jì)成或適于識(shí)別諸如事務(wù)性指令之類的特定指令的邏輯。作為解碼器125識(shí)別的結(jié)果,體系結(jié)構(gòu)或核101采取特定的、預(yù)定的動(dòng)作以執(zhí)行與適當(dāng)指令相關(guān)聯(lián)的任務(wù)。重要的是,注意到本文描述的任何任務(wù)、框、操作和方法可響應(yīng)于單個(gè)或多個(gè)指令而被執(zhí)行;其中一些可以是新的或者舊的指令。注意,在一個(gè)實(shí)施例中,解碼器125識(shí)別相同的ISA (或其子集)?;蛘?,在異構(gòu)核環(huán)境中,解碼器125識(shí)別第二 ISA (第一 ISA的子集或不同的ISA)。
[0024]在一個(gè)示例中,分配器和重命名器塊130包括用于保留資源(諸如用于存儲(chǔ)指令處理結(jié)果的寄存器文件)的分配器。然而,線程1la和1lb潛在地能夠進(jìn)行無(wú)序執(zhí)行,其中分配器和重命名塊130還保留其它資源(諸如用于跟蹤指令結(jié)果的重排序緩沖器)。單元130還可包括寄存器重命名器,用于將程序/指令引用寄存器重命名為處理器100內(nèi)部的其它寄存器。重排序/隱退單元135包括諸如上述的重排序緩沖器、加載緩沖器和存儲(chǔ)緩沖器之類的組件,以支持無(wú)序執(zhí)行和無(wú)序執(zhí)行的指令的稍后的有序隱退。
[0025]在一個(gè)實(shí)施例中,調(diào)度器和執(zhí)行單元塊140包括調(diào)度器單元,用于調(diào)度執(zhí)行單元上的指令/操作。例如,在具有可用浮點(diǎn)執(zhí)行單元的執(zhí)行單元的端口上調(diào)度浮點(diǎn)指令。也可包括與執(zhí)行單元相關(guān)聯(lián)的寄存器文件,以存儲(chǔ)信息指令處理結(jié)果。示例性的執(zhí)行單元包括:浮點(diǎn)執(zhí)行單元、整數(shù)執(zhí)行單元、跳躍執(zhí)行單元、加載執(zhí)行單元、存儲(chǔ)執(zhí)行單元以及其它已知的執(zhí)行單元。
[0026]較低級(jí)的數(shù)據(jù)高速緩存和數(shù)據(jù)轉(zhuǎn)換緩沖器(D-TLB) 150耦合至執(zhí)行單元140。數(shù)據(jù)高速緩存用于存儲(chǔ)最近使用/操作的元素(諸如數(shù)據(jù)操作數(shù)),這些元素在存儲(chǔ)器一致性狀態(tài)下潛在地被保持。D-TLB用于存儲(chǔ)最近的虛擬到物理地址轉(zhuǎn)換/線性到物理地址轉(zhuǎn)換。作為特定示例,處理器可包括頁(yè)表結(jié)構(gòu),用于將物理存儲(chǔ)器分割成多個(gè)虛擬頁(yè)。
[0027]在此,核101和102共享對(duì)較高級(jí)或進(jìn)一步的高速緩存(例如與片上接口模塊110相關(guān)聯(lián)的第二級(jí)高速緩存)的訪問(wèn)。注意,較高級(jí)或進(jìn)一步指的是高速緩存級(jí)增加或進(jìn)一步遠(yuǎn)離執(zhí)行單元。在一個(gè)實(shí)施例中,較高級(jí)高速緩存是末級(jí)數(shù)據(jù)高速緩存一處理器100上的存儲(chǔ)器層次中的最后高速緩存一諸如第二或第三級(jí)數(shù)據(jù)高速緩存。然而,較高級(jí)高速緩存不限于此,因?yàn)樗膳c指令高速緩存相關(guān)聯(lián)或包括指令高速緩存。替代地,跡線高速緩存——一種類型的指令高速緩存——可耦合在解碼器125之后,用于存儲(chǔ)最近解碼的跡線。在此,指令可能指的是宏指令(即,解碼器所識(shí)別的通用指令),該宏指令可解碼成多個(gè)微指令(微操作)。
[0028]在所描繪的配置中,處理器100還包括片上接口模塊110。歷史上,存儲(chǔ)器控制器(以下將更詳細(xì)地描述)已被包括在處理器100外部的計(jì)算系統(tǒng)中。在該場(chǎng)景中,片上接口模塊110與處理器100外部的器件通信,處理器100外部的器件諸如系統(tǒng)存儲(chǔ)器175、芯片組(通常包括存儲(chǔ)器控制器中樞以連接到存儲(chǔ)器175以及I/O控制器中樞以連接到外圍器件)、存儲(chǔ)器控制器中樞、北橋、或其它集成電路。并且在該場(chǎng)景中,總線105可包括任何已知的互連,諸如多點(diǎn)總線、點(diǎn)對(duì)點(diǎn)互連、串行互連、并行總線、一致性(例如高速緩存一致性)總線、分層協(xié)議體系結(jié)構(gòu)、差分總線以及GTL總線。
[0029]存儲(chǔ)器175可專屬于處理器100或與系統(tǒng)中的其它器件共享。存儲(chǔ)器175的類型的常見示例包括DRAM、SRAM、非易失性存儲(chǔ)器(NV存儲(chǔ)器)以及其它已知的存儲(chǔ)設(shè)備。注意,器件180可包括耦合到存儲(chǔ)器控制器中樞的圖形加速器、處理器或卡,耦合到I/O控制器中樞的數(shù)據(jù)存儲(chǔ),無(wú)線收發(fā)器,閃存器件,音頻控制器,網(wǎng)絡(luò)控制器,或其它已知器件。
[0030]然而,最近,隨著更多的邏輯和器件被集成在單個(gè)管芯上(如S0C),這些器件中的每一個(gè)可被合并在處理器100上。例如,在一個(gè)實(shí)施例中,存儲(chǔ)器控制器中樞與處理器100處于同一封裝和/或管芯上。
[0031]在此,核的一部分(核上部分)110包括與諸如存儲(chǔ)器175和/或器件180之類的其它器件進(jìn)行對(duì)接的一個(gè)或多個(gè)控制器。包括用于與此類器件進(jìn)行對(duì)接的互連和控制器的該配置通常被稱為核上(或非核(un-core)配置)。作為示例,片上接口 110包括用于片上通信的環(huán)互連和用于片外通信的高速串行點(diǎn)對(duì)點(diǎn)鏈路105。然而,在SOC環(huán)境中,諸如網(wǎng)絡(luò)接口、協(xié)同處理器、存儲(chǔ)器175、器件180以及任何其它已知計(jì)算機(jī)器件/接口之類的甚至更多的器件可被集成到單個(gè)管芯或集成電路上,以提供具有高功能性和低功耗的小形狀因子。
[0032]在一個(gè)實(shí)施例中,處理器100能夠執(zhí)行編譯器、優(yōu)化和/或翻譯器代碼177以編譯、翻譯和/或優(yōu)化應(yīng)用代碼176,以支持本文所描述的裝置和方法或與其對(duì)接。編譯器通常包括用于將源文本/代碼轉(zhuǎn)換成目標(biāo)文本/代碼的程序或程序組。通常,利用編譯器對(duì)程序/應(yīng)用代碼的編譯以多個(gè)階段和多遍進(jìn)行,以將高級(jí)編程語(yǔ)言代碼變換成低級(jí)機(jī)器或匯編語(yǔ)言代碼。然而,仍可利用單遍編譯器以進(jìn)行簡(jiǎn)單編譯。編譯器可利用任何已知的編譯技術(shù),并執(zhí)行任何已知的編譯器操作,諸如,詞法分析、預(yù)處理、解析、語(yǔ)義分析、代碼生成、代碼變換以及代碼優(yōu)化。
[0033]較大的編譯器通常包括多個(gè)階段,但通常這些階段被包括在兩個(gè)一般階段內(nèi):(I)前端,即在前端中通常進(jìn)行句法處理、語(yǔ)義處理以及一些變換/優(yōu)化;以及(2)后端,即在后端中通常進(jìn)行分析、變換、優(yōu)化以及代碼生成。一些編譯器涉及中端,中端說(shuō)明編譯器的前端與后端之間的界定模糊。因此,對(duì)編譯器的插入、關(guān)聯(lián)、生成或其它操作的引用可在編譯器的上述階段或遍次以及任何其它已知的階段或遍次中的任意之中進(jìn)行。作為例示性示例,編譯器潛在地將操作、調(diào)用、函數(shù)等插入到一個(gè)或多個(gè)編譯階段中,諸如將調(diào)用/操作插入到編譯的前端階段中并且隨后在變換階段期間將該調(diào)用/操作變換成較低級(jí)代碼。注意,在動(dòng)態(tài)編譯期間,編譯器代碼或動(dòng)態(tài)優(yōu)化代碼可插入此類操作/調(diào)用,并且優(yōu)化代碼用于在運(yùn)行時(shí)間期間的執(zhí)行。作為特定例示性示例,二進(jìn)制代碼(已編譯代碼)可在運(yùn)行時(shí)間期間被動(dòng)態(tài)地優(yōu)化。在此,程序代碼可包括動(dòng)態(tài)優(yōu)化代碼、二進(jìn)制代碼或其組合。
[0034]類似于編譯器,諸如二進(jìn)制翻譯器之類的翻譯器靜態(tài)地或動(dòng)態(tài)地翻譯代碼以優(yōu)化和/或翻譯代碼。因此,對(duì)代碼執(zhí)行、應(yīng)用代碼、程序代碼、或其他軟件環(huán)境的引用可以指:
(I)編譯器程序、優(yōu)化代碼優(yōu)化器或翻譯器的動(dòng)態(tài)或靜態(tài)執(zhí)行,以編譯程序代碼、維持軟件結(jié)構(gòu)、執(zhí)行其它操作、優(yōu)化代碼、或轉(zhuǎn)換代碼;(2)包括操作/調(diào)用的主程序代碼(諸如已經(jīng)被優(yōu)化/編譯的應(yīng)用代碼)的執(zhí)行,;(3)與主程序代碼相關(guān)聯(lián)的諸如庫(kù)之類的其它程序代碼的執(zhí)行,以維持軟件結(jié)構(gòu)、執(zhí)行其他軟件相關(guān)操作、或優(yōu)化代碼;或(4)它們的組合。
[0035]片上接口模塊110可通過(guò)數(shù)據(jù)鏈路192連接的用戶裝備180。數(shù)據(jù)鏈路192可以是通用串行總線(USB)、PCIe、移動(dòng)工業(yè)處理器接口(MIPl.?)、Thunderbolt、SSIC、DisplayPort、或某一其他類似高速數(shù)據(jù)鏈路。用戶裝備180可包括發(fā)射機(jī)184、處理器186、以及存儲(chǔ)器188。發(fā)射機(jī)184可以使用RFI減輕模塊182向接收機(jī)104發(fā)送數(shù)據(jù)。RFI減輕模塊182可包括一個(gè)或多個(gè)RFI減輕電路190。
[0036]高速數(shù)據(jù)鏈路已變成計(jì)算機(jī)平臺(tái)上的非常重要且具有吸引力的功能,因?yàn)檫@些鏈路可以顯著地縮短數(shù)據(jù)傳輸?shù)臅r(shí)間并增強(qiáng)用戶體驗(yàn)。USB3.0 (USB3)和PCIe是最廣泛接受的高速接口中的兩個(gè)。然而,一些高速數(shù)據(jù)鏈路可造成RFI。在一示例中,USB3具有跨5GHz的相對(duì)寬帶的噪聲簽名,并且在這一寬帶噪聲輻射時(shí),它可被無(wú)線電天線接收,如WiFi天線191和其他無(wú)線電(例如,蜂窩無(wú)線電、2G、3G、LTE、WiMax, GNSS等)。在擔(dān)當(dāng)發(fā)射機(jī)和/或接收機(jī)的USB3設(shè)備(例如,用戶裝備180)連接到也擔(dān)當(dāng)發(fā)射機(jī)和/或接收機(jī)的平臺(tái)(接收機(jī)104)時(shí),WiFi天線191可受到附加15dB的帶內(nèi)噪聲的損壞,這足以使得無(wú)線電和無(wú)線外圍設(shè)備停止工作。降低這一干擾的常規(guī)方法之一是增強(qiáng)連接器和電纜屏蔽,然而,這一方法可顯著地增加材料記賬(BoM)成本且需要附加的確認(rèn)/規(guī)則來(lái)用于這些連接器和電纜。
[0037]為了降低由寬帶噪聲所造成的RFI,包括多個(gè)傳輸線和集總元件(例如,RFI減輕模塊182)的網(wǎng)絡(luò)可以啟用對(duì)寬帶信號(hào)的RFI抑制。包括傳輸線和電子電路(包含電阻器、電感器、以及電容器(RLC)元件)(例如,F(xiàn)RI減輕電路190)的兩個(gè)相同的網(wǎng)絡(luò)可被插入在發(fā)射機(jī)184和接收機(jī)104之間。在一實(shí)施例中,RFI減輕模塊182可以盡可能地靠近發(fā)射機(jī)184以確保良好的RFI降低。這樣的網(wǎng)絡(luò)可以將WiFi干擾降低大約15dB,而不損害信號(hào)完整性(SI)性能。另外,通過(guò)配置傳輸線長(zhǎng)度和集總元件值,網(wǎng)絡(luò)可被容易地推廣到其他無(wú)線電頻帶。這樣的網(wǎng)絡(luò)可放松對(duì)高速接口的苛刻的屏蔽要求并且增強(qiáng)高速鏈路的存在的無(wú)線電性能。
[0038]轉(zhuǎn)向圖2,圖2示出了示例RFI減輕電路190。在該示例中,RFI減輕電路連接到傳輸線194。RFI減輕電路190包括第一段196、第二段198、電阻器200(例如,30歐姆)、電感器202 (例如,ΙΟηΗ)、第一電容器204 (例如,100nF)、第二電容器206 (例如,400fF)、以及接地208。第一線段196具有阻抗Za (例如,150歐姆)和相位角θ A (例如,70度)。第二線段198具有不同的阻抗Zb (例如,50歐姆)和不同的相位角ΘΒ (例如,85度)。在一特定實(shí)施例中,第一段196大約是四分之一波長(zhǎng)(例如,大約8mm),而第二段198通常比四分之一波長(zhǎng)更短(例如VALUE (值)?)。RFI減輕頻帶可以由相位角(例如,θ B)、電感器202以及第二電容器206的組合來(lái)確定。在一實(shí)施例中,第一電容器204可具有比第二電容器206相對(duì)更大的電容量(例如,一示例值是第一電容器204大約10nF而第二電容器206是VALUE(值))。
[0039]轉(zhuǎn)向圖3,圖3示出了示例RFI減輕電路190。在一特定實(shí)施例中,第一段196大約是四分之一波長(zhǎng)(例如,大約8mm),而第二段198通常比四分之一波長(zhǎng)更短。這樣的配置允許第一線段196具有阻抗Za和相位角θ A,且第二線段198具有不同的阻抗Zb和不同的相位角ΘΒ。除了安裝在表面的組件之外,RFI減輕電路190的各元件還可使用PCB板上的金屬跡線和電介質(zhì)來(lái)實(shí)現(xiàn)。
[0040]轉(zhuǎn)向圖4Α,圖4Α是具有從直流(dc)到大約5GHz的寬帶噪聲的USB3傳輸?shù)牡湫皖l譜。轉(zhuǎn)向圖4B,圖4B包括典型WiFi天線噪聲概況402和受干擾的WiFi天線噪聲概況404。受干擾的WiFi天線噪聲概況404中示出的干擾可以來(lái)自USB3傳輸或某一其他高速數(shù)據(jù)傳輸。如圖所示,干擾在大約2.4GHz到大約2.5GHz的頻率范圍中引入了附加的十五
(15)-dB的帶內(nèi)噪聲。為了降低這一干擾,RFI減輕模塊182可被用于高速數(shù)據(jù)傳輸線中。轉(zhuǎn)向圖5,圖5示出了 USB3寬帶噪聲216和經(jīng)RFI減輕的噪聲218。如圖所示,WiFi頻帶中的寬帶噪聲是大約15dB以下。
[0041]轉(zhuǎn)向圖6A,圖6A示出了沒有任何高速數(shù)據(jù)干擾的WiFi信道的眼狀圖。如圖所示,眼睛600相對(duì)很好地由良好的高度和寬度來(lái)限定。轉(zhuǎn)向圖6B,圖6B示出了在LC陷波濾波器(只有L和C2)被連接到WiFi信道以嘗試降低高速數(shù)據(jù)干擾時(shí)的眼狀圖。如圖所示,眼睛602沒有被相對(duì)很好地限定,并且眼睛高度和寬度因來(lái)自LC陷波濾波器的信號(hào)完整性(SI)懲罰而降級(jí)(例如,在一個(gè)特定示例中,該降級(jí)可以分別高達(dá)47%和22%)。轉(zhuǎn)向圖6C,圖6C示出了在數(shù)據(jù)流中使用RFI減輕模塊182時(shí)的眼狀圖。如圖所示,眼睛604相對(duì)很好地由良好的高度和寬度來(lái)限定。眼睛604看起來(lái)類似于圖6A中示出的眼睛600,因?yàn)镽FI減輕模塊182能夠有效地降低無(wú)線電頻帶中的RFI而SI懲罰是可忽略的。
[0042]圖7是與本公開的示例ARM生態(tài)系統(tǒng)S0C700相關(guān)聯(lián)的簡(jiǎn)化框圖。本公開的至少一個(gè)示例實(shí)現(xiàn)包括在此討論的RFI減輕特征與ARM組件的集成。更具體而言,RFI減輕模塊182可被包括在芯片到芯片連接(例如,超高速芯片間(SSIC)、MIPI,等等)、外部輸入/輸出連接(例如,USB、Thunderbolt,等等)、圖形信號(hào)(例如,高清多媒體接口(HDMI)、DisplayPort、嵌入式顯示端口(eDP),等等)中。例如,圖7的示例可以與任何ARM核(例如,A-9、A-15,等等)相關(guān)聯(lián)。此外,該體系結(jié)構(gòu)可以是任何類型的平板、智能電話(包括Android?電話、1-Phones?)、1-Pad?、谷歌Nexus?、微軟Surface?、個(gè)人計(jì)算機(jī)、服務(wù)器、視頻處理組件、膝上型計(jì)算機(jī)(包括任何類型的筆記本)、任何類型的啟用觸摸的輸入設(shè)備等等的一部分。
[0043]在圖7的這一示例中,ARM生態(tài)系統(tǒng)S0C700可包括多個(gè)核706-707、L2高速緩存控制708、總線接口單元709、L2高速緩存710、圖形處理單元(GPU)715、互連702、視頻編解碼器720、以及液晶顯示器(IXD)接口 725,該IXD接口可與耦合到LDC的移動(dòng)工業(yè)處理器接口(MIPI) /高清多媒體接口(HDMI)鏈路相關(guān)聯(lián)。
[0044]ARM生態(tài)系統(tǒng)S0C700還可包括訂戶身份模塊(SM)接口 730、引導(dǎo)只讀存儲(chǔ)器(ROM) 735、同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)控制器740、閃存控制器745、串行外圍接口(SPI)主機(jī)750、合適的功率控制755、動(dòng)態(tài)RAM (DRAM)760、以及閃存765。另外,一個(gè)或多個(gè)示例實(shí)施例包括一個(gè)或多個(gè)通信能力、接口、以及特征,如藍(lán)牙770、3G調(diào)制解調(diào)器775、全球定位系統(tǒng)(GPS) 780、以及802.llffiFi685的實(shí)例。
[0045]在操作中,圖7的實(shí)例可以提供處理能力連同相對(duì)低的功耗,以啟用各種類型的計(jì)算(例如,移動(dòng)計(jì)算、高端數(shù)字家庭、服務(wù)器、無(wú)線基礎(chǔ)結(jié)構(gòu),等等)。另外,這樣的體系結(jié)構(gòu)可以啟用任何數(shù)量的軟件應(yīng)用(例如,Android?、Adobe? Flash? Player、Java平臺(tái)標(biāo)準(zhǔn)版本(Java SE)、JavaFX、Linux、微軟 Windows Embedded、Symbian 以及 Ubuntu,等等)。在至少一個(gè)示例實(shí)施例中,核處理器可以實(shí)現(xiàn)具有所耦合的低等待時(shí)間二級(jí)高速緩存的無(wú)序超標(biāo)量流水線。
[0046]圖8是示出可與在此討論的RFI減輕操作中的任何操作相關(guān)聯(lián)的可能電子裝置和邏輯的簡(jiǎn)化框圖。在至少一個(gè)示例實(shí)施例中,系統(tǒng)800包括觸摸控制器802、一個(gè)或多個(gè)處理器804、耦合到處理器804中的至少一個(gè)的系統(tǒng)控制邏輯806、耦合到系統(tǒng)控制邏輯806的系統(tǒng)存儲(chǔ)器808、耦合到系統(tǒng)控制邏輯806的非易失性存儲(chǔ)器和/或存儲(chǔ)設(shè)備810、耦合到系統(tǒng)控制邏輯806的顯示控制器812、耦合到顯示器的顯示控制器812、耦合到系統(tǒng)控制邏輯806的功率管理控制器818、和/或耦合到系統(tǒng)控制邏輯806的通信接口 816。
[0047]在至少一個(gè)示例實(shí)施例中,系統(tǒng)控制邏輯806包括用于提供到至少一個(gè)處理器804和/或到與系統(tǒng)控制邏輯806通信的任何合適的器件或組件的任何合適的接口的任何合適的接口控制器。在至少一個(gè)示例實(shí)施例中,系統(tǒng)控制邏輯806包括用于提供到系統(tǒng)存儲(chǔ)器808的接口的一個(gè)或多個(gè)存儲(chǔ)器控制器。系統(tǒng)存儲(chǔ)器808可被用來(lái)例如為系統(tǒng)800加載和存儲(chǔ)數(shù)據(jù)和/或指令。在至少一個(gè)示例實(shí)施例中,系統(tǒng)存儲(chǔ)器808包括任何合適的易失性存儲(chǔ)器,諸如例如合適的動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)。在至少一個(gè)示例實(shí)施例中,系統(tǒng)控制邏輯806包括用于提供到顯示設(shè)備、觸摸控制器802、以及非易失性存儲(chǔ)器和/或存儲(chǔ)設(shè)備810的接口的一個(gè)或多個(gè)輸入/輸出(1/0)控制器。
[0048]可使用非易失性存儲(chǔ)器和/或存儲(chǔ)設(shè)備810來(lái)在例如軟件828內(nèi)存儲(chǔ)數(shù)據(jù)和/或指令。非易失性存儲(chǔ)器和/或存儲(chǔ)設(shè)備810可包括諸如例如閃存之類的任何合適的非易失性存儲(chǔ)器,和/或可包括諸如例如一個(gè)或多個(gè)硬盤驅(qū)動(dòng)器(HDD)、一個(gè)或多個(gè)光盤(CD)驅(qū)動(dòng)器、和/或一個(gè)或多個(gè)數(shù)字多功能盤(DVD)驅(qū)動(dòng)器之類的任何合適的非易失性存儲(chǔ)設(shè)備。
[0049]功率管理控制器818可包括被配置成控制在此討論的各RFI減輕功能或其任何部分的功率管理邏輯830。在至少一個(gè)示例實(shí)施例中,功率管理控制器818被配置成降低系統(tǒng)800的各組件或器件的功耗,這些組件或器件能以降低的功率來(lái)操作或在該電子器件處于關(guān)閉配置時(shí)被關(guān)閉。例如,在至少一個(gè)示例實(shí)施例中,在電子器件處于關(guān)閉配置時(shí),功率管理控制器818執(zhí)行以下操作中的一個(gè)或多個(gè):關(guān)閉顯示器的未使用部分和/或與其相關(guān)聯(lián)的任何背光;如果在該關(guān)閉配置中需要較少計(jì)算能力則允許處理器804中的一個(gè)或多個(gè)進(jìn)入較低功率狀態(tài);以及在電子器件處于關(guān)閉配置時(shí)關(guān)閉沒有使用的任何器件和/或組件,如鍵盤。
[0050]通信接口 820可為系統(tǒng)800提供通過(guò)一個(gè)或多個(gè)網(wǎng)絡(luò)通信和/或與任何其它合適的設(shè)備通信的接口。通信接口 820可包括任何合適的硬件和/或固件。在至少一個(gè)示例實(shí)施例中,通信接口 820可包括例如網(wǎng)絡(luò)適配器、無(wú)線網(wǎng)絡(luò)適配器、電話調(diào)制解調(diào)器、和/或無(wú)線調(diào)制解調(diào)器。
[0051 ] 在至少一個(gè)示例實(shí)施例中,系統(tǒng)控制邏輯806包括一個(gè)或多個(gè)輸入/輸出(I/O)控制器,用來(lái)提供對(duì)諸如例如用來(lái)幫助將聲音轉(zhuǎn)換成相應(yīng)的數(shù)字信號(hào)和/或用來(lái)幫助將數(shù)字信號(hào)轉(zhuǎn)換成相應(yīng)的聲音的音頻設(shè)備、照相機(jī)、便攜式攝像機(jī)、打印機(jī)、和/或掃描儀之類的任何合適的輸入/輸出設(shè)備的接口。
[0052]作為至少一個(gè)示例實(shí)施例,可將至少一個(gè)處理器804與系統(tǒng)控制邏輯806的一個(gè)或多個(gè)控制器的邏輯封裝在一起。在至少一個(gè)示例實(shí)施例中,可將至少一個(gè)處理器804與系統(tǒng)控制邏輯806的一個(gè)或多個(gè)控制器的邏輯封裝在一起以形成系統(tǒng)級(jí)封裝(SiP)。在至少一個(gè)示例實(shí)施例中,可將至少一個(gè)處理器804與系統(tǒng)控制邏輯806的一個(gè)或多個(gè)控制器的邏輯集成在同一管芯上。作為至少一個(gè)示例實(shí)施例,可將至少一個(gè)處理器804與系統(tǒng)控制邏輯806的一個(gè)或多個(gè)控制器的邏輯集成在同一管芯上以形成片上系統(tǒng)(SoC)。
[0053]對(duì)于觸摸控制,觸摸控制器802可包括觸摸傳感器接口電路822和觸摸控制邏輯824。觸摸傳感器接口電路822可被耦合以檢測(cè)顯示器(即,顯示設(shè)備810)的第一觸摸表面層和第二觸摸表面層上的觸摸輸入。觸摸傳感器接口電路822可包括例如至少部分地依賴于觸摸輸入設(shè)備所使用的觸敏技術(shù)的任何合適的電路。在一個(gè)實(shí)施例中,觸摸傳感器接口電路822可支持任何合適的多點(diǎn)觸摸技術(shù)。在至少一個(gè)實(shí)施例中,觸摸傳感器接口電路822包括將與第一觸摸表面層和第二表面層相對(duì)應(yīng)的模擬信號(hào)轉(zhuǎn)換成任何合適的數(shù)字觸摸輸入數(shù)據(jù)的任何合適的電路。作為一個(gè)實(shí)施例,合適的數(shù)字觸摸輸入數(shù)據(jù)可包括例如觸摸位置或坐標(biāo)數(shù)據(jù)。
[0054]耦合觸摸控制邏輯824系為了按照任何合適的方式幫助控制觸摸傳感器接口電路822以檢測(cè)第一觸摸表面層和第二觸摸表面層上的觸摸輸入。作為至少一個(gè)不例實(shí)施例,耦合觸摸控制邏輯824還為了按照任何適合的方式輸出對(duì)應(yīng)于觸摸傳感器接口電路822檢測(cè)到的觸摸輸入的數(shù)字觸摸輸入數(shù)據(jù)。可利用任何適合的邏輯——包括任何合適的硬件、固件和/或軟件邏輯(例如,非暫態(tài)有形介質(zhì))來(lái)實(shí)現(xiàn)觸摸控制邏輯824,這至少部分地取決于例如觸摸傳感器接口電路822所使用的電路。作為一個(gè)實(shí)施例,觸摸控制邏輯824可支持任何合適的多點(diǎn)觸摸技術(shù)。
[0055]觸摸控制邏輯824可被耦合以向系統(tǒng)控制邏輯806和/或至少一個(gè)處理器804輸出數(shù)字觸摸輸入數(shù)據(jù)以供處理。作為一個(gè)實(shí)施例,至少一個(gè)處理器804可執(zhí)行用來(lái)處理從觸摸控制邏輯824輸出的數(shù)字觸摸輸入數(shù)據(jù)的任何合適的軟件。合適的軟件可包括例如任何合適的驅(qū)動(dòng)軟件和/或任何合適的應(yīng)用程序軟件。如圖8所示,系統(tǒng)存儲(chǔ)器808可以存儲(chǔ)合適的軟件826和/或非易失性存儲(chǔ)器和/或存儲(chǔ)設(shè)備。
[0056]注意,如上所述,上述裝置、方法以及系統(tǒng)可被實(shí)現(xiàn)在任何電子設(shè)備和系統(tǒng)中。作為具體說(shuō)明,以下附圖提供了用于利用在此描述的發(fā)明的示例性系統(tǒng)。在用更多細(xì)節(jié)描述以下系統(tǒng)時(shí),公開、描述以及重訪了來(lái)自以上討論的多個(gè)不同的互連。并且如顯而易見的,上述進(jìn)步可適用于這些互連、構(gòu)造、或體系結(jié)構(gòu)中的任一個(gè)。
[0057]盡管是參考數(shù)量有限的實(shí)施例來(lái)描述本發(fā)明的,但是,那些精通本技術(shù)的人將從其中理解很多修改和變體。所附權(quán)利要求書涵蓋所有這樣的修改和變體都將在本發(fā)明的真正的精神和范圍內(nèi)。
[0058]設(shè)計(jì)會(huì)經(jīng)歷多個(gè)階段,從創(chuàng)新到仿真到制造。表示設(shè)計(jì)的數(shù)據(jù)可用多種方式來(lái)表示該設(shè)計(jì)。首先,如仿真中將有用的,可使用硬件描述語(yǔ)言或其他功能性描述語(yǔ)言來(lái)表示硬件。此外,具有邏輯和/或晶體管門電路的電路級(jí)模型可在設(shè)計(jì)流程的某些階段產(chǎn)生。此夕卜,大多數(shù)設(shè)計(jì)在某些階段都達(dá)到表示硬件模型中多種設(shè)備的物理配置的數(shù)據(jù)水平。在使用常規(guī)半導(dǎo)體制造技術(shù)的情況下,表示硬件模型的數(shù)據(jù)可以是指示在不同掩模層上對(duì)用于生成集成電路的掩模是否存在不同特征的數(shù)據(jù)。在任何的設(shè)計(jì)表示中,數(shù)據(jù)可被存儲(chǔ)在任何形式的機(jī)器可讀介質(zhì)中。存儲(chǔ)器或磁/光存儲(chǔ)器(諸如,盤)可以是存儲(chǔ)信息的機(jī)器可讀介質(zhì),這些信息是經(jīng)由光學(xué)或電學(xué)波來(lái)發(fā)送的,這些光學(xué)或電學(xué)波被調(diào)制或以其他方式生成以傳送這些信息。當(dāng)發(fā)送指示或承載代碼或設(shè)計(jì)的電學(xué)載波時(shí),執(zhí)行電信號(hào)的復(fù)制、緩沖或重傳情況時(shí),制作一個(gè)新的副本。因此,通信提供商或網(wǎng)絡(luò)提供商會(huì)在有形機(jī)器可讀介質(zhì)上至少臨時(shí)地存儲(chǔ)具體化本發(fā)明的諸個(gè)實(shí)施例的技術(shù)的項(xiàng)目(諸如,編碼在載波中的信息)。
[0059]在本文中使用的模塊指的是硬件、軟件、和/或固件的任意組合。作為示例,模塊包括與非瞬態(tài)介質(zhì)相關(guān)聯(lián)的諸如微控制器之類的硬件,該非瞬態(tài)介質(zhì)用于存儲(chǔ)適于由該微控制器執(zhí)行的代碼。因此,在一個(gè)實(shí)施例中,對(duì)模塊的引用是指硬件,該硬件被專門配置成識(shí)別和/或執(zhí)行要保存在非瞬態(tài)介質(zhì)上的代碼。另外,在另一實(shí)施例中,模塊的使用是指包括代碼的非瞬態(tài)介質(zhì),該代碼專門適于由微處理器執(zhí)行以進(jìn)行預(yù)定操作。并且可推斷,在又一實(shí)施例中,術(shù)語(yǔ)模塊(在該示例中)可以指微控制器和非瞬態(tài)介質(zhì)的組合。通常,被示為分開的模塊邊界一般不同而且有可能重疊。例如,第一和第二模塊可共享硬件、軟件、固件、或它們的組合,同時(shí)可能保留某些獨(dú)立的硬件、軟件或固件。在一個(gè)實(shí)施例中,術(shù)語(yǔ)“邏輯”的使用包括諸如晶體管、寄存器之類的硬件或諸如可編程邏輯器件之類的其它硬件。
[0060]在一個(gè)實(shí)施例中,使用短語(yǔ)‘用于’或‘被配置成’指的是安排、合在一起、制造、提供銷售、進(jìn)口和/或設(shè)計(jì)裝置、硬件、邏輯或元件以執(zhí)行指定和/或所確定的任務(wù)。在該示例中,沒有操作的裝置或其元件仍然‘被配置成’執(zhí)行指定任務(wù),如果它被設(shè)計(jì)、耦合、和/或互連以執(zhí)行所述指定任務(wù)的話。作為純說(shuō)明性示例,在操作期間,邏輯門可以提供O或I。但‘被配置成’向時(shí)鐘提供啟用信號(hào)的邏輯門不包括可提供I或O的每一潛在邏輯門。而是,該邏輯門是以在操作期間所輸出的I或O用于啟用時(shí)鐘的某種方式來(lái)耦合的邏輯門。再次注意,使用術(shù)語(yǔ)‘被配置成’不要求操作,而是集中于裝置、硬件、和/或元件的潛在狀態(tài),其中在該潛在狀態(tài)中,該裝置、硬件和/或元件被設(shè)計(jì)成在該裝置、硬件和/或元件正在操作時(shí)執(zhí)行特定任務(wù)。
[0061]此外,在一個(gè)實(shí)施例中,使用術(shù)語(yǔ)‘能夠/能夠用于’和/或‘能用于’指的是按如下方式設(shè)計(jì)的一些裝置、邏輯、硬件、和/或元件:以指定方式啟用對(duì)該裝置、邏輯、硬件、和/或元件的使用。如上注意的,在一個(gè)實(shí)施例中,用于、能夠、或能用于指的是裝置、邏輯、硬件、和/或元件的潛在狀態(tài),其中該裝置、邏輯、硬件、和/或元件沒有正在操作而是被以如下方式設(shè)計(jì):以指定方式來(lái)啟用裝置的使用。
[0062]如在本文中所使用的值包括數(shù)字、狀態(tài)、邏輯狀態(tài)、或二進(jìn)制邏輯狀態(tài)的任何已知表示。通常,邏輯電平、邏輯值、或多個(gè)邏輯值的使用也被稱為I和0,這簡(jiǎn)單地表示了二進(jìn)制邏輯狀態(tài)。例如,I指的是邏輯高電平,O指的是邏輯低電平。在一個(gè)實(shí)施例中,諸如晶體管或閃存單元之類的存儲(chǔ)單元能夠保持單個(gè)邏輯值或多個(gè)邏輯值。不過(guò),也使用了計(jì)算機(jī)系統(tǒng)中的值的其它表示。例如,十進(jìn)制數(shù)字10也可被表示為二進(jìn)制值1010和十六進(jìn)制字母A。因此,值包括能保持在計(jì)算機(jī)系統(tǒng)中的信息的任何表示。
[0063]而且,狀態(tài)也可由值或值的部分來(lái)表示。作為示例,諸如邏輯I之類的第一值可表示默認(rèn)或初始狀態(tài),而諸如邏輯O之類的第二值可表示非默認(rèn)狀態(tài)。此外,在一個(gè)實(shí)施例中,術(shù)語(yǔ)重置和置位分別指的是默認(rèn)和已更新的值或狀態(tài)。例如,默認(rèn)值可能包括高邏輯值,即重置,而已更新的值可能包括低邏輯值,即置位。注意,值的任何組合可用來(lái)表示任意數(shù)量的狀態(tài)。
[0064]上述方法、硬件、軟件、固件或代碼的實(shí)施例可通過(guò)存儲(chǔ)在機(jī)器可存取、機(jī)器可讀、計(jì)算機(jī)可存取、或計(jì)算機(jī)可讀介質(zhì)上可由處理元件執(zhí)行的指令或代碼來(lái)實(shí)現(xiàn)。非瞬態(tài)機(jī)器可存取/可讀介質(zhì)包括提供(即存儲(chǔ)和/或發(fā)送)諸如計(jì)算機(jī)或電子系統(tǒng)之類的機(jī)器可讀的形式的信息的任何機(jī)制。例如,非瞬態(tài)機(jī)器可存取介質(zhì)包括:諸如靜態(tài)RAM (SRAM)或動(dòng)態(tài)RAM (DRAM)之類的隨機(jī)存取存儲(chǔ)器(RAM) ;R0M ;磁或光存儲(chǔ)介質(zhì);閃存設(shè)備;電存儲(chǔ)設(shè)備;光存儲(chǔ)設(shè)備;聲存儲(chǔ)設(shè)備;其它形式的用于保持從短暫(傳播)信號(hào)(例如載波、紅外信號(hào)、數(shù)字信號(hào))接收的信息的存儲(chǔ)設(shè)備;等等,這些與可從其接收信息的非瞬態(tài)介質(zhì)相區(qū)別。
[0065]被用于對(duì)邏輯進(jìn)行編程以執(zhí)行本發(fā)明的諸個(gè)實(shí)施例的指令可被存儲(chǔ)在系統(tǒng)的存儲(chǔ)器(諸如,DRAM、高速緩存、閃存、或其他存儲(chǔ)器)中。進(jìn)一步的,指令可經(jīng)由網(wǎng)絡(luò)或其他計(jì)算機(jī)可讀介質(zhì)來(lái)分發(fā)。因此,計(jì)算機(jī)可讀介質(zhì)可包括用于以機(jī)器(諸如,計(jì)算機(jī))可讀的格式存儲(chǔ)或發(fā)送信息的任何機(jī)制,但不限于:磁盤、光盤、致密盤只讀存儲(chǔ)器(CD-ROM)、磁光盤、只讀存儲(chǔ)器(ROM)、隨機(jī)存取存儲(chǔ)器(RAM)、可擦除可編程只讀存儲(chǔ)器(EPR0M)、電可擦除可編程只讀存儲(chǔ)器(EEPR0M)、磁卡或光卡、閃存、或在經(jīng)由互聯(lián)網(wǎng)通過(guò)電、光、聲、或其他形式的傳播信號(hào)(諸如,載波、紅外信號(hào)、數(shù)字信號(hào)等)發(fā)送信息中所用的有形機(jī)器可讀存儲(chǔ)器。因此,計(jì)算機(jī)可讀介質(zhì)包括用于存儲(chǔ)或發(fā)送機(jī)器(例如,計(jì)算機(jī))可讀形式的電子指令或信息的任何類型的有形機(jī)器可讀介質(zhì)。
[0066]以下示例涉及根據(jù)本說(shuō)明書的各實(shí)施例。一個(gè)或多個(gè)實(shí)施例可以提供一種裝置、系統(tǒng)、機(jī)器可讀存儲(chǔ)、機(jī)器可讀介質(zhì)、以及方法,用于將高速數(shù)據(jù)鏈路的第一端連接到發(fā)射機(jī);以及將該高速數(shù)據(jù)鏈路的第二端連接到接收機(jī),以通過(guò)包括用于減輕高速數(shù)據(jù)鏈路所造成的射頻干擾(RFI)的射頻干擾(RFI)減輕模塊的路徑來(lái)連接發(fā)射機(jī)和接收機(jī),其中RFI減輕模塊包括:至少一個(gè)電阻器;至少一個(gè)電感器;以及至少一個(gè)電容器。
[0067]在至少一個(gè)示例中,所述高速數(shù)據(jù)鏈路是通用串行總線(USB) 3.0數(shù)據(jù)鏈路。
[0068]一個(gè)或多個(gè)示例還可提供用戶裝備,其中用戶裝備包括發(fā)射機(jī)且發(fā)射機(jī)連接到高速數(shù)據(jù)鏈路的第一端;以及接收機(jī),其中接收機(jī)連接到高速數(shù)據(jù)鏈路的第二端。
[0069]在至少一個(gè)示例中,RFI減輕模塊位于高速數(shù)據(jù)鏈路的第一端上。
[0070]在至少一個(gè)示例中,RFI減輕模塊包括連接到高速數(shù)據(jù)鏈路的傳輸線的RFI減輕電路。
[0071]在至少一個(gè)示例中,減輕電路包括具有第一阻抗和第一相位角的第一段;以及具有第二阻抗和第二相位角的第二段。
[0072]在至少一個(gè)示例中,第一段具有大約參考波長(zhǎng)的四分之一的長(zhǎng)度,其中參考波長(zhǎng)對(duì)RFI作出貢獻(xiàn)。
[0073]在至少一個(gè)示例中,第二段短于第一段。
[0074]在至少一個(gè)示例中,RFI減輕電路還包括耦合到第一段的電阻器;耦合到第一段的第一電容器;耦合到第二段的電感器;以及耦合到第二段的第二電容器。
[0075]在至少一個(gè)不例中,第一電容器的第一電容量大于第二電容器的第二電容量。
[0076]在至少一個(gè)示例中,第一電容器的電容量大約是100納法。
[0077]在至少一個(gè)示例中,RFI的RFI減輕頻帶可以由第二相位角、電感器以及第二電容器來(lái)確定。
[0078]在至少一個(gè)示例中,參考波長(zhǎng)是WiFi頻率的。
[0079]在至少一個(gè)示例中,RFI減輕模塊用于將RFI降低至少十四(14)分貝。
[0080]貫穿本說(shuō)明書,對(duì)“一個(gè)實(shí)施例”或“一實(shí)施例”的引用意味著結(jié)合該實(shí)施例描述的特定特征、結(jié)構(gòu)或特性被包括在本實(shí)用新型的至少一個(gè)實(shí)施例中。因此,在整個(gè)說(shuō)明書的多個(gè)位置出現(xiàn)短語(yǔ)“在一個(gè)實(shí)施例中”或“在實(shí)施例中”不一定指的是同一實(shí)施例。而且,特定特征、結(jié)構(gòu)、或特性可按照任何合適的方式在一個(gè)或多個(gè)實(shí)施例中組合。
[0081]在上述說(shuō)明書中,已經(jīng)參考特定示例性實(shí)施例給出了詳細(xì)描述。然而,顯然可對(duì)這些實(shí)施例作出各種修改和改變,而不背離如所附權(quán)利要求所述的本發(fā)明的更寬泛精神和范圍。因此,說(shuō)明書和附圖應(yīng)被認(rèn)為是說(shuō)明性而非限制性意義。而且,實(shí)施例和其它示例性語(yǔ)言的上述使用不一定指的是同一實(shí)施例或同一示例,而可能指的是不同和獨(dú)特的實(shí)施例,也有可能是同一實(shí)施例。
【權(quán)利要求】
1.一種用于降低射頻干擾的裝置,所述裝置包括: 高速數(shù)據(jù)鏈路;以及 耦合到所述高速數(shù)據(jù)鏈路的RFI減輕模塊,其中所述RFI減輕模塊用于降低所述高速數(shù)據(jù)鏈路所造成的RFI,并且所述RFI減輕模塊包括: 至少一個(gè)電阻器; 至少一個(gè)電感器;以及 至少一個(gè)電容器。
2.如權(quán)利要求1所述的裝置,其特征在于,所述高速數(shù)據(jù)鏈路是通用串行總線(USB)3.0數(shù)據(jù)鏈路。
3.如權(quán)利要求1所述的裝置,其特征在于,還包括: 用戶裝備,其中所述用戶裝備包括發(fā)射機(jī),且所述發(fā)射機(jī)連接到所述高速數(shù)據(jù)鏈路的第一端;以及 接收機(jī),其中所述接收機(jī)連接到所述高速數(shù)據(jù)鏈路的第二端。
4.如權(quán)利要求3所述的裝置,其特征在于,所述RFI減輕模塊位于所述高速數(shù)據(jù)鏈路的第一端上。
5.如權(quán)利要求1所述的裝置,其特征在于,所述RFI減輕模塊包括連接到所述高速數(shù)據(jù)鏈路的傳輸線的RFI減輕電路。
6.如權(quán)利要求5所述的裝置,其特征在于,所述減輕電路包括: 具有第一阻抗和第一相位角的第一段;以及 具有第二阻抗和第二相位角的第二段。
7.如權(quán)利要求6所述的裝置,其特征在于,所述第一段具有大約參考波長(zhǎng)的四分之一的長(zhǎng)度,其中所述參考波長(zhǎng)對(duì)所述RFI作出貢獻(xiàn)。
8.如權(quán)利要求7所述的裝置,其特征在于,所述第二段短于所述第一段。
9.如權(quán)利要求6所述的裝置,其特征在于,所述RFI減輕電路還包括: 耦合到所述第一段的電阻器; 耦合到所述第一段的第一電容器; 耦合到所述第二段的電感器;以及 耦合到所述第二段的第二電容器。
10.如權(quán)利要求9所述的裝置,其特征在于,所述第一電容器的第一電容量大于所述第二電容器的第二電容量。
11.如權(quán)利要求10所述的裝置,其特征在于,所述第一電容器的電容量是大約100納法。
12.如權(quán)利要求9所述的裝置,其特征在于,所述RFI的RFI減輕頻帶能由所述第二相位角、所述電感器以及所述第二電容器來(lái)確定。
13.如權(quán)利要求6所述的裝置,其特征在于,所述參考波長(zhǎng)是WiFi頻率的。
14.如權(quán)利要求1所述的裝置,其特征在于,所述RFI減輕模塊用于將所述RFI降低至少十四(14)分貝。
15.一種用于提供射頻干擾(RFI)減輕的方法,包括: 將高速數(shù)據(jù)鏈路的第一端連接到發(fā)射機(jī);以及將所述高速數(shù)據(jù)鏈路的第二端連接到接收機(jī),以通過(guò)包括用于減輕由所述高速數(shù)據(jù)鏈路所造成的RFI的RFI減輕模塊的路徑來(lái)連接所述發(fā)射機(jī)和接收機(jī),其中所述RFI減輕模塊包括: 至少一個(gè)電阻器; 至少一個(gè)電感器;以及 至少一個(gè)電容器。
16.如權(quán)利要求15所述的方法,其特征在于,所述高速數(shù)據(jù)鏈路包括通用串行總線(USB) 3.0數(shù)據(jù)鏈路。
17.如權(quán)利要求15所述的方法,其特征在于,所述RFI減輕模塊位于所述高速數(shù)據(jù)鏈路的第一端上。
18.如權(quán)利要求15所述的方法,其特征在于,所述RFI減輕模塊包括連接到所述高速數(shù)據(jù)鏈路的傳輸線的RFI減輕電路。
19.如權(quán)利要求15所述的方法,其特征在于,所述減輕電路包括: 具有第一阻抗和第一相位角的第一段;以及 具有第二阻抗和第二相位 角的第二段。
20.如權(quán)利要求19所述的方法,其特征在于,所述第一段具有造成所述RFI的波長(zhǎng)的大約四分之一的長(zhǎng)度。
21.如權(quán)利要求20所述的方法,其特征在于,所述第二段短于所述第一段。
22.如權(quán)利要求19所述的方法,其特征在于,所述RFI減輕電路還包括: 耦合到所述第一段的電阻器; 耦合到所述第一段的第一電容器; 耦合到所述第二段的電感器;以及 耦合到所述第二段的第二電容器。
23.如權(quán)利要求22所述的方法,其特征在于,所述第一電容器的第一電容量大于所述第二電容器的第二電容量。
24.如權(quán)利要求23所述的方法,其特征在于,所述第一電容器的電容量是大約100納法。
25.如權(quán)利要求15所述的方法,其特征在于,所述RFI減輕模塊用于將所述RFI降低至少十四(14)分貝。
26.一種用于降低射頻干擾的設(shè)備,所述設(shè)備包括: 用于將高速數(shù)據(jù)鏈路的第一端連接到發(fā)射機(jī)的裝置; 用于將高速數(shù)據(jù)鏈路的第二端連接到接收機(jī)的裝置;以及 用于減輕由所述高速數(shù)據(jù)鏈路所造成的RFI的裝置,其中用于減輕RFI的裝置被連接到所述高速數(shù)據(jù)鏈路的傳輸線。
【文檔編號(hào)】H04B1/10GK104052510SQ201410093977
【公開日】2014年9月17日 申請(qǐng)日期:2014年3月14日 優(yōu)先權(quán)日:2013年3月15日
【發(fā)明者】徐浩瀚 申請(qǐng)人:英特爾公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1