一種以太網(wǎng)phy芯片之間的耦合電路的制作方法
【專利摘要】本實(shí)用新型公開了一種以太網(wǎng)PHY芯片之間的耦合電路,包括第一PHY芯片和第二PHY芯片,第一PHY芯片的差分信號(hào)線與第二PHY芯片對(duì)應(yīng)的差分信號(hào)線通過變壓器進(jìn)行耦合;與第一PHY芯片連接的變壓器繞組的中心抽頭接第一PHY芯片的偏置電壓,與第二PHY芯片連接的變壓器繞組的中心抽頭接第二PHY芯片的偏置電壓。本實(shí)用新型以太網(wǎng)PHY芯片之間的耦合電路減少了網(wǎng)絡(luò)變壓器的數(shù)量,可以簡(jiǎn)化耦合電路的結(jié)構(gòu)。
【專利說明】—種以太網(wǎng)PHY芯片之間的耦合電路
[【技術(shù)領(lǐng)域】]
[0001]本實(shí)用新型涉及以太網(wǎng)交換機(jī),尤其涉及一種以太網(wǎng)PHY芯片之間的耦合電路。
[【背景技術(shù)】]
[0002]如圖1所示,以數(shù)據(jù)傳輸速率為100M/S為例,傳統(tǒng)以太網(wǎng)PHY芯片之間的耦合電路需要T1-T4共4個(gè)以太網(wǎng)網(wǎng)絡(luò)變壓器進(jìn)行耦合,電路結(jié)構(gòu)復(fù)雜。
[
【發(fā)明內(nèi)容】
]
[0003]本實(shí)用新型要解決的技術(shù)問題是提供一種結(jié)構(gòu)簡(jiǎn)單的以太網(wǎng)PHY芯片之間的耦合電路。
[0004]為了解決上述技術(shù)問題,本實(shí)用新型采用的技術(shù)方案是,一種以太網(wǎng)PHY芯片之間的耦合電路,包括第一 PHY芯片和第二 PHY芯片,第一 PHY芯片的差分信號(hào)線與第二 PHY芯片對(duì)應(yīng)的差分信號(hào)線通過變壓器進(jìn)行耦合;與第一 PHY芯片連接的變壓器繞組的中心抽頭接第一 PHY芯片的偏置電壓,與第二 PHY芯片連接的變壓器繞組的中心抽頭接第二 PHY芯片的偏置電壓。
[0005]以上所述的以太網(wǎng)PHY芯片之間的耦合電路,所述的變壓器包括第一變壓器和第二變壓器,第一 PHY芯片的發(fā)送數(shù)據(jù)引腳接第一變壓器的原邊繞組,第二 PHY芯片的接收數(shù)據(jù)引腳接第一變壓器的副邊繞組;第二 PHY芯片的發(fā)送數(shù)據(jù)引腳接第二變壓器的原邊繞組,第一 PHY芯片的接收數(shù)據(jù)引腳接第二變壓器的副邊繞組;第一變壓器原邊繞組的中心抽頭和第二變壓器副邊繞組的中心抽頭接第一 PHY芯片的偏置電壓;第二變壓器原邊繞組的中心抽頭和第一變壓器副邊繞組的中心抽頭接第二 PHY芯片的偏置電壓。
[0006]以上所述的以太網(wǎng)PHY芯片之間的耦合電路,第一變壓器原邊繞組接第一 PHY芯片發(fā)送數(shù)據(jù)正引腳的一端與副邊繞組接第二 PHY芯片接收數(shù)據(jù)正引腳的一端為同名端;第二變壓器原邊繞組接第二 PHY芯片發(fā)送數(shù)據(jù)正引腳的一端與副邊繞組接第一 PHY芯片接收數(shù)據(jù)正引腳的一端為同名端。
[0007]以上所述的以太網(wǎng)PHY芯片之間的耦合電路,第一變壓器原邊繞組的第一端接第一 PHY芯片的TX+引腳,第二端接第一 PHY芯片的TX-引腳,副邊繞組的第一端接第二 PHY芯片的RX+引腳,第二端接第二 PHY芯片的RX-引腳;第二變壓器原邊繞組的第一端接第二PHY芯片的TX+引腳,第二端接第二 PHY芯片的TX-引腳,副邊繞組的第一端接第一 PHY芯片的RX+引腳,第二端接第一 PHY芯片的RX-引腳。
[0008]以上所述的以太網(wǎng)PHY芯片之間的耦合電路,變壓器原邊繞組的第一端與副邊繞組的第一端為同名端。
[0009]以上所述的以太網(wǎng)PHY芯片之間的耦合電路,變壓器原邊繞組與副邊繞組的匝數(shù)比為1:1。
[0010]以上所述的以太網(wǎng)PHY芯片之間的耦合電路,所述的變壓器包括第一變壓器、第
二變壓器、第三變壓器和第二變壓器,第一 PHY芯片第一對(duì)差分信號(hào)線與第二 PHY芯片第一對(duì)差分信號(hào)線通過第一變壓器進(jìn)行耦合;第一 PHY芯片第二對(duì)差分信號(hào)線與第二 PHY芯片第二對(duì)差分信號(hào)線通過第二變壓器進(jìn)行耦合;第一 PHY芯片第三對(duì)差分信號(hào)線與第二 PHY芯片第三對(duì)差分信號(hào)線通過第三變壓器進(jìn)行耦合;第一 PHY芯片第四對(duì)差分信號(hào)線與第二PHY芯片第四對(duì)差分信號(hào)線通過第四變壓器進(jìn)行耦合。
[0011]本實(shí)用新型以太網(wǎng)PHY芯片之間的耦合電路減少了網(wǎng)絡(luò)變壓器的數(shù)量,簡(jiǎn)化了電路結(jié)構(gòu)。
[【專利附圖】
【附圖說明】]
[0012]下面結(jié)合附圖和【具體實(shí)施方式】對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)的說明。
[0013]圖1是現(xiàn)有技術(shù)以以太網(wǎng)PHY芯片之間的耦合電路的原理圖。
[0014]圖2是本實(shí)用新型實(shí)施例1以太網(wǎng)PHY芯片之間的耦合電路的原理圖。
[0015]圖3是本實(shí)用新型實(shí)施例2以太網(wǎng)PHY芯片之間的耦合電路的原理圖。
[【具體實(shí)施方式】]
[0016]本實(shí)用新型實(shí)施例1以太網(wǎng)PHY芯片之間耦合電路的結(jié)構(gòu)如圖2所示,包括PHY芯片A、PHY芯片B,PHY芯片A的差分信號(hào)線與PHY芯片B對(duì)應(yīng)的差分信號(hào)線通過網(wǎng)絡(luò)變壓器Tl、網(wǎng)絡(luò)變壓器T2進(jìn)行耦合。適用于兩個(gè)以太網(wǎng)PHY芯片之間以10M/S或100M/S的速率傳輸數(shù)據(jù)。
[0017]PHY芯片A的發(fā)送數(shù)據(jù)引腳TX+和TX-接變壓器Tl的原邊繞組,PHY芯片B的接收數(shù)據(jù)引腳RX+和RX-接變壓器Tl的副邊繞組。PHY芯片B的發(fā)送數(shù)據(jù)引腳TX+和TX-接變壓器T2的原邊繞組,PHY芯片A的接收數(shù)據(jù)引腳RX+和RX-接變壓器T2的副邊繞組。變壓器Tl原邊繞組的中心抽頭和變壓器T2副邊繞組的中心抽頭接PHY芯片A的偏置電壓VA。變壓器T2原邊繞組的中心抽頭和變壓器Tl副邊繞組的中心抽頭接PHY芯片B的偏置電壓VB。
[0018]其中,變壓器Tl原邊繞組的第一端接PHY芯片A的TX+引腳,第二端接PHY芯片A的TX-引腳,副邊繞組的第一端接PHY芯片B的RX+引腳,第二端接PHY芯片B的RX-引腳。變壓器Tl原邊繞組的第一端與副邊繞組的第一端為同名端。
[0019]變壓器T2原邊繞組的第一端接PHY芯片B的TX+引腳,第二端接PHY芯片B的TX-引腳,副邊繞組的第一端接PHY芯片A的RX+引腳,第二端接PHY芯片A的RX-引腳。變壓器T2原邊繞組的第一端與副邊繞組的第一端為同名端。
[0020]變壓器Tl和T2的原邊繞組與副邊繞組的匝數(shù)比為1:1。
[0021]以太網(wǎng)PHY芯片A以差分信號(hào)發(fā)送數(shù)據(jù),變壓器Tl原邊繞組的中心抽頭上拉至以太網(wǎng)PHY芯片A側(cè)上拉電壓VA,VA的大小取決于以太網(wǎng)PHY芯片A規(guī)定的電平標(biāo)準(zhǔn),兩根差分信號(hào)線之間的電壓可看作交流信號(hào),此交流信號(hào)通過網(wǎng)絡(luò)變壓器Tl的原邊繞組耦合至副邊繞組,原邊繞組與副邊繞組的匝數(shù)比為1:1,所以副邊繞組會(huì)產(chǎn)生與原邊繞組同幅度的交流信號(hào),此交流信號(hào)通過副邊繞組的中心抽頭上拉至以太網(wǎng)PHY芯片B側(cè)上拉電壓VB, VB的大小取決于以太網(wǎng)PHY芯片B規(guī)定的電平標(biāo)準(zhǔn)。
[0022]本實(shí)用新型實(shí)施例1以太網(wǎng)PHY芯片之間耦合電路的結(jié)構(gòu)如圖2所示,適用于兩個(gè)以太網(wǎng)PHY芯片之間以10M/S或100M/S的速率傳輸數(shù)據(jù)。耦合電路包括PHY芯片A和PHY芯片B,PHY芯片A和PHY芯片B各有4組差分信號(hào)線(圖3中DA+,DB+, DC+, DD+為差分對(duì)信號(hào)的正端信號(hào),DA-, DB-, DC-, DD-為對(duì)應(yīng)差分對(duì)信號(hào)的負(fù)端信號(hào));網(wǎng)絡(luò)變壓器包括變壓器Tl、變壓器T2、變壓器T3和變壓器T4,PHY芯片A第一對(duì)差分信號(hào)線與PHY芯片B第一對(duì)差分信號(hào)線通過變壓器Tl進(jìn)行耦合。PHY芯片A第二對(duì)差分信號(hào)線與PHY芯片B第二對(duì)差分信號(hào)線通過變壓器T2進(jìn)行耦合。PHY芯片A第三對(duì)差分信號(hào)線與PHY芯片B第三對(duì)差分信號(hào)線通過變壓器T3進(jìn)行耦合。PHY芯片A第四對(duì)差分信號(hào)線與PHY芯片B第四對(duì)差分信號(hào)線通過變壓器T4進(jìn)行耦合。所有與PHY芯片A連接的變壓器繞組的中心抽頭接PHY芯片A的偏置電壓VA,所有與PHY芯片B連接的變壓器繞組的中心抽頭接PHY芯片B的偏置電壓VB。
【權(quán)利要求】
1.一種以太網(wǎng)PHY芯片之間的耦合電路,包括第一 PHY芯片和第二 PHY芯片,其特征在于,第一 PHY芯片的差分信號(hào)線與第二 PHY芯片對(duì)應(yīng)的差分信號(hào)線通過變壓器進(jìn)行耦合;與第一 PHY芯片連接的變壓器繞組的中心抽頭接第一 PHY芯片的偏置電壓,與第二 PHY芯片連接的變壓器繞組的中心抽頭接第二 PHY芯片的偏置電壓。
2.根據(jù)權(quán)利要求1所述的以太網(wǎng)PHY芯片之間的耦合電路,其特征在于,所述的變壓器包括第一變壓器和第二變壓器,第一 PHY芯片的發(fā)送數(shù)據(jù)引腳接第一變壓器的原邊繞組,第二 PHY芯片的接收數(shù)據(jù)引腳接第一變壓器的副邊繞組;第二 PHY芯片的發(fā)送數(shù)據(jù)引腳接第二變壓器的原邊繞組,第一 PHY芯片的接收數(shù)據(jù)引腳接第二變壓器的副邊繞組;第一變壓器原邊繞組的中心抽頭和第二變壓器副邊繞組的中心抽頭接第一 PHY芯片的偏置電壓;第二變壓器原邊繞組的中心抽頭和第一變壓器副邊繞組的中心抽頭接第二 PHY芯片的偏置電壓。
3.根據(jù)權(quán)利要求2所述的以太網(wǎng)PHY芯片之間的耦合電路,其特征在于,第一變壓器原邊繞組接第一 PHY芯片發(fā)送數(shù)據(jù)正引腳的一端與副邊繞組接第二 PHY芯片接收數(shù)據(jù)正引腳的一端為同名端;第二變壓器原邊繞組接第二 PHY芯片發(fā)送數(shù)據(jù)正引腳的一端與副邊繞組接第一 PHY芯片接收數(shù)據(jù)正引腳的一端為同名端。
4.根據(jù)權(quán)利要求2所述的以太網(wǎng)PHY芯片之間的耦合電路,其特征在于,第一變壓器原邊繞組的第一端接第一 PHY芯片的TX+引腳,第二端接第一 PHY芯片的TX-引腳,副邊繞組的第一端接第二 PHY芯片的RX+引腳,第二端接第二 PHY芯片的RX-引腳;第二變壓器原邊繞組的第一端接第二 PHY芯片的TX+引腳,第二端接第二 PHY芯片的TX-引腳,副邊繞組的第一端接第一 PHY芯片的RX+引腳,第二端接第一 PHY芯片的RX-引腳。
5.根據(jù)權(quán)利要求4所述的以太網(wǎng)PHY芯片之間的耦合電路,其特征在于,變壓器原邊繞組的第一端與副邊繞組的第一端為同名端。
6.根據(jù)權(quán)利要求2所述的以太網(wǎng)PHY芯片之間的耦合電路,其特征在于,變壓器原邊繞組與副邊繞組的匝數(shù)比為1:1。
7.根據(jù)權(quán)利要求1所述的以太網(wǎng)PHY芯片之間的耦合電路,其特征在于,所述的變壓器包括第一變壓器、第二變壓器、第三變壓器和第四變壓器,第一 PHY芯片第一對(duì)差分信號(hào)線與第二 PHY芯片第一對(duì)差分信號(hào)線通過第一變壓器進(jìn)行耦合;第一 PHY芯片第二對(duì)差分信號(hào)線與第二 PHY芯片第二對(duì)差分信號(hào)線通過第二變壓器進(jìn)行耦合;第一 PHY芯片第三對(duì)差分信號(hào)線與第二 PHY芯片第三對(duì)差分信號(hào)線通過第三變壓器進(jìn)行耦合;第一 PHY芯片第四對(duì)差分信號(hào)線與第二 PHY芯片第四對(duì)差分信號(hào)線通過第四變壓器進(jìn)行耦合。
【文檔編號(hào)】H04L12/931GK203661100SQ201320815869
【公開日】2014年6月18日 申請(qǐng)日期:2013年12月11日 優(yōu)先權(quán)日:2013年12月11日
【發(fā)明者】熊偉 申請(qǐng)人:深圳市三旺通信技術(shù)有限公司